全球3大DSP的生產(chǎn)廠家分別是TI ADI和朗訊,TI公司的DSP產(chǎn)品大家比較熟悉,其實(shí)ADI的DSP是非常有特色的,值得大家一看。
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
很全的DSP電機(jī)控制原理圖和PCB圖,SCH和PCB資料全,是學(xué)習(xí)和了解DSP的好文件,希望對要學(xué)習(xí)和了解DSP的朋友帶來幫助。
上傳時間: 2013-05-24
上傳用戶:13215175592
在仿真環(huán)境下實(shí)現(xiàn)TMS320C6000系列DSP的程序自引導(dǎo)
上傳時間: 2013-08-03
上傳用戶:tdyoung
簡述了SPI總線協(xié)議工作時序和配置要求,通過一個成功的實(shí)例詳細(xì)介紹了使用SPI 總線實(shí)現(xiàn)DSP與MCU之間的高速通信方法,并參考實(shí)例給出了SPI接口的硬件連接、初始化、 以及傳輸測試程序的編寫方法。 關(guān)鍵詞:SPI接口;McBSP;總線;高速通信
上傳時間: 2013-04-24
上傳用戶:jhksyghr
電氣與自動化工程學(xué)院為本科生和研究生開設(shè)了DSP原理及應(yīng)用課程、DSP技術(shù)及其應(yīng)用綜合實(shí)驗(yàn)。根據(jù)我們學(xué)院所設(shè)置專業(yè)的特點(diǎn),選擇TI公司C2000系列DSP芯片作為主要學(xué)習(xí)內(nèi)容,該課程的實(shí)踐性很強(qiáng),即實(shí)驗(yàn)是該課程的主要內(nèi)容。我們針對TI公司C2000系列DSP芯片的工作原理、體系結(jié)構(gòu)、指令系統(tǒng)和應(yīng)用開發(fā)了一套實(shí)驗(yàn)平臺――TMS320LF2407A實(shí)驗(yàn)箱,該實(shí)驗(yàn)箱內(nèi)容豐富,易于擴(kuò)展,可以做綜合性的提高實(shí)驗(yàn)。為了方便實(shí)驗(yàn)教學(xué),我們編寫了實(shí)驗(yàn)箱的實(shí)驗(yàn)指導(dǎo)書。 該實(shí)驗(yàn)指導(dǎo)書共分為五章。第一章是概述,簡單介紹TMS320LF2407A芯片的特點(diǎn),DSP應(yīng)用軟件的開發(fā)流程和如何編寫源程序和cmd文件。第二章介紹DSP的集成開發(fā)環(huán)境-CCS,即介紹CCS的安裝、配置和使用。第三章介紹DSP的并口仿真器。第四章介紹我們開發(fā)的實(shí)驗(yàn)平臺――TMS320LF2407A實(shí)驗(yàn)箱。第五章介紹在TMS320LF2407A的實(shí)驗(yàn)箱平臺上進(jìn)行的20個實(shí)驗(yàn)。 在電氣與自動化工程學(xué)院DSP實(shí)驗(yàn)室的建設(shè)中,得到了美國TI公司大學(xué)計(jì)劃的捐贈;得到合肥工業(yè)大學(xué)實(shí)驗(yàn)裝置改造與研制基金和本科評建實(shí)驗(yàn)室建設(shè)項(xiàng)目的資助;學(xué)院領(lǐng)導(dǎo)給予了很大的重視和支持,院實(shí)驗(yàn)中心的老師們也做了大量的工作。在此一并表示感謝。 該實(shí)驗(yàn)指導(dǎo)書是第3版。第1版是李巧利、吳婷和徐科軍針對TMS320LF2407A EVM板編寫的,由徐科軍審閱。在實(shí)驗(yàn)中,張瀚、陳智淵、余向陽、周楊、梅楠楠和曾憲俊等提出了修訂意見。第2版是在第1版的基礎(chǔ)上,針對張瀚和陳智淵研制的實(shí)驗(yàn)箱(由合肥工業(yè)大學(xué)實(shí)驗(yàn)基金資助),由陳智淵和張瀚編寫,由徐科軍審閱。第3版是在第2版的基礎(chǔ)上,針對陳智淵、張瀚和周楊研制的實(shí)驗(yàn)箱(由合肥工業(yè)大學(xué)本科評建項(xiàng)目資助),由陳智淵完成初稿,由黃云志、張瀚、周楊和曾憲俊修訂,由徐科軍審閱。在實(shí)驗(yàn)指導(dǎo)書的編寫過程中,參考了一些公司的資料和專家的書籍。由于編者水平有限,書中肯定存在不妥之處,敬請批評指正。
上傳時間: 2013-06-26
上傳用戶:gut1234567
單片機(jī)與DSP之間通信問題一直是大家關(guān)注得焦點(diǎn),目前已出現(xiàn)的不少解決方案但大多針對于5V工作電壓的DSP系 統(tǒng),筆者對諸方案進(jìn)行詳細(xì)比較分析,發(fā)現(xiàn)多數(shù)并未從根本上解決不同系統(tǒng)之間通信的電平轉(zhuǎn)換問題,面對工作電壓并不唯一的 DSP芯片系列,在此提出一種全新的串行通信模式,經(jīng)濟(jì)有效地解決了通信中電平轉(zhuǎn)換問題可靠地實(shí)現(xiàn)數(shù)據(jù)交換,并且在實(shí)際開發(fā) 的直流無刷電機(jī)變頻器人機(jī)界面與控制核心TMS320LF2407 DSP之間串行通信中驗(yàn)證了其可行性。
上傳時間: 2013-07-18
上傳用戶:abc123456.
在步進(jìn)電機(jī)驅(qū)動方式中,效果最好的是細(xì)分驅(qū)動,當(dāng)今高端的步進(jìn)電機(jī)驅(qū)動器基本都采用這種技術(shù)。步進(jìn)電機(jī)的細(xì)分驅(qū)動技術(shù)是一門綜合了數(shù)字化技術(shù)、集成控制技術(shù)和計(jì)算機(jī)技術(shù)的新技術(shù),被廣泛應(yīng)用于工業(yè)、科研、通訊、天文等領(lǐng)域。 本文設(shè)計(jì)了一種基于DSP以及FPGA的兩相混合式步進(jìn)電機(jī)SPWM(正弦脈寬調(diào)制)波細(xì)分驅(qū)動系統(tǒng)。在DSP系統(tǒng)中采用TMS320I.F2407A微控制器作為核心控制器件,用軟件產(chǎn)生SPWM波;在FPGA系統(tǒng)中采用FPGA芯片,通過VerilogHDL語言,實(shí)現(xiàn)了SPWM波;在功率驅(qū)動級電路上采用雙極性H橋的驅(qū)動方式。最終實(shí)現(xiàn)了對兩相混合式步進(jìn)電機(jī)SPWM波細(xì)分驅(qū)動,大大提高了步進(jìn)電機(jī)的運(yùn)轉(zhuǎn)性能。 本文介紹了兩相混合式步進(jìn)電機(jī)的工作原理、控制原理以及細(xì)分驅(qū)動的基本原理。通過對恒轉(zhuǎn)矩細(xì)分驅(qū)動的分析,提出了兩相混合式步進(jìn)電機(jī)SPWM波細(xì)分驅(qū)動的方案,并給出了SPWM波產(chǎn)生的數(shù)學(xué)模型。最后,對步進(jìn)電機(jī)的SPWM波細(xì)分驅(qū)動系統(tǒng)進(jìn)行了實(shí)驗(yàn)測量,給出了實(shí)驗(yàn)結(jié)果。 實(shí)驗(yàn)的結(jié)果表明,設(shè)計(jì)的基于DSP與FPGA的SPWM波細(xì)分驅(qū)動系統(tǒng)可以很好地克服電機(jī)低頻振蕩的問題,提高電機(jī)在中、低速運(yùn)行的性能。電機(jī)的掃描范圍與理論值基本接近;微步距在誤差允許的范圍內(nèi)也基本可以滿足要求。
標(biāo)簽: FPGA DSP 步進(jìn)電機(jī)
上傳時間: 2013-04-24
上傳用戶:WANGLIANPO
TI DSP的發(fā)展同集成電路的發(fā)展一樣,新的DSP都是3.3V的,但目前還有許多外圍電路是5V的,因此在DSP系統(tǒng)中,經(jīng)常有5V和3.3V的DSP混接問題。在這些系統(tǒng)中,應(yīng)注意: 1)DSP輸出給5V
上傳時間: 2013-07-19
上傳用戶:wkchong
現(xiàn)代雷達(dá)系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達(dá)通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達(dá)脈沖壓縮處理的數(shù)字化實(shí)現(xiàn)提供了可能。 本文主要研究雷達(dá)多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實(shí)現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(LFM),非線性調(diào)頻信號(NLFM)和Taylor四相碼信號,且技術(shù)指標(biāo)完全滿足實(shí)用系統(tǒng)的設(shè)計(jì)要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計(jì)高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產(chǎn)生,以實(shí)現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實(shí)現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計(jì)基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運(yùn)算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進(jìn)行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計(jì)輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進(jìn)處理板和輸出板。
標(biāo)簽: FPGA DSP 多波形 壓縮系統(tǒng)
上傳時間: 2013-06-11
上傳用戶:qq277541717
本課題設(shè)計(jì)和完成了一套基于DSP+FPGA結(jié)構(gòu)的小波變換實(shí)時圖像處理系統(tǒng)。采用小波算法對圖像進(jìn)行邊緣提取、圖像增強(qiáng)、圖像融合等處理,并在ADSP-BF535上實(shí)現(xiàn)了小波算法,分析了其運(yùn)行小波算法的性能。圖像處理的數(shù)據(jù)量比較大,而且運(yùn)算比較復(fù)雜,DSP的特殊結(jié)構(gòu)和性能很好地滿足了系統(tǒng)實(shí)現(xiàn)的需要,而FPGA的高速性和靈活性也滿足了系統(tǒng)實(shí)時性和穩(wěn)定性的需要,所以采用DSP+FPGA來實(shí)現(xiàn)圖像處理系統(tǒng)是可靠的,也是可行的。系統(tǒng)的硬件設(shè)計(jì)以DSP和FPGA為平臺,DSP實(shí)現(xiàn)算法、管理系統(tǒng)運(yùn)行、并實(shí)現(xiàn)了系統(tǒng)的自啟動;FPGA實(shí)現(xiàn)一些接口、時序控制等,簡化了外圍電路,提高了系統(tǒng)的可靠性。結(jié)果表明,在ADSP-BF535上實(shí)現(xiàn)小波算法,效果良好,而且滿足系統(tǒng)實(shí)時性的要求。最后,總結(jié)了系統(tǒng)的設(shè)計(jì)和調(diào)試經(jīng)驗(yàn),對調(diào)試時遇到的一些問題進(jìn)行了分析。
標(biāo)簽: FPGA DSP 小波變換 實(shí)時圖像
上傳時間: 2013-04-24
上傳用戶:Kecpolo
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1