第一章 基 礎(chǔ) 知 識(shí)由電阻、電容、電感等集中參數(shù)元件組成的電路稱為集中電路。1.1 電路與電路模型1.2 電路分析的基本變量1.3 電阻元件和獨(dú)立電源元件1.4 基爾霍夫定律1.5 受 控 源1.6 兩類約束和KCL,KVL方程的獨(dú)立性1.1 電路與電路模型1.電路2.電路的形式與功能 電路的功能基本上可以分成兩大類。一類是用來(lái)實(shí)現(xiàn)電能的轉(zhuǎn)換、傳輸和分配。電路的另一類功能則是在信息網(wǎng)絡(luò)中,用來(lái)傳遞、儲(chǔ)存、加工和處理各種電信號(hào)。 圖1-2所示的是通信網(wǎng)的基本組成框圖。通常把輸入電路的信號(hào)稱為激勵(lì),而把經(jīng)過(guò)電路傳輸或處理后的信號(hào)稱為響應(yīng)。 3.電路模型與集中電路 構(gòu)成電路的設(shè)備和器件統(tǒng)稱為電路部件,常用的電路部件有電池、發(fā)電機(jī)、信號(hào)發(fā)生器、電阻器、電容器、電感線圈、變壓器、晶體管及集成電路等。 基本的電路參數(shù)有3個(gè),即電阻、電容和電感。 基本的集中參數(shù)元件有電阻元件、電感元件和電容元件,分別用圖1-3(a),(b)和(c)來(lái)表示。
標(biāo)簽: 電路分析基礎(chǔ) 教程
上傳時(shí)間: 2013-10-20
上傳用戶:1966649934
三極管代換手冊(cè)下載 前言 使用說(shuō)明 三極管對(duì)照表 A B C D E F G H K L M …… 外形與管腳排列圖
上傳時(shí)間: 2013-10-24
上傳用戶:zjf3110
在高速數(shù)字電路飛速發(fā)展的今天,信號(hào)的頻率不斷提高, 信號(hào)完整性設(shè)計(jì)在P C B設(shè)計(jì)中顯得日益重要。其中由于傳輸線效應(yīng)所引起的信號(hào)反射問(wèn)題是信號(hào)完整性的一個(gè)重要方面。本文研究分析了高速PCB 設(shè)計(jì)中的反射問(wèn)題的產(chǎn)生原因,并利用HyperLynx 軟件進(jìn)行了仿真,最后提出了相應(yīng)的解決方法。
上傳時(shí)間: 2013-10-16
上傳用戶:2728460838
具有OBFL功能的電路板經(jīng)配置后,可以把故障相關(guān)數(shù)據(jù)存儲(chǔ)在非易失性存儲(chǔ)器中,并可在日后加以檢索和顯示以用于故障分析。這些故障記錄有助于電路板故障的事后檢查。要實(shí)現(xiàn)OBFL系統(tǒng)功能,需要同時(shí)使用軟硬件。在硬件方面,需要:a)確定給出電路板件故障信息的板載OBFL資源(如溫度感應(yīng)器、存儲(chǔ)器、中斷資源、電路板ID,等等);b)在電路板或者系統(tǒng)出現(xiàn)故障時(shí)用以保存故障信息的板載非易失性存儲(chǔ)。OBFL軟件的作用是在正常的電路板運(yùn)行以及電路板故障期間配置電路板變量并將其作為OBFL記錄存儲(chǔ)在非易失性存儲(chǔ)中。OBFL軟件還應(yīng)具備一定的智能,能夠分析多項(xiàng)出錯(cuò)事件、記錄和歷史故障記錄,以逐步縮小范圍的方式確認(rèn)故障原因。這種分析可以大大減輕故障排查工作,否則將有大量的OBFL記錄需要故障分析工程師手動(dòng)核查。
上傳時(shí)間: 2013-11-03
上傳用戶:1595690
工藝流程波峰焊中的成型工作,是生產(chǎn)過(guò)程中效率最低的部分之一,相應(yīng)帶來(lái)了靜電損壞風(fēng)險(xiǎn)并使交貨期延長(zhǎng),還增加了出錯(cuò)的機(jī)會(huì)。雙面貼裝A面布有大型IC器件,B面以片式元件為主充分利用PCB空間,實(shí)現(xiàn)安裝面積最小化,效率高單面混裝* 如果通孔元件很少,可采用回流焊和手工焊的方式一面貼裝、另一面插裝* 如果通孔元件很少,可采用回流焊和手工焊的方式
上傳時(shí)間: 2013-11-14
上傳用戶:哈哈hah
Pspice教程課程內(nèi)容:在這個(gè)教程中,我們沒(méi)有提到關(guān)于網(wǎng)絡(luò)表中的Pspice 的網(wǎng)絡(luò)表文件輸出,有關(guān)內(nèi)容將會(huì)在后面提到!而且我想對(duì)大家提個(gè)建議:就是我們不要只看波形好不好,而是要學(xué)會(huì)分析,分析不是分析的波形,而是學(xué)會(huì)分析數(shù)據(jù),找出自己設(shè)計(jì)中出現(xiàn)的問(wèn)題!有時(shí)候大家可能會(huì)看到,其實(shí)電路并沒(méi)有錯(cuò),只是有時(shí)候我們的仿真設(shè)置出了問(wèn)題,需要修改。有時(shí)候是電路的參數(shù)設(shè)計(jì)的不合理,也可能導(dǎo)致一些莫明的錯(cuò)誤!我覺(jué)得大家做一個(gè)分析后自己看看OutFile文件!點(diǎn),就可以看到詳細(xì)的情況了!基本的分析內(nèi)容:1.直流分析2.交流分析3.參數(shù)分析4.瞬態(tài)分析進(jìn)階分析內(nèi)容:1. 最壞情況分析.2. 蒙特卡洛分析3. 溫度分析4. 噪聲分析5. 傅利葉分析6. 靜態(tài)直注工作點(diǎn)分析數(shù)字電路設(shè)計(jì)部分淺談附錄A: 關(guān)于Simulation Setting的簡(jiǎn)介附錄B: 關(guān)于測(cè)量函數(shù)的簡(jiǎn)介附錄C:關(guān)于信號(hào)源的簡(jiǎn)介
上傳時(shí)間: 2014-12-24
上傳用戶:plsee
當(dāng)你認(rèn)為你已經(jīng)掌握了PCB 走線的特征阻抗Z0,緊接著一份數(shù)據(jù)手冊(cè)告訴你去設(shè)計(jì)一個(gè)特定的差分阻抗。令事情變得更困難的是,它說(shuō):“……因?yàn)閮筛呔€之間的耦合可以降低有效阻抗,使用50Ω的設(shè)計(jì)規(guī)則來(lái)得到一個(gè)大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計(jì)算它。 單線:圖1(a)演示了一個(gè)典型的單根走線。其特征阻抗是Z0,其上流經(jīng)的電流為i。沿線任意一點(diǎn)的電壓為V=Z0*i( 根據(jù)歐姆定律)。一般情況,線對(duì):圖1(b)演示了一對(duì)走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當(dāng)我們將線2 向線1 靠近時(shí),線2 上的電流開(kāi)始以比例常數(shù)k 耦合到線1 上。類似地,線1 的電流i1 開(kāi)始以同樣的比例常數(shù)耦合到線2 上。每根走線上任意一點(diǎn)的電壓,還是根據(jù)歐姆定律,
標(biāo)簽: 差分阻抗
上傳時(shí)間: 2013-10-20
上傳用戶:lwwhust
最新的HDMI I.3(高清晰度多媒體接口1.3)標(biāo)準(zhǔn)把以前的HDMI 1.0 - 1.2標(biāo)準(zhǔn)所規(guī)定的數(shù)據(jù)傳送速度提高了一倍,每對(duì)差動(dòng)信號(hào)線的速度達(dá)到3.4 Gbps。由于數(shù)據(jù)傳送速度這么高,要求電路板的電容小,確保信號(hào)的素質(zhì)很好,這給電路板的設(shè)計(jì)帶來(lái)了新的挑戰(zhàn)。在解決這個(gè)問(wèn)題,實(shí)現(xiàn)可靠的靜電放電(ESD)保護(hù)時(shí),這點(diǎn)尤其重要。在HDMI系統(tǒng)設(shè)計(jì)中增加ESD保護(hù)時(shí),如果選用合適的辦法,就可以把問(wèn)題簡(jiǎn)化。泰科電子的ESD和過(guò)電流保護(hù)參考設(shè)計(jì),符合3.4 GHz的HDMI 1.3規(guī)范,達(dá)到IEC 61000-4-2關(guān)于ESD保護(hù)的要求,并且可以優(yōu)化電路板的空間,所有這些可以幫助設(shè)計(jì)人員減少風(fēng)險(xiǎn)。本文探討在HDMI 1.3系統(tǒng)中設(shè)計(jì)ESD保護(hù)的要求和容易犯的錯(cuò)誤。 概述 在高清晰度視頻系統(tǒng)中增加ESD保護(hù),提出了許多復(fù)雜而且令人為難的問(wèn)題,這會(huì)增加成本,會(huì)延長(zhǎng)產(chǎn)品上市的時(shí)間。人們?cè)谶x擇ESD保護(hù)方案時(shí),往往是根據(jù)解決這個(gè)問(wèn)題的辦法實(shí)現(xiàn)起來(lái)是否容易。不過(guò),最簡(jiǎn)單的辦法也許不可能提供充分的ESD保護(hù),或者在電路板上占用的空間不能讓人最滿意。有些時(shí)候,在開(kāi)始時(shí)看上去是解決ESD保護(hù)問(wèn)題的最好辦法,到了后來(lái),會(huì)發(fā)現(xiàn)需要使用多種電路板材來(lái)保證時(shí)基信號(hào)達(dá)到要求。在實(shí)現(xiàn)一個(gè)充分的靜電放電保護(hù)時(shí),往往需要在尺寸、靜電放電保護(hù)的性能以及實(shí)現(xiàn)起來(lái)是否容易這幾方面進(jìn)行折衷。一直到現(xiàn)在仍然是這樣。
標(biāo)簽: ESD 保護(hù)技術(shù) 白皮書(shū)
上傳時(shí)間: 2013-10-22
上傳用戶:18602424091
磁芯電感器的諧波失真分析 摘 要:簡(jiǎn)述了改進(jìn)鐵氧體軟磁材料比損耗系數(shù)和磁滯常數(shù)ηB,從而降低總諧波失真THD的歷史過(guò)程,分析了諸多因數(shù)對(duì)諧波測(cè)量的影響,提出了磁心性能的調(diào)控方向。 關(guān)鍵詞:比損耗系數(shù), 磁滯常數(shù)ηB ,直流偏置特性DC-Bias,總諧波失真THD Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033 Abstract: Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward. Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD 近年來(lái),變壓器生產(chǎn)廠家和軟磁鐵氧體生產(chǎn)廠家,在電感器和變壓器產(chǎn)品的總諧波失真指標(biāo)控制上,進(jìn)行了深入的探討和廣泛的合作,逐步弄清了一些似是而非的問(wèn)題。從工藝技術(shù)上采取了不少有效措施,促進(jìn)了質(zhì)量問(wèn)題的迅速解決。本文將就此熱門(mén)話題作一些粗淺探討。 一、 歷史回顧 總諧波失真(Total harmonic distortion) ,簡(jiǎn)稱THD,并不是什么新的概念,早在幾十年前的載波通信技術(shù)中就已有嚴(yán)格要求<1>。1978年郵電部公布的標(biāo)準(zhǔn)YD/Z17-78“載波用鐵氧體罐形磁心”中,規(guī)定了高μQ材料制作的無(wú)中心柱配對(duì)罐形磁心詳細(xì)的測(cè)試電路和方法。如圖一電路所示,利用LC組成的150KHz低通濾波器在高電平輸入的情況下測(cè)量磁心產(chǎn)生的非線性失真。這種相對(duì)比較的實(shí)用方法,專用于無(wú)中心柱配對(duì)罐形磁心的諧波衰耗測(cè)試。 這種磁心主要用于載波電報(bào)、電話設(shè)備的遙測(cè)振蕩器和線路放大器系統(tǒng),其非線性失真有很嚴(yán)格的要求。 圖中 ZD —— QF867 型阻容式載頻振蕩器,輸出阻抗 150Ω, Ld47 —— 47KHz 低通濾波器,阻抗 150Ω,阻帶衰耗大于61dB, Lg88 ——并聯(lián)高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB Ld88 ——并聯(lián)高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB FD —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次諧波衰耗b3(0)≥91 dB, DP —— Qp373 選頻電平表,輸入高阻抗, L ——被測(cè)無(wú)心罐形磁心及線圈, C ——聚苯乙烯薄膜電容器CMO-100V-707APF±0.5%,二只。 測(cè)量時(shí),所配用線圈應(yīng)用絲包銅電磁線SQJ9×0.12(JB661-75)在直徑為16.1mm的線架上繞制 120 匝, (線架為一格) , 其空心電感值為 318μH(誤差1%) 被測(cè)磁心配對(duì)安裝好后,先調(diào)節(jié)振蕩器頻率為 36.6~40KHz, 使輸出電平值為+17.4 dB, 即選頻表在 22′端子測(cè)得的主波電平 (P2)為+17.4 dB,然后在33′端子處測(cè)得輸出的三次諧波電平(P3), 則三次諧波衰耗值為:b3(+2)= P2+S+ P3 式中:S 為放大器增益dB 從以往的資料引證, 就可以發(fā)現(xiàn)諧波失真的測(cè)量是一項(xiàng)很精細(xì)的工作,其中測(cè)量系統(tǒng)的高、低通濾波器,信號(hào)源和放大器本身的三次諧波衰耗控制很嚴(yán),阻抗必須匹配,薄膜電容器的非線性也有相應(yīng)要求。濾波器的電感全由不帶任何磁介質(zhì)的大空心線圈繞成,以保證本身的“潔凈” ,不至于造成對(duì)磁心分選的誤判。 為了滿足多路通信整機(jī)的小型化和穩(wěn)定性要求, 必須生產(chǎn)低損耗高穩(wěn)定磁心。上世紀(jì) 70 年代初,1409 所和四機(jī)部、郵電部各廠,從工藝上改變了推板空氣窯燒結(jié),出窯后經(jīng)真空罐冷卻的落后方式,改用真空爐,并控制燒結(jié)、冷卻氣氛。技術(shù)上采用共沉淀法攻關(guān)試制出了μQ乘積 60 萬(wàn)和 100 萬(wàn)的低損耗高穩(wěn)定材料,在此基礎(chǔ)上,還實(shí)現(xiàn)了高μ7000~10000材料的突破,從而大大縮短了與國(guó)外企業(yè)的技術(shù)差異。當(dāng)時(shí)正處于通信技術(shù)由FDM(頻率劃分調(diào)制)向PCM(脈沖編碼調(diào)制) 轉(zhuǎn)換時(shí)期, 日本人明石雅夫發(fā)表了μQ乘積125 萬(wàn)為 0.8×10 ,100KHz)的超優(yōu)鐵氧體材料<3>,其磁滯系數(shù)降為優(yōu)鐵
上傳時(shí)間: 2014-12-24
上傳用戶:7891
電路板級(jí)的電磁兼容設(shè)計(jì):本應(yīng)用文檔從元件選擇、電路設(shè)計(jì)和印制電路板的布線等幾個(gè)方面討論了電路板級(jí)的電磁兼容性(EMC)設(shè)計(jì)。本文從以下幾個(gè)部分進(jìn)行論述:第一部分:電磁兼容性的概述第二部分:元件選擇和電路設(shè)計(jì)技術(shù)第三部分:印制電路板的布線技術(shù)附錄A:電磁兼容性的術(shù)語(yǔ)附錄B:抗干擾的測(cè)量標(biāo)準(zhǔn)第一部分 — 電磁干擾和兼容性的概述電磁干擾是現(xiàn)代電路工業(yè)面對(duì)的一個(gè)主要問(wèn)題。為了克服干擾,電路設(shè)計(jì)者不得不移走干擾源,或設(shè)法保護(hù)電路不受干擾。其目的都是為了使電路按照預(yù)期的目標(biāo)來(lái)工作——即達(dá)到電磁兼容性。通常,僅僅實(shí)現(xiàn)板級(jí)的電磁兼容性這還不夠。雖然電路是在板級(jí)工作的,但是它會(huì)對(duì)系統(tǒng)的其它部分輻射出噪聲,從而產(chǎn)生系統(tǒng)級(jí)的問(wèn)題。另外,系統(tǒng)級(jí)或是設(shè)備級(jí)的電磁兼容性必須要滿足某種輻射標(biāo)準(zhǔn),這樣才不會(huì)影響其他設(shè)備或裝置的正常工作。許多發(fā)達(dá)國(guó)家對(duì)電子設(shè)備和儀器有嚴(yán)格的電磁兼容性標(biāo)準(zhǔn);為了適應(yīng)這個(gè)要求,設(shè)計(jì)者必須從板級(jí)設(shè)計(jì)開(kāi)始就考慮抑制電子干擾。
標(biāo)簽: 電路 板級(jí) 電磁兼容設(shè)計(jì)
上傳時(shí)間: 2013-10-12
上傳用戶:xiaoyaa
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1