亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

da轉換

  • 基于嵌入式藍牙技術的無線音頻傳輸的設計與實現.rar

    藍牙(Bluetooth)技術是近年來國外先進國家研究發展最快的短程無線通信技術之一,能夠廣泛地應用于工業短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內無線數據傳輸的領域中。在我國,由于對藍牙技術的研究還處于研究開發的初級階段, 還沒有形成藍牙數據短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領域內,傳統的基于模擬調制方式的無線音頻傳輸由于抗干擾能力較差,傳輸的音頻質量會受到較大的影響,而國內市場上的藍牙音頻產品僅支持單聲道語音傳輸。所以,對基于藍牙技術的高品質多通道音頻傳輸技術的研究將具有一定的技術創新性,在無線音頻傳輸領域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術與音頻信號傳輸系統為研究開發課題,參考國外藍牙技術協議標準,利用功能模塊單元與嵌入式技術,目標是研制一種基于嵌入式開發應用的高品質雙聲道藍牙無線音頻傳輸系統。本系統通過對雙聲道線性模擬音源的數字化MP3編解碼處理,結合基于嵌入式應用的簡化后的HCI層藍牙應用協議,實現了藍牙信道帶寬內的高品質雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統采用了模塊化設計思想。發送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數據幀的高速傳輸以及藍牙接口協議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數據幀的射頻發送和接收。模塊與模塊之間采用工業標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統主要由藍牙協議解釋、傳輸控制和芯片驅動三部分構成。在藍牙協議解釋上,系統采用了基于HCI層的ACL數據包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數據傳輸技術;芯片驅動主要指對MAS3587的基本配置。 對目標系統的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結果表明,輸入音源在經過MP3編碼、發射、接收及MP3解碼后,音頻質量基本上沒受影響,實際雙聲道音質接近于CD音質,而無線傳輸的可靠性遠高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現了嵌入式藍牙無線技術的優勢。

    標簽: 嵌入式 傳輸 藍牙技術

    上傳時間: 2013-05-27

    上傳用戶:稀世之寶039

  • FIR數字濾波器的FPGA最佳實現方法研究.rar

    在圖像處理、數據傳輸、雷達接收等現代信號處理領域,對信號處理的穩定性、實時性和靈活性都有很高的要求。FIR數字濾波器因其線性相位特性滿足了現代信號處理領域對濾波器的高性能要求,成為應用最廣泛的數字濾波器之一。高密度的FPGA兼顧實時性和靈活性,為FIR數字濾波器的實現提供了強大的硬件支持。 現今FIR數字濾波器的FPGA實現方法中最常用的是基于DA的實現方法和基于CSD編碼的實現方法,本文對這兩種實現方法進行了深入的探討,并進行了一定的改進。本論文所做的主要工作和創新如下: 1、對FIR數字濾波器的硬件實現方法進行了理論研究,其中著重對并行FIR數字濾波器的實現方法進行了深入探討并提出了一個改進的實現方法:基于CSD-DA的改進實現方法。這個實現方法在一定情況下比單純的基于CSD編碼的實現方法和基于DA的實現方法都要節約芯片面積。 2、經過電路建模和數學推導提出了“CSD-DA擇優比較法”。該比較法可以從基于CSD編碼的實現方法、基于DA的實現方法以及基于CSD-DA的改進實現方法中較精確的選擇出最佳實現方法。 3、用Cyclone EPEC6Q240C8芯片和音頻編解碼芯片TLV320AIC23B實現了一個可以濾除音頻信號中高頻噪聲的音頻FIR數字低通濾波器。

    標簽: FPGA FIR 數字濾波器

    上傳時間: 2013-06-07

    上傳用戶:zhangyi99104144

  • 基于FPGA的軟件無線電數字接收機的研究.rar

    在現代電子系統中,數字化已經成為發展的必然趨勢,接收機數字化是電子系統數字化中的一項重要內容,對數字化接收機的研究具有重要的意義。隨著數字化理論和微電子技術的迅速發展,高速的中頻數字化接收機的實現已經成為可能。本文研究了一種基于FPGA的軟件無線電數字接收平臺的設計,并著重研究了其中數字中頻處理單元的設計和實現。FPGA器件具有設計靈活、開發周期短和開發成本低等優點,所以廣泛應用于各種通信系統中。相比于傳統的DSP串行結構,FPGA能夠進行流水線性設計,對數據進行并行處理,所以FPGA在進行數據量大,要求實時處理的系統設計時有很大的優勢。 本文首先首先分析了軟件無線電當前的發展趨勢及技術現狀,針對存在的處理速度跟不上的DSP瓶頸問題,提出了中頻軟件無線電的FPGA實現方案。本文以FPGA實現為重點,在深入分析軟件無線電相關理論的基礎上,著重研究和完成了中頻軟件無線電數字接收平臺兩大模塊的FPGA實現:數字下變頻相關模塊和數字調制解調模塊。其中,在深入研究數字下變頻實現結構的基礎上,首先對數字下變頻模塊的數控振蕩器(NCO)采用了直接頻率合成技術(DDS)實現,其頻率分辨率高,靈活,易于實現;高效抽取濾波器組由積分梳狀濾波器(CIC),半帶濾波器(HB),FIR濾波器組成。對積分梳狀濾波器(CIC)本文采用了Hogenaur“剪除”理論對內部寄存器的位寬進行改進,極大地節約了資源,提高了運行速率。對FIR濾波器和半帶濾波器采用了(DA)分布式算法,它的運行速度只與數據的寬度有關,只有加減法運算和二進制除法,既縮減了系統資源又大大節省了運算時間,實現了高效的實時處理。對數字調制解調模塊,重點研究和完成了2ASK和2FSK的調制解調的FPGA實現,模塊有很好的通用性,能方便地移植到其它的系統中。在文章的最后還對整個系統進行了Matlab仿真,驗證了系統設計思想的正確性。在系統各個關鍵模塊的設計過程中,都是先依據一定的設計指標進行verilog編程,然后再在Quartus軟件中編譯,時序仿真測試,并與Matlab仿真結果進行對比,驗證設計的正確性。

    標簽: FPGA 軟件無線電 數字接收機

    上傳時間: 2013-05-18

    上傳用戶:450976175

  • 基于FPGA的DDS信號源設計.rar

    作為電子類專業學生,實驗是提高學生對所學知識的印象以及發現問題和解決問題的能力,增加學生動手能力的必須環節。本設計的目的就是開發一套滿足學生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學生在此平臺上認識信號源原理,同時方便在此平臺上進行拓展開發。 設計中運用虛擬儀器技術將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發控制電路,為后續開發留下了空間,同時節省了成本。本設計采用地址線16位,數據線12位的靜態RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數據預存在存儲器中便于調用,最后得到的結果基本滿足教學實驗的需求。 本文結構上首先介紹了直接采用DDS芯片制作信號源的利弊,及作者采用這種設計的初衷,然后介紹了信號源的整體結構,總體模塊。以下章節首先介紹FPGA內部設計,包括總體結構和幾大部分模塊,包括:時鐘產生電路,相位累加器,數據輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設計,包括存儲器選擇,幅度控制電路的設計以及濾波器電路的設計,本設計的幅度控制采用兩級DA級聯,以及后端電阻分壓網絡調節的方式進行設計,提高了幅度調節的范圍。對于濾波器的設計,依據不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設計部分,分成兩個部分,對于底層驅動程序采用以Labwindows/CVI為平臺進行開發,利用其編譯和執行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發,充分利用其圖化設計,易于擴展。 論文最后對所做工作進行了總結,提出了進一步改進的方向。

    標簽: FPGA DDS 信號源

    上傳時間: 2013-04-24

    上傳用戶:afeiafei309

  • 電路欣賞(恒流源,測溫,精密整流,自鎖開關,PWM12位DA).rar

    一些使用的電路圖欣賞

    標簽: PWM 12 電路

    上傳時間: 2013-06-03

    上傳用戶:sowhat

  • 基于FPGA的數字信號處理算法研究與高效實現.rar

    現代數字信號處理對實時性提出了很高的要求,當最快的數字信號處理器(DSP)仍無法達到速度要求時,唯一的選擇是增加處理器的數目,或采用客戶定制的門陣列產品。隨著可編程邏輯器件技術的發展,具有強大并行處理能力的現場可編程門陣列(FPGA)在成本、性能、體積等方面都顯示出了優勢。本文以此為背景,研究了基于FPGA的快速傅立葉變換、數字濾波、相關運算等數字信號處理算法的高效實現。 首先,針對圖像聲納實時性的要求和FPGA片內資源的限制,設計了級聯和并行遞歸兩種結構的FFT處理器。文中詳細討論了利用流水線技術和并行處理技術提高FFT處理器運算速度的方法,并針對蝶形運算的特點提出了一些優化和改進措施。 其次,分析了具有相同結構的數字濾波和相關運算的特點,采用了有乘法器和無乘法器兩種結構實現乘累加(MAC)運算。無乘法器結構采用分布式算法(DA),將乘法運算轉化為FPGA易于實現的查表和移位累加操作,顯著提高了運算效率。此外,還對相關運算的時域多MAC方法及頻域FFT方法進行了研究。 最后,完成了圖像聲納預處理模塊。在一片EP2S60上實現了對160路信號的接收、濾波、正交變換以及發送等處理。實驗表明,本論文所有算法均達到了設計要求。

    標簽: FPGA 數字信號處理 算法研究

    上傳時間: 2013-06-09

    上傳用戶:zgu489

  • 基于FPGA的JPEG壓縮編碼的研究與實現.rar

    隨著移動終端、多媒體、通信、圖像掃描技術的發展,圖像應用日益廣泛,壓縮編碼技術對圖像處理中大量數據的存儲和傳輸至關重要。同時, FPGA單片規模的不斷擴大,在FPGA芯片內實現復雜的數字信號處理系統也成為現實,因此采用FPGA實現圖像壓縮已成為一種必然趨勢。JPEG靜態圖像壓縮標準應用非常廣泛,是圖像壓縮中主要的標準之一。研究JPEG圖像壓縮在FPGA上的實現,具有廣闊的應用背景。 論文從實際工程應用出發,通過設計圖像壓縮的IP核,完成JPEG壓縮算法在FPGA上的實現。首先闡述JPEG基本模式的壓縮編碼的標準,然后在設計規劃過程中,采用SOC的設計思想,給出整個系統的內部結構、層次劃分,對各個模塊的HDL實現進行詳細的描述,最后完成整體驗證。方案采用了IP核復用的設計技術,基于Xilinx公司本身的IP核,進行了再次開發。在研究JPEG標準的核心算法DCT的基礎上,加以改進,設計了適合器件結構的基于DA算法的DCT變換的IP核。通過結構和算法的優化,提高了速度,減少占用過多的片內資源。 設計基于Xilinx的Virtex- II系列的FPGA的硬件平臺,在ISE7.1中編譯綜合,最后通過Modelsim仿真驗證。分辨率為352×288大小的源圖像,在不同的壓縮等級設置下,均測試通過。仿真驗證的結果表明:基于FPGA的JPEG壓縮編碼占用較少的硬件資源,可在較高的工作頻率下運行,設計在速度和資源利用率方面達到了較優的狀態,能夠滿足一般圖像壓縮的要求。 整個設計可以作為單獨的JPEG編碼芯片也可以作為IP核添加到其他系統中去,具有一定的使用價值。

    標簽: FPGA JPEG 壓縮編碼

    上傳時間: 2013-04-24

    上傳用戶:nairui21

  • 基于USB的FPGA實驗系統開發

      USB(UniversalSerialBus,通用串行總線)作為一種新興的計算機外設總線標準,由于它有使用方便、真正的熱插拔、高性能和系統造價低廉等優點,其迅速得到了大規模的應用。同時,隨著電子技術的不斷發展與進步,基于EDA技術的芯片設計正在成為電子系統設計的主流。  本文首先簡述了USB協議;然后給出了基于USB、FPGA和51單片機通用的數字信號處理實驗平臺方案;接著詳細討論了串行AD、串行DA與FPGA,存儲器與FPGA,51與FPGA,PDIUSBD12與51等硬件模塊的設計;并對相應模塊分別進行基于VHDL和C51的軟件設計;最后討論了USB驅動程序和相關動態連接庫的使用以及應用程序的開發。  該通用的數字信號處理實驗平臺不僅可以進行完成AD采集數據、DA輸出、USB與PC機通信實驗,也還可以進行一些復雜的數字信號處理實驗,如濾波和譜分析等。

    標簽: FPGA USB 實驗 系統開發

    上傳時間: 2013-04-24

    上傳用戶:wweqas

  • QPSK基帶通信設計及其FPGA實現的研究

      全數字調制解調技術具有多速率、多制式、智能性等特點,這極大的提高了通信系統的靈活性和通用性,符合未來通信技術發展的方向。  本文從如下幾個方面對全數字調制解調器進行了深入系統研究:1,在介紹全數字調制解調器的發展現狀和研究QPSK通信調制解調方式的基礎上,依據軟件定性仿真分析了QPSK正交調制解調系統,設計出了滿足系統要求的實現電路框圖并選定了芯片;2,在完成了基于FPGA芯片實現QPSK調制解調的算法方案設計基礎上,利用VHDL語言完成了芯片程序的設計,并對其進行了調試和功能仿真;3,利用設計出的調制解調器與選定的AD、DA、正交調制解調芯片,完成了QPSK通信系統的硬件電路的設計并完成了調制電路的研制;4,完成電路的信息速率大于300Kbps,產生的中頻信號中心頻率70MHz,帶寬500KHz,滿足系統設計要求,由于時間關系解調電路仍在調試中。  本文基于FPGA實現的QPSK數字調制解調器具有體積小、集成度高和軟件可升級等優點,這為設計高集成和高靈活性的通信系統提供了技術基礎。

    標簽: QPSK FPGA 基帶 通信設計

    上傳時間: 2013-07-08

    上傳用戶:xinshou123456

  • 基于單片FPGA的雷達處理機實現

    根據雷達、圖像、通信等領域對信號高速處理的要求,研究人員正尋求新的高速的數字信號處理實現方法,以滿足這種高速地處理數據的需要。 本文對單片FPGA的雷達處理機實現進行了研究。文章根據線性調頻信號脈沖壓縮理論,選擇合適的加窗函數,對線性調頻信號進行脈沖壓縮,得出仿真結果;完成了雷達信號處理部分的PCB制版;確定了與其他PCB板之間的接口關系;編寫了FPGA程序,采用DA算法并根據FIR原理實現32階濾波器,進行了脈沖壓縮處理。  

    標簽: FPGA 雷達 處理機

    上傳時間: 2013-04-24

    上傳用戶:suonidaoke

主站蜘蛛池模板: 柳林县| 大化| 崇阳县| 繁昌县| 博野县| 屯留县| 周至县| 特克斯县| 墨玉县| 扶余县| 大冶市| 浦城县| 六枝特区| 肃宁县| 板桥市| 泰宁县| 石渠县| 镇坪县| 镇康县| 南靖县| 镇康县| 来凤县| 霍城县| 乐山市| 房山区| 镇远县| 岱山县| 达拉特旗| 大英县| 灵台县| 海原县| 孟州市| 松原市| 丹阳市| 沾益县| 平罗县| 获嘉县| 南和县| 湖口县| 松江区| 左贡县|