基于Xilinx FPGA的ddrSDRAM的Verilog控制代碼,使用的FPGA為Virtex-4,實現對ddrSDRAM的簡單控制(對一系列地址的寫入和讀取)。
標簽: ddrSDRAM Verilog Xilinx FPGA
上傳時間: 2013-08-07
上傳用戶:ainimao
基于Xilinx FPGA的ddrSDRAM的Verilog控制代碼,使用的FPGA為Virtex-4,實現對ddrSDRAM的簡單控制(對一系列地址的寫入和讀?。?。
上傳時間: 2014-01-22
上傳用戶:duoshen1989
微處理器技術、傳感器技術和無線通信技術的進步,推動了無線數據采集系統的產生和發展。數據采集技術廣泛應用于雷達、通信、遙感遙測等領域。在各種信息的獲取中,對高速數據采集的需求非常廣泛。隨著測控技術的發展,對數據采集系統的智能化和網絡化水平也提出了更高的要求。并且由于通訊網絡的飛速發展,移動通信與實際應用的結合使得各種基于GPRS網絡的無線數據傳輸系統成為當前遠距離無線通訊領域最為廣泛的應用。本課題將廣泛應用的嵌入式控制器引入到數據采集系統設計中,并結合GPRS優秀的網絡特性,實現了一個低功耗、智能化、網絡化、軟硬件可根據具體測量任務適當裁減的無線高速數據采集平臺。 本設計采用32位ARM處理器S3C2410為核心器件,配以FPGA+ddrSDRAM高速數據采集模塊,GPRS數據通信模塊,在Linux嵌入式操作系統和應用軟件的支持下,實現了數字化高速采集,數字化無線數據網絡傳輸的現場數據采集系統。該平臺采集的現場數據主要為各種傳感器輸出的電壓模擬量。前端數據采集模塊的FPGA控制高速AD轉換器將輸入的模擬量信號采集后,存儲在由ddrSDRAM構成的大容量緩存中,再經過嵌入式系統中的微控制器進行各種處理,然后將處理結果保存在ARM系統的SDRAM內存,最后通過在ARM系統模塊擴展的GPRS模塊,將采集到的數據通過GPRS網絡發送出去。 IAnux由于其代碼開放性以及強大的網絡功能等特點,在許多的嵌入式網絡設備中有著廣泛應用,與其他的嵌入式操作系統相比,具有著更多的優勢。因此本課題將其作為硬件平臺的操作系統。基于ARM的嵌入式數據采集與處理系統結構清晰、通用性好、可擴展性強,可為各種嵌入式應用提供一套完整的硬、軟件解決方案,在工業測量與控制領域具有較為廣闊的應用前景。
標簽: ARM_Linux 無線數據 采集系統
上傳時間: 2013-04-24
上傳用戶:xlcky
·摘要: DDB SDRAM使用雙倍數據速率結構,它能獲得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成與DSP、FPGA之間的通信.由于Xilinx VirtexTM-4系列FPGA具備ChipSync源同步技術等優勢,本設計采用它來實現ddrSDRAM控制器.該DDR SDRAM控制器采用直接時鐘數據捕獲技術,本文將重點闡述該技術.
標簽: Xilinx_FPGA DDR_SDRAM 控制器
上傳時間: 2013-05-24
上傳用戶:zxc23456789
使用片式磁珠和片式電感的原因:是使用片式磁珠還是片式電感主;要還在于應用。在諧振電路中需要使用片式電感。而需要消除不需要的EMI噪聲時,使用片式磁珠是最佳的選擇。 磁珠是用來吸收超高頻信號,象-一些RF電路,PLL,振蕩電路,含超高頻存儲器電路(ddrSDRAM,RAMBUS等)都需要在電源輸入部分加磁珠。而電感是一種蓄能元件,用在LC振蕩電路,中低頻的濾波電路等,其應用頻率范圍很少超過錯50MHZ。 磁珠專用于抑制信號線、電源線上的高頻噪聲和尖峰干擾,還具有吸收靜電脈沖的能力。磁珠的功能主要是消除存在于傳輸線結構(PCB電路)中的RF噪聲,RF能量是疊加在直流傳輸電平上的交流正弦波成分,直流成分是需要的有用信號,而射頻RF能量卻是無用的電磁干擾沿著線路傳輸和輻射(EMI)。要消除這些不需要的信號能量,使用片式磁珠扮演高頻電阻的角色(衰減器),該器件允許直流信號通過,而濾除交流信號。通常高頻信號為30MHz以上,然而,低頻信號也會受到片式磁珠的影響
標簽: pcb
上傳時間: 2021-11-06
上傳用戶:xsr1983
蟲蟲下載站版權所有 京ICP備2021023401號-1