亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

dft

  • OFDM中LS和dft信道估計算法matlab程序?qū)崿F(xiàn)及比較

    OFDM中LS和dft信道估計算法matlab程序?qū)崿F(xiàn)及比較

    標簽: matlab OFDM dft 信道估計算法 程序 比較

    上傳時間: 2019-06-04

    上傳用戶:carrielinnn

  • dft傅里葉級數(shù)離散化

    對信號進行dft處理,給出了m文件可以在MATLAB上運行

    標簽: dft 傅里葉 離散化

    上傳時間: 2020-06-16

    上傳用戶:jkjkjj2000

  • keystone的dft—IFFT

    對高速目標實現(xiàn)keystone,實現(xiàn)的是dft-Idft

    標簽: keystone IFFT dft

    上傳時間: 2020-12-26

    上傳用戶:

  • LTE系統(tǒng)中基帶DAGC的應用研究及FPGA實現(xiàn).rar

    當今,移動通信正處于向第四代通信系統(tǒng)發(fā)展的階段,OFDM技術作為第四代數(shù)字移動通信(4G)系統(tǒng)的關鍵技術之一,被包括LTE在內(nèi)的眾多準4G協(xié)議所采用。Idft/dft作為OFDM系統(tǒng)中的關鍵功能模塊,其精度對基帶解調(diào)性能產(chǎn)生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點化Idft/dft達到較好的性能,本文采用數(shù)字自動增益控制(DAGC)技術,以解決過大輸入信號動態(tài)范圍所造成的Idft/dft輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術,并重點關注近年來為了改善其性能而興起的數(shù)字化AGC技術,它們主要用于壓縮ADC輸入動態(tài)范圍以防止其飽和。針對基帶處理中具有累加特性的定點化Idft/dft技術,進一步分析了AAGC技術和基帶DAGC在實施對象,實現(xiàn)方法等上的異同點,指出了基帶DAGC的必要性。 其次,根據(jù)LTE協(xié)議,搭建了從調(diào)制到解調(diào)的基帶PUSCH處理鏈路,并針對基于dft的信道估計方法的缺點,使用簡單的兩點替換實現(xiàn)了優(yōu)化,通過高斯信道下的MATLAB仿真,證明其可以達到理想效果。仿真結果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進行調(diào)制,也能達到在SNR高于17dB時,硬判譯碼結果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎上,通過理論分析和MATLAB仿真,證明了包括時域和頻域DAGC在內(nèi)的基帶DAGC具有穩(wěn)定接收鏈路解調(diào)性能的作用。同時,通過對幾種DAGC算法的比較后,得到的一套適用于實現(xiàn)的基帶DAGC算法,可以使Idft/dft的輸出SNR處于最佳范圍,從而滿足LTE系統(tǒng)基帶解調(diào)的要求。針對時域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進行基帶DAGC算法的實現(xiàn)。 最后,本文對選定的基帶DAGC算法進行了FPGA設計,仿真、綜合和上板結果說明,時域和頻域DAGC實現(xiàn)方法占用資源較少,容易進行集成,能夠達到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個IQ數(shù)據(jù),使之滿足基帶解調(diào)性能。

    標簽: DAGC FPGA LTE

    上傳時間: 2013-05-17

    上傳用戶:laozhanshi111

  • 基于FPGA的電子式互感器校驗儀的研究.rar

    互感器是電力系統(tǒng)中電能計量和繼電保護中的重要設備,其精度和可靠性與電力系統(tǒng)的安全性、可靠性和經(jīng)濟運行密切相關。隨著電力工業(yè)的發(fā)展,傳統(tǒng)的電磁式互感器已經(jīng)暴露出一系列的缺陷,電子式互感器能很好的解決電磁式互感器的缺點,電子式互感器逐步替代電磁式互感器代表著電力工業(yè)的發(fā)展方向。目前,國產(chǎn)的互感器校驗儀主要是電磁式互感器校驗儀,電子式互感器校驗儀依賴于進口。電子式互感器的發(fā)展,使得電子式互感器校驗儀的研制勢在必行。 本課題依據(jù)國際標準IEC60044-7、IEC60044-8和國內(nèi)標準GB20840[1].7-2007、GB20840[1].8-2007,設計了電子式互感器檢驗儀。該校驗儀采用直接法對電子式互感器進行校驗,即同時測試待校驗電子式互感器和標準電磁式互感器二次側的輸出信號,比較兩路信號的參數(shù),根據(jù)比較結果完成電子式互感器的校驗工作。論文首先介紹了電子式互感器結構及輸出數(shù)字信號的特征,然后詳細論述了電子式互感器校驗儀的硬件及軟件設計方法。硬件主要采用FPGA技術設計以太網(wǎng)控制器RTL8019的控制電路,以實現(xiàn)電子式互感器信號的遠程接收,同時設計A/D芯片MAX125的控制電路,以實現(xiàn)標準電磁式互感器模擬輸出的數(shù)字化。軟件主要采用FPGA的SOPC技術,研制了MAX125和RTL8019的IP核,在NiosIIIDE集成開發(fā)環(huán)境下,完成對硬件電路的底層控制,運用準同步算法和dft算法開發(fā)應用程序?qū)崿F(xiàn)對數(shù)字信號的處理。最終完成電子式互感器校驗儀的設計。 最后進行了相關的實驗,所研制的電子式互感器校驗儀對0.5準確級的電子式電壓互感器和0.5準確級電子式電流互感器分別進行了校驗,對其額定負荷的20%、100%、120%點做為測量點進行測量。經(jīng)過對實驗數(shù)據(jù)的處理分析可知,校驗儀對電子式互感器的校驗精度滿足0.5%的比差誤差和20’的相位差。本課題的研究為電子式互感器校驗儀的研制工作提供了理論和實踐依據(jù)。

    標簽: FPGA 電子式互感器 校驗儀

    上傳時間: 2013-04-24

    上傳用戶:569342831

  • 基于FPGA的快速傅立葉變換.rar

    隨著數(shù)字電子技術的發(fā)展,數(shù)字信號處理廣泛應用于聲納、雷達、通訊語音處理和圖像處理等領域??焖俑盗⑷~變換(Fast Fourier Transform,F(xiàn)FT)在數(shù)字信號處理系統(tǒng)中起著很重要的作用,F(xiàn)FT 有效地提高了離散傅立葉變換(Discret Fourier Transform,dft)的運算效率。 處理器一般要求具有高速度、高精度、大容量和實時處理的性能,而現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是近年來迅速發(fā)展起來的新型可編程器件,在處理大規(guī)模數(shù)據(jù)方面,有極大的優(yōu)勢。論文采用了在FPGA中實現(xiàn)FFT算法的方案。 數(shù)字信號處理板的硬件電路設計是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎上,根據(jù)實時處理的要求,給出了數(shù)字信號處理板的硬件設計方案并對硬件電路的實現(xiàn)進行了分析和說明。 依據(jù)數(shù)字系統(tǒng)的設計方法,分別采用基二按時間抽取FFT算法、基四按時間抽取FFT算法以及FFT兆核函數(shù)三種方法利用硬件描述語言(VHSICHardware Description Language,VHDL)實現(xiàn)了1024點的FFT,接著對三種方法進行了評估,得出了FPGA完全能滿足處理器的實時處理的要求的結論。然后根據(jù)通用串行總線(Universial Serial Bus,USB)協(xié)議,利用VHDL語言編寫了USB接口芯片ISP1581的固件程序,實現(xiàn)了設備的枚舉過程。

    標簽: FPGA 傅立葉變換

    上傳時間: 2013-06-27

    上傳用戶:a937518043

  • 雙信號快速測頻技術及FPGA實現(xiàn)

    建立在數(shù)據(jù)率轉(zhuǎn)換技術之上的寬帶數(shù)字偵察接收機要求能夠?qū)崿F(xiàn)高截獲概率、高靈敏度、近乎實時的信號處理能力。雙信號數(shù)據(jù)率轉(zhuǎn)換技術是寬帶數(shù)字偵察接收機關鍵技術之一,是解決寬帶數(shù)字接收機中前端高速ADC采樣的高速數(shù)據(jù)流與后端DSP處理速度之間瓶頸問題的可行方案。測頻技術以及帶通濾波,即寬帶數(shù)字下變頻技術,是實現(xiàn)數(shù)據(jù)率轉(zhuǎn)換系統(tǒng)的關鍵技術。本文首先介紹了寬帶數(shù)字偵察接收關鍵技術之一的數(shù)據(jù)率轉(zhuǎn)換技術,著重研究了快速、高精度雙信號測頻算法以及實驗系統(tǒng)硬件實現(xiàn)。論文主要工作如下: (1)分析了現(xiàn)代電子偵察環(huán)境下的信號特征,指出寬帶數(shù)字接收機必須滿足寬監(jiān)視帶寬、流水作業(yè)以及近實時的響應時間。給出了一種頻率引導式的數(shù)字接收機方案,簡要介紹這種接收機的關鍵技術——快速、高精度頻率估計以及高效的數(shù)據(jù)率轉(zhuǎn)換。 (2)介紹了FFT技術在測頻算法中的應用,比較了FFT專用芯片及其優(yōu)點和缺點,指出為了滿足實時處理要求,必須選用FPGA設計FFT模塊。 (3)在分析常規(guī)的插值算法基礎上,提出了一種單信號的快速插值頻率估計方法,只需三個FFT變換系數(shù)的實部構造頻率修正項,計算量低。該方法具有精度高、測頻速率快的特點。 (4)基于dft理論和自相關理論,提出了結合FFT和自相關的雙信號頻率估計算法。該方法先用dft估計其中一個信號的頻率和幅度,以此頻率對信號解調(diào)并對消該頻率成分,最后利用自相關理論估計出另一個信號的頻率。 (5)基于dft理論和FFT技術,研究了信號平方與FFT結合的雙信號頻率估計算法。根據(jù)信號中兩頻率分量的幅度比,只需一次一維平方信號譜峰搜索,就可以得到雙信號的和頻與差頻分量的估計值,并利用插值技術提高測頻精度。該算法能夠精確地估計頻率間隔小的雙信號頻率,且容易地擴展到復信號,F(xiàn)PGA硬件實現(xiàn)容易。 (6)基于現(xiàn)代譜分析理論,研究了基于AR(2)模型的雙信號頻率估計算法。方法在利用AR(2)模型系數(shù)估計雙正弦信號頻率之和的同時,利用FFT快速測頻算法估計其中強信號分量的頻率值。算法仿真驗證和性能分析表明了提出的算法能快速高精度地估計雙信號頻率。 (7)給出了基于頻譜重心算法的雷達雙信號頻率估計的FPGA硬件實現(xiàn)架構,并進行了時序仿真。 (8)討論了雙信號帶寬匹配接收系統(tǒng)的硬件設計方案,給出了快速測頻及帶寬估計模塊設計。

    標簽: FPGA 信號 測頻

    上傳時間: 2013-06-02

    上傳用戶:youke111

  • 基于ARM的電網(wǎng)參數(shù)綜合監(jiān)測儀的研制

    針對現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測及諧波治理的需要,論文綜合運用嵌入式技術、現(xiàn)代信號處理技術、虛擬儀器技術設計了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測儀。此系統(tǒng)實現(xiàn)了對三相電網(wǎng)相/線電壓、電流、有功功率、無功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以內(nèi)諧波的實時監(jiān)測。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測量原理;對被測信號的交流參量通過抽樣方法獲得,由多點的抽樣數(shù)據(jù)統(tǒng)計得到的結果可以減小隨機誤差的影響;基于dft和FFT的諧波測量原理,將FFT應用于諧波分析獲得信號的頻域參數(shù);針對諧波測量中的混疊誤差設計了二階抗混疊濾波器;分析了非同步采樣和對非時限信號的截斷造成的頻譜泄露和柵欄效應及其對諧波測量精度的影響。討論了常用的幾種窗函數(shù)對頻譜泄漏的抑制作用,在此基礎上選擇加海明窗對采樣信號進行處理;針對DDS具有高精度頻率合成的特點,將其應用到電網(wǎng)信號的采樣上,提高了采樣的同步性,使得測量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實時性。系統(tǒng)供電電源采用了開關電源、減小了體積,提高了效率;完成了下位機數(shù)據(jù)采集部分、二階抗混疊濾波器、測頻電路及通信模塊電路的設計;最后介紹了軟件設計部分,主要包含了數(shù)據(jù)采集的實現(xiàn)過程,F(xiàn)FT程序的設計,給出了各部分程序的流程圖;系統(tǒng)上位機軟件設計了電網(wǎng)數(shù)據(jù)處理程序,該軟件以LabWindows/CVI6.0為開發(fā)平臺,利用CVI豐富的庫函數(shù),完成對數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運行模式,在數(shù)據(jù)采集和處理的同時完成了顯示、命令的發(fā)送和運行曲線等功能。 按上述方案設計的樣機經(jīng)過三次電路制作與軟件調(diào)試,主要技術參數(shù)達到了設計要求,通過了實驗室測試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進行工業(yè)實驗。

    標簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測

    上傳時間: 2013-04-24

    上傳用戶:我好難過

  • 數(shù)字信號處理及其matlab實現(xiàn).pdf

    數(shù)字信號處理、離散時間信號與系統(tǒng)、dft、FFT等,MATLAB仿真

    標簽: matlab 數(shù)字信號處理

    上傳時間: 2013-07-29

    上傳用戶:685

  • FPGA的邊界掃描測試方法研究

    現(xiàn)場可編程門陣列(FPGA)是一種新型器件,它將門陣列的通用結構與現(xiàn)場可編程的特性結合于一體.如今,FPGA系列器件已成為最受歡迎的器件之一.隨著FPGA器件的廣泛應用,它在數(shù)字系統(tǒng)中的作用日益變得重要,它所要求的準確性也變得更高.因此,對FPGA器件的故障測試和故障診斷方法進行更全面的研究具有重要意義.隨著集成電路規(guī)模的迅速膨脹,電路結構變得復雜,使大量的故障不可測.所以,人們把視線轉(zhuǎn)向了可測性設計(dft)問題.可測性設計的提出為解決測試問題開辟了新的有效途徑,而邊界掃描測試方法(BST)是其中一個重要的技術.本文闡述了FPGA系列器件的結構特點,邊界掃描測試相關的基本概念與基本理論,給出利用布爾矩陣理論建立的邊界掃描測試過程的數(shù)學描述和數(shù)學模型.論文中主要討論了邊界掃描測試中的測試優(yōu)化問題,給出解決兩類優(yōu)化問題的現(xiàn)有算法,對它們的優(yōu)缺點進行了對比,并且提出對兩種現(xiàn)有算法的改進,比較了改進前后優(yōu)化算法的性能.最后總結了利用邊界掃描測試FPGA的具體過程.

    標簽: FPGA 邊界掃描 測試 方法研究

    上傳時間: 2013-08-06

    上傳用戶:mdrd3080

主站蜘蛛池模板: 织金县| 富民县| 南投市| 北碚区| 通渭县| 岢岚县| 达州市| 呼图壁县| 望谟县| 水城县| 宜都市| 磐安县| 绥宁县| 娱乐| 新巴尔虎右旗| 百色市| 泗阳县| 老河口市| 巴彦淖尔市| 江川县| 阿尔山市| 浪卡子县| 河东区| 阿拉善盟| 岫岩| 璧山县| 宁陵县| 沾益县| 花莲市| 旬邑县| 平昌县| 浦江县| 宜良县| 扶余县| 仁化县| 沁源县| 无锡市| 中方县| 疏附县| 吉安市| 招远市|