基于FPGA的DDS函數發生器的設計與實現
摘要:論述了利用FPGA的系統級設計工具DSP Builder開發DDS函數發生器的總體設計思路,討論了改變輸出信號頻率、幅度、相位的設計方法。系統基于Ahera公司的Cyclone系列FPGA,配合Silicon Labs公司高性能C8051F340單片機實現,給出了系統的軟件仿真結果并完成了整個...
摘要:論述了利用FPGA的系統級設計工具DSP Builder開發DDS函數發生器的總體設計思路,討論了改變輸出信號頻率、幅度、相位的設計方法。系統基于Ahera公司的Cyclone系列FPGA,配合Silicon Labs公司高性能C8051F340單片機實現,給出了系統的軟件仿真結果并完成了整個...
對于CPLD、FPGA和HardCopy? ASIC設計,Quartus? II軟件10.1是業界性能和效能首屈一指的軟件,現在可以下載。這一最新版軟件引入了Qsys,它是功能強大的系統集成新工具。在Quartus II訂購版軟件10.1中以beta版的形式提供Qsys,它提高了系統開發速度,支持設...
1 首先安裝CS3.3.38.2;2 安裝升級包,安裝次序:CCS_Patch_for_ccs3.3.49.exe、CCS_v3.3_SR11_81.6.2.exe、SR12_CCS_v3.3_SR_3.3.82.13.exe;安裝blackhawk,驅動安裝路路徑必須和CCS的安裝路徑嚴格一致;...
美河提供.C.Builder精彩編程實例集錦...
FLUKE DSP-4000系列電纜分析儀用戶手冊...