亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Builder

  • 美河提供.C.Builder精彩編程實例集錦

    美河提供.C.Builder精彩編程實例集錦

    標簽: Builder 編程實例 集錦

    上傳時間: 2013-07-07

    上傳用戶:eeworm

  • 基于C++ Builder實現的倒立擺控制系統

    本文以倒立擺控制系統控制為例,介紹Borland C++ Builder 在數據采集、處理中的應用,并根據系統控制算法控制電機左右運動,從而保證倒立擺能穩定地站立在豎直位置。關鍵詞: C++

    標簽: Builder 倒立擺 控制系統

    上傳時間: 2013-04-24

    上傳用戶:Shoen

  • SOPC Builder  0

    SoPC Builder在一個工具中實現了嵌入式系統各個方面的開發,包括軟件的設計和驗證,為充分利用SoPC技術提高電子系統的性能和降低成本提供了強有力的支持。

    標簽: Builder SOPC

    上傳時間: 2013-06-02

    上傳用戶:yezhihao

  • Platform Builder 5.0/6.00

    Platform Builder 6.0 是以VS2005的插件形式安裝集成的。 Platform Builder正版是需要向微軟或者其代理機構購買的,官方只有評估版本的下載。

    標簽: Platform Builder 6.00 5.0

    上傳時間: 2013-04-24

    上傳用戶:greenmile

  • Borland C++ Builder 60

    Borland C++ Builder Compiler 是一個BC 編譯器。它是用來優化BC 開發系統的工具。它包括最后版本的ANSI/ISO C++ 語言的支持,包括RTL,C++ 的STL框架結構支持

    標簽: Borland Builder 60

    上傳時間: 2013-05-22

    上傳用戶:ardager

  • 分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優點

    分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優點,\\r\\n然后結合FSK 信號的產生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發生器模\\r\\n型,以及對FSK 信號發生器模型進行算法級仿真和生成VHDL 語言的方法,并在modelsim\\r\\n中對FSK 信號發生器進行RTL 級仿真,最后介紹了在FPGA 芯片中實現FSK 信號發生器的設\\r\\n計方法。

    標簽: Simulink Builder MATLAB FPGA

    上傳時間: 2013-08-20

    上傳用戶:herog3

  • FPGA及DSP+Builder

    DSP+Builder

    標簽: Builder FPGA DSP

    上傳時間: 2013-11-26

    上傳用戶:問題問題

  • DE2平臺應用及DSP Builder技術

    DE2平臺應用及DSP Builder技術

    標簽: Builder DE2 DSP

    上傳時間: 2013-10-26

    上傳用戶:非衣2016

  • 基于DSP Builder數字信號處理器的FPGA設計

    基于DSP Builder數字信號處理器的FPGA設計

    標簽: Builder FPGA DSP 數字信號處理器

    上傳時間: 2013-10-11

    上傳用戶:zhuyibin

  • 基于DSP Builder數字信號處理器的FPGA設計

    針對使用硬件描述語言進行設計存在的問題,提出一種基于FPGA并采用DSP Builder作為設計工具的數字信號處理器設計方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設計流程,設計了一個12階FIR 低通數字濾波器,通過Quartus 時序仿真及嵌入式邏輯分析儀SignalTapⅡ硬件測試對設計進行了驗證。結果表明,所設計的FIR 濾波器功能正確,性能良好。 Abstract:  Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP Builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP Builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.

    標簽: Builder FPGA DSP 數字信號處理器

    上傳時間: 2013-11-17

    上傳用戶:lo25643

主站蜘蛛池模板: 洪泽县| 新乐市| 大兴区| 晋州市| 扎鲁特旗| 凯里市| 利辛县| 雷波县| 安康市| 元阳县| 滦南县| 中牟县| 黄陵县| 永定县| 竹北市| 巴彦县| 安义县| 淮南市| 商河县| 宁海县| 金堂县| 澳门| 商丘市| 晴隆县| 波密县| 章丘市| 错那县| 长沙市| 青浦区| 抚远县| 衡阳市| 安溪县| 仁怀市| 鄂伦春自治旗| 新闻| 乐安县| 宁强县| 徐水县| 黄大仙区| 前郭尔| 鹿泉市|