幾個(gè)用dspbuilder做的例子,其中有dds系統(tǒng)
標(biāo)簽: dspbuilder
上傳時(shí)間: 2016-01-18
上傳用戶:l254587896
基于dspbuilder的數(shù)字信號(hào)處理器的設(shè)計(jì),
標(biāo)簽: dspbuilder 數(shù)字信號(hào)處理器
上傳時(shí)間: 2013-12-21
上傳用戶:集美慧
該源碼是采用dspbuilder進(jìn)行設(shè)計(jì),目的是完成一個(gè)為隨機(jī)m序列校驗(yàn)器,很有用看看就知道了
標(biāo)簽: dspbuilder 源碼
上傳時(shí)間: 2013-12-31
上傳用戶:四只眼
應(yīng)用dspbuilder設(shè)計(jì)濾波器 應(yīng)用matlab編寫的 值得大家
標(biāo)簽: dspbuilder matlab 濾波器 家
上傳時(shí)間: 2016-05-29
上傳用戶:zhengjian
fir低通濾波器 用于dspbuilder pll:25ns data 400khz sin 10.8khz
標(biāo)簽: dspbuilder khz 10.8 data
上傳時(shí)間: 2016-10-08
上傳用戶:894898248
用于dspbuilder 可以直接生成vhdl源碼,或者verilog源碼
標(biāo)簽: dspbuilder vhdl 源碼
上傳用戶:fnhhs
在matlab中添加dspbuilder用于實(shí)現(xiàn)dsp的算法,本案例是通過建模對sin函數(shù)進(jìn)行調(diào)制后仿真所得。
標(biāo)簽: dspbuilder matlab dsp 算法
上傳時(shí)間: 2017-01-10
上傳用戶:CSUSheep
本文是Altera公司編寫的dspbuilder的設(shè)計(jì)方法,但是是英文原版的
標(biāo)簽: dspbuilder Altera 編寫 設(shè)計(jì)方法
上傳用戶:whenfly
quartus 7.2的dspbuilder系統(tǒng)文檔,完整詳實(shí)
標(biāo)簽: dspbuilder quartus 7.2
上傳時(shí)間: 2017-04-26
上傳用戶:腳趾頭
dspbuilder 用戶手冊,內(nèi)有dspbuilder 使用的一些介紹
標(biāo)簽: dspbuilder 用戶手冊
上傳時(shí)間: 2017-09-07
上傳用戶:xiaohuanhuan
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1