亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

express-to-PCI

  • WP362-利用設計保存功能實現(xiàn)可重復的結果

        FPGA 設計不再像過去一樣只是作為“膠連邏輯 (Gluelogic)”了,由于其復雜度逐年增加,通常還會集成極富挑戰(zhàn)性的 IP 核,如 PCI Express® 核等。新型設計中的復雜模塊即便不作任何改變也會在滿足 QoR(qualityof-result) 要求方面遇到一些困難。保留這些模塊的時序非常耗時,既讓人感到頭疼,往往還徒勞無功。設計保存流程可以幫助客戶解決這一難題,既可以讓他們滿足設計中關鍵模塊的時序要求,又能在今后重用實現(xiàn)的結果,從而顯著減少時序收斂過程中的運行次數(shù)。

    標簽: 362 WP 重復

    上傳時間: 2013-11-20

    上傳用戶:invtnewer

  • PCI-PCI橋在線讀寫EEPROM的技巧

      PCI-PCI 橋啟動時,一般需要從EEPROM 預讀取配置數(shù)據(jù)。更改EEPROM中的數(shù)據(jù)一般需要專用的燒結器,這給調試過程帶來不便。尤其是采用表貼封裝的EEPROM。本文以Intel 公司的Dec21554PCI-PCI 橋為例,介紹一種在線讀寫EEPROM 的方法。EEPROM選用的是ATMEL 公司生產(chǎn)的AT93LC66,4Kbit,按512×8bit 組織。

    標簽: PCI-PCI EEPROM 在線讀寫

    上傳時間: 2013-11-08

    上傳用戶:trepb001

  • 基于FPGA實現(xiàn)的高速串行交換模塊實現(xiàn)方法研究

    采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標簽: FPGA 高速串行 模塊 實現(xiàn)方法

    上傳時間: 2013-10-19

    上傳用戶:angle

  • UG341-LogiCORE Endpoint Block

    UG341 - LogiCORE™ Endpoint Block Plus v1.6 for PCI Express® 用戶指南

    標簽: LogiCORE Endpoint Block 341

    上傳時間: 2013-10-17

    上傳用戶:jeffery

  • PCI-E8622數(shù)據(jù)采集卡的功能介紹

    PCI-E是一種高速傳輸總線形式。

    標簽: PCI-E 8622 數(shù)據(jù)采集卡

    上傳時間: 2013-12-18

    上傳用戶:宋桃子

  • PCI-1734快速安裝使用手冊

    PCI-1734快速安裝使用手冊PCI-1734快速安裝使用手冊PCI-1734快速安裝使用手冊PCI-1734快速安裝使用手冊PCI-1734快速安裝使用手冊PCI-1734快速安裝使用手冊PCI-1734快速安裝使用手冊

    標簽: 1734 PCI 安裝使用

    上傳時間: 2013-10-22

    上傳用戶:ssz1990

  • USB TO RS232 RS485 UART轉接板電路原理圖

    USB TO RS232 RS485 UART轉接板電路原理圖

    標簽: RS UART USB 232

    上傳時間: 2013-10-22

    上傳用戶:macarco

  • pcie_cn (pcie基本概念及其工作原理介紹)

    pcie基本概念及其工作原理介紹:PCI Express®(或稱PCIe®),是一項高性能、高帶寬,此標準由互連外圍設備專業(yè)組(PCI-SIG)制 訂,用于替代PCI、PCI Extended (PCI-X)等基于總線的通訊體系架構以及圖形加速端口(AGP)。 轉向PCIe主要是為了實現(xiàn)顯著增強系統(tǒng)吞吐量、擴容性和靈活性的目標,同時還要降低制造成本,而這 些都是基于總線的傳統(tǒng)互連標準所達不到的。PCI Express標準在設計時著眼于未來,并且能夠繼續(xù)演 進,從而為系統(tǒng)提供更大的吞吐量。第一代PCIe規(guī)定的吞吐量是每秒2.5千兆比特(Gbps),第二代規(guī) 定的吞吐量是5.0 Gbps,而最近公布PCIe 3.0標準已經(jīng)支持8.0 Gbps的吞吐量。在PCIe標準繼續(xù)充分利 用最新技術來提供不斷加大的吞吐量的同時,采用分層協(xié)議也便于PCI向PCIe的演進,并保持了與現(xiàn)有 PCI應用的驅動程序軟件兼容性。 雖然最初的目標是計算機擴展卡以及圖形卡,但PCIe目前也廣泛適用于涵蓋更廣的應用門類,包括網(wǎng)絡 組建、通信、存儲、工業(yè)電子設備和消費類電子產(chǎn)品。 本白皮書的目的在于幫助讀者進一步了解PCI Express以及成功PCIe成功應用。 PCI Express基本工作原理 拓撲結構 本節(jié)介紹了PCIe協(xié)議的基本工作原理以及當今系統(tǒng)中實現(xiàn)和支持PCIe協(xié)議所需要的各個組成部分。本節(jié) 的目標在于提供PCIe的相關工作知識,并未涉及到PCIe協(xié)議的具體復雜性。 PCIe的優(yōu)勢就在于降低了復雜度所帶來的成本。PCIe屬于一種基于數(shù)據(jù)包的串行連接協(xié)議,它的復雜度 估計在PCI并行總線的10倍以上。之所以有這樣的復雜度,部分是由于對以千兆級的速度進行并行至串 行的數(shù)據(jù)轉換的需要,部分是由于向基于數(shù)據(jù)包實現(xiàn)方案的轉移。 PCIe保留了PCI的基本載入-存儲體系架構,包括支持以前由PCI-X標準加入的分割事務處理特性。此 外,PCIe引入了一系列低階消息傳遞基元來管理鏈路(例如鏈路級流量控制),以仿真?zhèn)鹘y(tǒng)并行總線的 邊帶信號,并用于提供更高水平的健壯性和功能性。此規(guī)格定義了許多既支持當今需要又支持未來擴展 的特性,同時還保持了與PCI軟件驅動程序的兼容性。PCI Express的先進特性包括:自主功率管理; 先進錯誤報告;通過端對端循環(huán)冗余校驗(ECRC)實現(xiàn)的端對端可靠性,支持熱插拔;以及服務質量(QoS)流量分級。

    標簽: pcie_cn pcie 基本概念 工作原理

    上傳時間: 2013-11-29

    上傳用戶:zw380105939

  • 瀏覽所有的PCI設備

    瀏覽所有的PCI設備

    標簽: PCI 設備

    上傳時間: 2015-01-03

    上傳用戶:zsjinju

  • program to trasmit data to a TI92 with the TI Graph-Link

    program to trasmit data to a TI92 with the TI Graph-Link

    標簽: Graph-Link program trasmit data

    上傳時間: 2015-01-03

    上傳用戶:youke111

主站蜘蛛池模板: 南乐县| 漾濞| 定远县| 会宁县| 浙江省| 曲靖市| 武汉市| 浦北县| 石城县| 积石山| 苏尼特右旗| 华阴市| 浑源县| 襄垣县| 汶上县| 澳门| 惠安县| 河池市| 绥阳县| 闽清县| 昌图县| 南涧| 克山县| 宜春市| 镇原县| 天柱县| 武安市| 吴川市| 习水县| 六枝特区| 从江县| 营山县| 聂拉木县| 嘉禾县| 左云县| 青河县| 宁都县| 望城县| 涿鹿县| 凉城县| 旌德县|