基于MicroBlaze的fpGA重配置系統(tǒng)設(shè)計(jì).pdf
標(biāo)簽: MicroBlaze fpGA 配置系統(tǒng)
上傳時(shí)間: 2013-08-22
上傳用戶:anng
本文件是基于fpGA的QPSK調(diào)制解調(diào)性能仿真
標(biāo)簽: fpGA QPSK 調(diào)制解調(diào) 性能仿真
上傳用戶:541657925
很好的fpGA設(shè)計(jì)教程,主要是quartus II的使用等,包括NIOS!
標(biāo)簽: fpGA 設(shè)計(jì)教程
上傳用戶:life840315
數(shù)字信號(hào)處理的fpGA實(shí)現(xiàn),這本書(shū)教有指導(dǎo)意義,很值得一看
標(biāo)簽: fpGA 數(shù)字信號(hào)處理
上傳用戶:sammi
基于PXA270-S linux的fpGA實(shí)現(xiàn)。\r\n向LED_CONTROL寫(xiě)入n即得到n*0.1S的延時(shí),LED閃爍的快慢程度發(fā)生變化。
標(biāo)簽: linux fpGA PXA 270
上傳用戶:tb_6877751
華為fpGA設(shè)計(jì)流程指南:本部門(mén)所承擔(dān)的fpGA設(shè)計(jì)任務(wù)主要是兩方面的作用:系統(tǒng)的原型實(shí)現(xiàn)和ASIC的原型驗(yàn)證。編寫(xiě)本流程的目的是:在于規(guī)范整個(gè)設(shè)計(jì)流程,實(shí)現(xiàn)開(kāi)發(fā)的合理性、一致性、高效性。形成風(fēng)格良好和完整的文檔。實(shí)現(xiàn)在fpGA不同廠家之間以及從fpGA到ASIC的順利移植。便于新員工快速掌握本部門(mén)fpGA的設(shè)計(jì)流程。\r\n
標(biāo)簽: fpGA 華為 設(shè)計(jì)流程
上傳用戶:shengyj12345
幾篇關(guān)于fpGA做視頻項(xiàng)目論文,希望對(duì)大家有幫助
標(biāo)簽: fpGA 視頻 項(xiàng)目 論文
上傳用戶:squershop
fpGA Verilog,雙向端口的研究,比較全,由ASSIGN和ALWAYS模塊組成,測(cè)試可用
標(biāo)簽: Verilog fpGA
上傳用戶:longlong12345678
fpGA培訓(xùn)教程,非常詳細(xì),適合初學(xué)者學(xué)習(xí),EDA系列
標(biāo)簽: fpGA 培訓(xùn)教程
上傳用戶:zjwangyichao
implemention of fpGA and DSP linking port, using Asynchronous mode
標(biāo)簽: implemention Asynchronous linking using
上傳用戶:fhjdliu
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1