16位微處理器在FPGA上的設(shè)計與原理實現(xiàn) FPGA硬件仿真平臺和MIPS芯片組的設(shè)計與實現(xiàn)
16位微處理器在FPGA上的設(shè)計與原理實現(xiàn) FPGA硬件仿真平臺和MIPS芯片組的設(shè)計與實現(xiàn)...
16位微處理器在FPGA上的設(shè)計與原理實現(xiàn) FPGA硬件仿真平臺和MIPS芯片組的設(shè)計與實現(xiàn)...
同步數(shù)字復(fù)接的設(shè)計及其FPGA實現(xiàn) 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對同步數(shù)字復(fù)接各組成模塊進行了設(shè)計,并在ISE集成環(huán)境下進行了設(shè)計描述、綜合、布局布線及時序仿真,取得了正確的設(shè)計結(jié)果,同時利用中小容量的FPGA實現(xiàn)了同步數(shù)字復(fù)接功能。 基群速率數(shù)字信號...
2dpsk,maxplus軟件,包含連接原理圖\各個模塊程序代碼,可運行,管腳已經(jīng)封裝,可直接下載到FPGA芯片...
21control的系列FPGA開發(fā)板原理圖...
256級灰度LED點陣屏顯示原理及基于FPGA的電路設(shè)計(zhz)...