多電平逆變器在大容量、高壓場合得到了廣泛的應用。在多電平逆變器的多種控制策略中,空間矢量脈寬調制(SVPWM)算法具有調制比大、能夠優化輸出電壓波形、易于數字實現、母線電壓利用率高等優點,成為人們關注的熱點。 本文首先對電力電子技術的發展前景和多電平逆變器控制技術的發展狀況進行了綜述。在分析兩電平逆變器工作原理的基礎上對三電平逆變器進行了研究,綜合比較了三電平逆變電路三種典型拓撲結構的優缺點;介紹了二極管箝位型三電平逆變器,分析了二極管箝位型三電平逆變器相對于傳統兩電平逆變器的優點,體現了課題研究的重要意義。其次,本文以中點箝位式三電平逆變器的基本拓撲結構為基礎,著重分析了三電平空間電壓矢量調制基本原理,提出了一種將最近的三個矢量合成參考矢量的空間矢量脈寬調制算法,給出大扇區和小三角形區域判斷規則以及合成參考電壓矢量的相應輸出作用順序,并優化了開關矢量的作用順序,利于實現對中點電壓的控制,使算法易于實現。再次,論文分析了三電平逆變器直流側電容電壓不平衡產生的原因,分析了大、中、小矢量對中點電位的影響,提出了能夠影響中點電位波動的關鍵矢量,并通過分配成對小矢量的作用時間實現了對中點電位的控制。最后,采用MATLAB軟件對所推導的三電平逆變器SVPWM調制算法進行了仿真分析,結果證明了算法的可行性。
上傳時間: 2013-08-01
上傳用戶:icarus
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
JPEG 2000是為適應不斷發展的圖像壓縮應用而出現的新的靜止圖像壓縮標準,小波變換是JEPG 2000核心算法之一。小波變換是一種可達到時(空)域或頻率域局部化的時頻域或空頻域分析方法,其多尺度分解特性符合人類的視覺機制,更加適用于圖像信息的處理。提升小波變換是一類不采用傅立葉變換做為主要分析工具的小波變換新方法,提升小波變換的提出大大簡化了小波變換的計算,使其在實時信號處理領域得到廣泛的應用。通過提升的方法很容易構造一般的整數小波變換,由于圖像一般用位數較低的整數表示,整數小波變換可以將為整數序列的圖像矩陣映射成整數小波系數矩陣,這就大大簡化了小波變換的硬件電路設計。在當今數字化和信息化時代背景下,研究具有高速硬件處理功能的可變程邏輯器件在圖像壓縮算法領域的應用已經成為當今研究的熱點。 本文旨在探討和研制基于FPGA的小波變換模塊的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根據JPEG 2000推薦無損提升小波算法和有損提升小波算法,設計圖像壓縮系統的小波變換模塊。主要工作如下: 第一部分介紹了傳統小波分析理論和提升小波分析理論。包括連續小波時頻局域性的特征,離散小波變換系數的意義,多分辨分析引出的構造小波基的系統方法和計算離散小波的快速算法等。重點放在介紹正交小波和雙正交小波的構造方法,并介紹了數字圖像在小波域的特點。討論了提升小波變換的基本思想,討論了用提升方法構造小波基以及傳統小波變換的提升實現,討論了整數小波變換。 第二部分介紹了FPGA結構及其設計流程。介紹了FPGA/CPLD器件的特征、發展趨勢及FPGA/CPLD基本結構,然后重點介紹了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的結構特點,以及Xilinx的FPGA開發軟件ISE,最后介紹了硬件描述語言VHDL語言的特點。 最后一部分是本論文研究的主要內容,即JPEG 2000中最核心的算法-提升格式小波變換的一維變換模塊設計和二維變換模塊設計。一維提升小波變換模塊采用兩種不同的電路結構進行設計-低速低功耗的串行流水線結構和高速高功耗的并行陣列結構。同樣,二維小波變換模塊也采用了兩種不同的電路結構進行設計-低速低功耗的折疊結構和高速高功耗的串行結構。 文章對提升小波變換的FPGA實現中的大量細節問題進行了討論,給出了每種結構提升小波變換模塊的電路原理圖,并對原理圖進行了仿真測試,仿真測試結果不僅表明了模塊功能的正確性,而且表明不同小波模塊可以滿足相應領域的實際要求。
上傳時間: 2013-06-08
上傳用戶:dwzjt
在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調高精度延遲、可調脈沖寬度及占空比等。論文討論了FPGA芯片結構及開發流程,著重討論了較高頻率脈沖電路的可編程實現方法,以及如何利用VHDL語言實現硬件電路軟件化設計的技巧與方法,給出了整個系統設計的原理與實現。討論了高精密電源的PWM技術原理及實現,并由此設計了FPGA所需電源系統。給出了配置電路設計、數據通信及接口電路的實現。開發了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調,調節步長為5ns。
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發展的高技術之一,根據IBG(InternationalBiometricGroup)組織對生物特征市場的統計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統和嵌入式系統是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統對速度的要求。 本文對指紋識別技術中各個環節的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數據結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統集成度、減小系統體積、提高便攜性、降低功耗和成本,同時提升系統的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統,然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統,提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發板對硬件設計方案進行了初步的驗證,實現了指紋采集芯片FPS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統設計方案是可行的。基于FPGA的自動指紋識別系統在速度、功耗、體積、擴展性方面有著獨特的優勢,具有廣闊的發展空間。最后提出了對這一設計繼續改進的思路和下一步研究的內容。
上傳時間: 2013-06-07
上傳用戶:kikye
TCP/IP協議作為Internet上的通信實現方式的一種,是近年來嵌入式應用領域的一個研究熱點。嵌入式設備要與Internet網絡直接交換信息,就需要支持TCP/IP協議。嵌入式系統具有內核小、專用性強、系統精簡、實時性高、功耗和環境要求嚴格等特點,所以傳統的TCP/IP協議不適合移植到嵌入式系統中。實現嵌入式系統網絡接入有兩種選擇,第一種是按照TCP/IP協議的原理編寫簡化版的通信協議;第二種是將已有小型的,適用于嵌入式系統的網絡協議移植到系統中。 首先本文簡要介紹了嵌入式網絡協議的研究現狀和研究內容,分析了LwIP協議棧中IP協議、TCP協議、UDP協議和ICMP協議的原理。由于LwIP沒有使用和操作系統相關的系統調用和數據結構,所以在LwIP和操作系統之間增加了一個操作系統封裝層為操作系統服務。LwIP不僅保持了TCP協議主要功能,而且減少了對RAM的占用。 其次,移植中實現了操作系統模擬層和LwIP底層接口。操作系統模擬層為協議和操作系統提供了一個接口,使協議對操作系統透明,可以不依賴操作系統運行,需要實現信號量、郵箱、線程和臨界保護。LwIP底層接口為不同的硬件提供不同的驅動程序,需要實現系統初始化、網卡初始化、線程接收、數據包的讀取和發送。 最后提出測試設計框架,在ARM開發板和μC/OS-Ⅱ操作系統上對移植的協議進行測試。測試結果表明,移植協議可以正常工作,實現了基本的網絡功能。
上傳時間: 2013-07-11
上傳用戶:iswlkje
盤式永磁同步電動機屬于軸向磁場電機,目前,該類電機在國外已經得到了迅速發展,作為一種現代高性能伺服電機和大力矩直接驅動電機己廣泛應用于機器人等機電一體化產品中。由于該類電機具有重量輕、體積小、結構緊湊、轉子無損耗、轉子的轉動慣量小、機電時間常數小、轉矩/重量比大、低速運行平穩、可以制成多氣隙組合式結構進一步提高轉矩等特點,其在數控機床、機器人、電動車、電梯、家用電器等場合具有廣闊的應用前景,是一種理想的驅動裝置。 本課題作為國家863計劃項目《新型稀土永磁電機設計及集成技術》2002AA324020中的一部分,該項目的主要工作是進行新型結構釹鐵硼永磁電機——盤式無鐵心永磁同步電動機的設計與集成技術研究,開發出一種新型釹鐵硼永磁電機,解決相應的整機設計和集成技術問題。本文中提出的基于Halbach陣列的盤式無鐵心永磁同步電動機是在盤式永磁同步電動機的基礎上,將無鐵心結構和Halbach型永磁體陣列應用到其中,從而使得電機的質量大為減輕,功率密度提高,振動噪聲降低,效率提高。 基于Halbach陣列的盤式無鐵心永磁同步電動機其磁路結構和電磁負荷分布與傳統電機完全不同,常規電機的某些設計規則不能直接應用到該結構電機的設計當中,本文主要針對這種結構的電機進行了分析與計算。分析了不同結構Halbach陣列下的氣隙磁場,以及相關參數的計算,給出了初步的樣機設計數據,并對樣機的加工工藝進行了探討,在總結、借鑒相關電機設計方法的基礎上,針對盤式無鐵心永磁同步電動機自身的特點,編制了一套電磁計算程序,該程序還有待通過大量樣機的試驗,來總結和完善。 我國稀土資源豐富,然而,由于技術經濟上的問題,國產永磁交流伺服電動機至今未能大量應用。與此同時,高性能的永磁交流伺服電動機及系統大量依靠進口,我國每年進口的工程裝備當中,僅數控機床因國產電機和系統不能滿足要求而每年需要進口的就達22億美元以上。本項目的完成將改變這類產品主要依靠進口的局面,充分發揮我國稀土資源豐富的優勢,其經濟效益和社會效益是十分巨大的。
上傳時間: 2013-04-24
上傳用戶:hjkhjk
基于手姿態的人機交互是以實現自然的人機交互為研究目標,可提高計算機的可操作性,同時使計算機能夠完成更加復雜的任務。而基于ARM的嵌入式系統具有功耗低、體積小、集成度高等特點,嵌入式與具體應用有機地結合在一起,具有較長的生命周期,能夠根據特定的需求對軟硬件進行合理剪裁。結合嵌入式技術的手姿態跟蹤設備能夠實時的檢測出人機交互系統中人手的位置與角度等數據,并將這些數據及時反饋給計算機虛擬系統來進行人機交互,提高跟蹤設備的可靠性和空間跟蹤精度。 通過對嵌入式開發過程以及對控制系統構成的分析,確定了手姿態信號輸入方案及系統的軟硬件總體設計方案。通過對目前流行的眾多嵌入式處理器的研究、分析、比較選擇了S3C2440處理器作為系統開發硬件核心,詳細介紹了S3C2440的相關模塊的設計,包括存儲單元模塊、通信接口模塊、JATG接口電路。同時設計了系統的外圍電路像系統時鐘電路、電源電路、系統復位電路。 選擇更適合于ARM開發的Linux系統作為軟件開發平臺。實現了Linux系統向開發板的移植、Bootloader的啟動與編譯、設備驅動程序的開發;根據手姿態信號輸入方案系統采用分模塊、分層次的方法設計了系統的應用程序——串口通信程序及手姿態識別子程序。通過分析常用的手姿態識別算法,系統采用基于神經網絡的動態時間規整與模板匹配相結合的動態手姿態識別算法。并依據相應的軟硬件測試方法對系統進行了分模塊調試及系統的集成。
上傳時間: 2013-07-11
上傳用戶:songyuncen
基于PC、圖像采集卡和存儲設備的傳統數字視頻監控系統,體積龐大、功耗高、價格昂貴,只局限于特定范圍的應用。而嵌入式網絡視頻監控系統以其價格低、便攜式等特點在安防、智能家居等場所得到了越來越廣泛的應用。 本文基于S3C2440\Windows CE5.0平臺設計了一款具有網絡傳輸查看功能的嵌入式網絡視頻監控系統。重點研究了OV9650 CMOS攝像頭芯片流接口驅動的實現過程和開發方法,設計了基于TCP/IP網絡傳輸協議的網絡視頻通信系統。并應用H.263壓縮編解碼算法對采集到的視頻數據進行壓縮,提高了視頻傳輸效率。同時,針對H.263視頻解碼算法設計了一款簡易視頻回放軟件,對H.263視頻進行回放。為進一步滿足小型化、便攜式、低成本需求,開發定制了一款基于S3C2440\Windows CE5.0平臺的手持式接收終端。 本系統整合了圖像采集、網絡通信、H.263編解碼、視頻回放等多項技術,實現了嵌入式技術、以太網絡、視頻監控三大前沿領域的有機結合。由于采用了ARM9單芯片控制方案,系統具有集成度高、可靠性高、功耗低、成本低、體積小、穩定性好等特點,可應用在遠程監控、工業控制、視頻會議、智能家居等諸多領域。該系統架構也為視頻監控系統的發展提供了一種新思路。關鍵詞:ARM;WinCE;S3C2440;嵌入式;網絡視頻監控
上傳時間: 2013-04-24
上傳用戶:sardinescn
本文設計了一種基于ARM7的電力電纜溝道監測系統,該監測系統能夠對電纜溝道起到防盜、防火、防潮等安全監測作用。本課題采用的嵌入式硬件是基于ARM7架構的LPC2292芯片;同時針對市場上種類繁多的實時操作系統,本課題選用的是內核小,易剪裁,移植性好源代碼公開的實時操作系統μC/OS-II并且使用CAN總線進行數據傳輸。CAN總線是現場總線的一種,它能有效地支持分布式控制或實時控制,具有高性能和高可靠性的特點,現已形成國際標準。 本課題簡要介紹了電力電纜溝道監測系統的特點與研究背景,講述了設計電纜溝道監測系統時所采取的總體設計思想與框架結構。之后介紹了ARM7處理器和CAN總線的特點和功能,然后詳細論述了整個系統硬件電路設計。在對實時操作系統μC/OS-II作了介紹之后,詳細說明了將μC/OS-II移植到LPC2292硬件平臺的具體實現過程。最后提出了基于CAN總線和ARM7微控制器實現的電纜溝道數據采集控制系統的軟件設計。 實際測試表明,該系統能夠穩定運行,并且能夠實現對電纜溝道的實時監測,數據采集以及安全警報等功能,滿足電力電纜在線監測系統的要求。
上傳時間: 2013-07-20
上傳用戶:xoxoliguozhi