匯編語言編的關于jed.asm的小程序,初學者可能會用到的哦。下下來看看吧
上傳時間: 2013-12-05
上傳用戶:chenjjer
一個hex文件轉化為jed文件的小東東,很方便好用的哦,好好享用吧
上傳時間: 2015-04-03
上傳用戶:569342831
ABEL設計軟件是一種高級編譯型可編程邏輯設計軟件, 只需要輸入符合語法規定的邏輯描述,就能設計各種不同類型 的PLD器件。這種軟件可以對用戶的邏輯設計進行語法檢查、 邏輯化簡、自動生成符合標準的jedEC文件(“.jed”文件), 還能將用戶的設計要求與所選器件的功能相結合,分析檢查用 戶的設計目的是否切實可行,目前已經成為國際通用的PLD輔 助設計軟件之一。
上傳時間: 2013-08-03
上傳用戶:20160811
protel99電子線路圖繪圖工具.Protel99SE是Protel公司近10年來致力于Windows平臺開發的最新結晶,能實現從電學概念設計到輸出物理生產數據,以及這之間的所有分析、驗證和設計數據管理。因而今天的Protel最新產品已不是單純的PCB(印制電路板)設計工具,而是一個系統工具,覆蓋了以PCB為核心的整個物理設計。 最新版本的Protel軟件可以毫無障礙地讀Orcad、Pads、Accel(PCAD)等知名EDA公司設計文件,以便用戶順利過渡到新的EDA平臺。 Protel99 SE共分5個模塊,分別是原理圖設計、PCB設計(包含信號完整性分析)、自動布線器、原理圖混合信號仿真、PLD設計。 以下介紹一些Protel99SE的部分最新功能: ◆可生成30多種格式的電氣連接網絡表; ◆強大的全局編輯功能; ◆在原理圖中選擇一級器件,PCB中同樣的器件也將被選中; ◆同時運行原理圖和PCB,在打開的原理圖和PCB圖間允許雙向交叉查找元器件、引腳、網絡 ◆既可以進行正向注釋元器件標號(由原理圖到PCB),也可以進行反向注釋(由PCB到原理圖),以保持電氣原理圖和PCB在設計上的一致性; ◆滿足國際化設計要求(包括國標標題欄輸出,GB4728國標庫); * 方便易用的數模混合仿真(兼容SPICE 3f5); ◆支持用CUPL語言和原理圖設計PLD,生成標準的jed下載文件; * PCB可設計32個信號層,16個電源-地層和16個機加工層; ◆強大的“規則驅動”設計環境,符合在線的和批處理的設計規則檢查; ◆智能覆銅功能,覆鈾可以自動重鋪; ◆提供大量的工業化標準電路板做為設計模版; ◆放置漢字功能; ◆可以輸入和輸出DXF、DWG格式文件,實現和AutoCAD等軟件的數據交換; ◆智能封裝導航(對于建立復雜的PGA、BGA封裝很有用); ◆方便的打印預覽功能,不用修改PCB文件就可以直接控制打印結果; ◆獨特的3D顯示可以在制板之前看到裝配事物的效果; ◆強大的CAM處理使您輕松實現輸出光繪文件、材料清單、鉆孔文件、貼片機文件、測試點報告等; ◆經過充分驗證的傳輸線特性和仿真精確計算的算法,信號完整性分析直接從PCB啟動; ◆反射和串擾仿真的波形顯示結果與便利的測量工具相結合; ◆專家導航幫您解決信號完整性問題。
上傳時間: 2013-10-14
上傳用戶:hanwudadi
通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做jedEC文件,簡稱為jed文件)。通過相應的軟件及編程電纜再將jed數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。 3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。
上傳時間: 2013-11-17
上傳用戶:看到了沒有
gal16v8及gal20v8的編譯程序源碼,小日本寫的,用optasm編譯(該編譯軟件我也沒找到,手上有的朋友請告訴一聲,兄弟感激不盡),可以將eqn格式的文件編譯成jed格式的文件
上傳時間: 2013-11-25
上傳用戶:xzt
GAL設計的累加器,譯碼器的原代碼。已經測試成功,并且生成可燒寫的jed文件!
上傳時間: 2015-07-06
上傳用戶:cc1015285075
abel的反編譯操作方法,ABEL4系統提供了一個反編譯程序,如果種種原因希望從jed燒錄文件獲得可以編輯修改的AHDL文件,則可以通過下面的操作獲得
上傳時間: 2014-01-22
上傳用戶:CHINA526
ABEL設計軟件是一種高級編譯型可編程邏輯設計軟件, 只需要輸入符合語法規定的邏輯描述,就能設計各種不同類型 的PLD器件。這種軟件可以對用戶的邏輯設計進行語法檢查、 邏輯化簡、自動生成符合標準的jedEC文件(“.jed”文件), 還能將用戶的設計要求與所選器件的功能相結合,分析檢查用 戶的設計目的是否切實可行,目前已經成為國際通用的PLD輔 助設計軟件之一。
上傳時間: 2013-07-24
上傳用戶:eeworm