亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

jedec

jedec即固態技術協會是微電子產業的領導標準機構。在過去50余年的時間里,jedec所制定的標準為全行業所接受和采納。作為一個全球性組織,jedec的會員構成是跨國性的。jedec不隸屬于任何一個國家或政府實體。
  • TMS320C6711的上電自檢 This source code is ultimately used to create a jedec programming file used * to p

    TMS320C6711的上電自檢 This source code is ultimately used to create a jedec programming file used * to program the Flash ROM on the C6711 DSK.

    標簽: used programming ultimately source

    上傳時間: 2013-12-12

    上傳用戶:wl9454

  • Update jedec Specification Common Flash Interface (CFI) JESD68.01 (Minor Revision to JESD68, Sept

    Update jedec Specification Common Flash Interface (CFI) JESD68.01 (Minor Revision to JESD68, September 1999)

    標簽: JESD Specification Interface Revision

    上傳時間: 2014-01-18

    上傳用戶:shanml

  • LPDDR3 jedec官方標準 JESD209-3C,共158頁

    Low Power Double Data Rate 3(LPDDR3) jedec官方標準共158頁。

    標簽: lpddr3 jedec

    上傳時間: 2022-04-12

    上傳用戶:

  • DDR3U jedec 官方標準文檔 JESD79-3-2.pdf

    DDR3U jedec 官方標準文檔

    標簽: jedec標準

    上傳時間: 2022-06-08

    上傳用戶:bluedrops

  • DDR2控制器IP的設計與FPGA實現.rar

    DDR2 SDRAM是目前內存市場上的主流內存。除了通用計算機系統外,大量的嵌入式系統也紛紛采用DDR2內存,越來越多的SoC系統芯片中會集成有DDR2接口模塊。因此,設計一款匹配DDR2的內存控制器將會具有良好的應用前景。 論文在研究了DDR2的jedec標準的基礎上,設計出DDR2控制器的整體架構,采用自項向下的設計方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執行模塊和數據通道模塊的RTL級設計。根據在設計中遇到的問題,對DDR2控制器的整體架構進行改進與完善。在分析了Altera數字PHY的基本性能的基礎上,設計DDR2控制器與數字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗證平臺,針對設計的具體功能進行仿真驗證,并實現在Altera Stratix II GX90開發板上對DDR2存儲芯片基本讀/寫操作控制的FPGA功能演示。 論文設計的DDR2控制器的主要特點是: 1.支持數字PHY電路,不需要實際的硬件電路就完成DDR2控制器與DDR2存儲芯片之間的物理層接口,節約了設計成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來,簡化了具體操作。 3.支持多個DDR2存儲芯片,使得DDR2控制器的應用范圍更為廣闊。 4.支持DDR2的三項新技術,充分發揮DDR2內存的特性。 5.自動DDR2刷新控制,方便用戶對DDR2內存的控制。

    標簽: DDR2 FPGA 控制器

    上傳時間: 2013-06-10

    上傳用戶:ynzfm

  • ABEL4.0 0

    ABEL設計軟件是一種高級編譯型可編程邏輯設計軟件, 只需要輸入符合語法規定的邏輯描述,就能設計各種不同類型 的PLD器件。這種軟件可以對用戶的邏輯設計進行語法檢查、 邏輯化簡、自動生成符合標準的jedec文件(“.JED”文件), 還能將用戶的設計要求與所選器件的功能相結合,分析檢查用 戶的設計目的是否切實可行,目前已經成為國際通用的PLD輔 助設計軟件之一。

    標簽: ABEL 4.0

    上傳時間: 2013-08-03

    上傳用戶:20160811

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做jedec文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

  • The AT24C512 provides 524,288 bits of serial electrically erasable and programmable read only memor

    The AT24C512 provides 524,288 bits of serial electrically erasable and programmable read only memory (EEPROM) organized as 65,536 words of 8 bits each. The device鈥檚 cascadable feature allows up to four devices to share a common two-wire bus. The device is optimized for use in many industrial and commercial applications where lowpower and low-voltage operation are essential. The devices are available in spacesaving 8-pin PDIP, 8-lead EIAJ SOIC, 8-lead jedec SOIC, 8-lead TSSOP, 8-lead Leadless Array (LAP), and 8-lead SAP packages. In addition, the entire family is available in 2.7V (2.7V to 5.5V) and 1.8V (1.8V to 3.6V) versions.

    標簽: electrically programmable provides erasable

    上傳時間: 2017-04-09

    上傳用戶:cc1015285075

  • MMC 4.1標準

    MMC 4.1標準,源自jedec,對于MMC CARD讀寫有相當重要的指導意義。

    標簽: MMC 4.1 標準

    上傳時間: 2017-05-20

    上傳用戶:asasasas

  • jedec JESD22-B116 鍵合剪切試驗

    半導體器件 引線鍵合試驗方法。

    標簽: jedec標準

    上傳時間: 2022-06-03

    上傳用戶:

主站蜘蛛池模板: 民乐县| 山阴县| 岚皋县| 自贡市| 南川市| 廉江市| 芜湖市| 宁南县| 民权县| 金坛市| 朝阳区| 河源市| 塔河县| 扶沟县| 东辽县| 射阳县| 潜江市| 莱州市| 耒阳市| 包头市| 靖江市| 肥西县| 罗源县| 南华县| 巴中市| 永仁县| 平远县| 宁波市| 客服| 青州市| 社旗县| 怀化市| 水城县| 盐边县| 鹤峰县| 榕江县| 金寨县| 凌海市| 兴义市| 万源市| 东阳市|