亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

jpeg-mpeg

  • MP3音頻編解碼運算中IMDCT算法研究及其FPGA實現(xiàn).rar

    近年來,隨著多媒體技術(shù)的迅猛發(fā)展,電子、計算機、通訊和娛樂之間的相互融合、滲透越來越多,而數(shù)字音頻技術(shù)則是應(yīng)用最為廣泛的技術(shù)之一。MP3(MPEG-1 Audio LayerⅢ)編解碼算法作為數(shù)字音頻的解決方案,在便攜式多媒體產(chǎn)品中得到了廣泛流行。 在已有的便攜式MP3系統(tǒng)實現(xiàn)方案中,低速處理器與專用硬件結(jié)合的SOC設(shè)計方案結(jié)合了硬件實現(xiàn)方式和軟件實現(xiàn)方式的優(yōu)點,具有成本低、升級容易、功能豐富等特點。IMDCT(反向改進(jìn)離散余弦變換)是編解碼算法中一個運算量大調(diào)用頻率高的運算步驟,因此適于硬件實現(xiàn),以降低處理器的開銷和功耗,來提高整個系統(tǒng)的性能。 本文首先闡述了MP3音頻編解碼標(biāo)準(zhǔn)和流程,以及IMDCT常用的各種實現(xiàn)算法。在此基礎(chǔ)上選擇了適于硬件實現(xiàn)的遞歸循環(huán)實現(xiàn)方法,并在已有算法的基礎(chǔ)上進(jìn)行了改進(jìn),減小了所需硬件資源需求并保持了運算速度。接著提出了模塊總體設(shè)計方案,結(jié)合算法進(jìn)行了實現(xiàn)結(jié)構(gòu)的優(yōu)化,并在EDA環(huán)境下具體實現(xiàn),用硬件描述語言設(shè)計、綜合、仿真,且下載到Xilinx公司的VirtexⅡ系列xc2v1000FPGA器件中,在減小硬件資源的同時快速地實現(xiàn)了IMDCT,經(jīng)驗證功能正確。

    標(biāo)簽: IMDCT FPGA MP3

    上傳時間: 2013-05-31

    上傳用戶:Minly

  • 基于H.264編解碼的算法優(yōu)化研究及FPGA的硬件實現(xiàn).rar

    H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項新的視頻壓縮技術(shù)標(biāo)準(zhǔn),在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應(yīng)用亮點。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計算復(fù)雜度的增加,據(jù)估計其編碼的計算復(fù)雜度大約為H.263的3倍,因此很難應(yīng)用于實時視頻處理領(lǐng)域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計算復(fù)雜度和提高運行效率。比如在運動估計方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預(yù)測編碼的研究卻較少。因此研究預(yù)測模式的快速算法具有理論意義和應(yīng)用價值。 本文在詳細(xì)研究H.264標(biāo)準(zhǔn)視頻壓縮編碼特點基礎(chǔ)上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術(shù)的原理及特點,提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計算當(dāng)前塊的邊緣信息,累加當(dāng)前塊中屬于同一方向像素點的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預(yù)測模式。該算法有效降低了編碼器的運算復(fù)雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預(yù)測模式選擇算法方面進(jìn)行了改進(jìn)研究:按順序?qū)Σ煌愋瓦M(jìn)行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結(jié)合小塊模式搜索中途停止準(zhǔn)則來確定最優(yōu)模式。仿真表明:改進(jìn)算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運算復(fù)雜度。 最后介紹FPGA的特點及設(shè)計流程,并實現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實現(xiàn)的H.264編碼視頻處理模塊設(shè)計具備了成本低,周期短,設(shè)計方法靈活等優(yōu)點,具有廣闊的市場應(yīng)用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實現(xiàn)實時編碼。

    標(biāo)簽: FPGA 264 編解碼

    上傳時間: 2013-07-18

    上傳用戶:zukfu

  • JPEG2000中小波變換的FPGA實現(xiàn).rar

    JPEG 2000是為適應(yīng)不斷發(fā)展的圖像壓縮應(yīng)用而出現(xiàn)的新的靜止圖像壓縮標(biāo)準(zhǔn),小波變換是JEPG 2000核心算法之一。小波變換是一種可達(dá)到時(空)域或頻率域局部化的時頻域或空頻域分析方法,其多尺度分解特性符合人類的視覺機制,更加適用于圖像信息的處理。提升小波變換是一類不采用傅立葉變換做為主要分析工具的小波變換新方法,提升小波變換的提出大大簡化了小波變換的計算,使其在實時信號處理領(lǐng)域得到廣泛的應(yīng)用。通過提升的方法很容易構(gòu)造一般的整數(shù)小波變換,由于圖像一般用位數(shù)較低的整數(shù)表示,整數(shù)小波變換可以將為整數(shù)序列的圖像矩陣映射成整數(shù)小波系數(shù)矩陣,這就大大簡化了小波變換的硬件電路設(shè)計。在當(dāng)今數(shù)字化和信息化時代背景下,研究具有高速硬件處理功能的可變程邏輯器件在圖像壓縮算法領(lǐng)域的應(yīng)用已經(jīng)成為當(dāng)今研究的熱點。 本文旨在探討和研制基于FPGA的小波變換模塊的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根據(jù)JPEG 2000推薦無損提升小波算法和有損提升小波算法,設(shè)計圖像壓縮系統(tǒng)的小波變換模塊。主要工作如下: 第一部分介紹了傳統(tǒng)小波分析理論和提升小波分析理論。包括連續(xù)小波時頻局域性的特征,離散小波變換系數(shù)的意義,多分辨分析引出的構(gòu)造小波基的系統(tǒng)方法和計算離散小波的快速算法等。重點放在介紹正交小波和雙正交小波的構(gòu)造方法,并介紹了數(shù)字圖像在小波域的特點。討論了提升小波變換的基本思想,討論了用提升方法構(gòu)造小波基以及傳統(tǒng)小波變換的提升實現(xiàn),討論了整數(shù)小波變換。 第二部分介紹了FPGA結(jié)構(gòu)及其設(shè)計流程。介紹了FPGA/CPLD器件的特征、發(fā)展趨勢及FPGA/CPLD基本結(jié)構(gòu),然后重點介紹了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的結(jié)構(gòu)特點,以及Xilinx的FPGA開發(fā)軟件ISE,最后介紹了硬件描述語言VHDL語言的特點。 最后一部分是本論文研究的主要內(nèi)容,即JPEG 2000中最核心的算法-提升格式小波變換的一維變換模塊設(shè)計和二維變換模塊設(shè)計。一維提升小波變換模塊采用兩種不同的電路結(jié)構(gòu)進(jìn)行設(shè)計-低速低功耗的串行流水線結(jié)構(gòu)和高速高功耗的并行陣列結(jié)構(gòu)。同樣,二維小波變換模塊也采用了兩種不同的電路結(jié)構(gòu)進(jìn)行設(shè)計-低速低功耗的折疊結(jié)構(gòu)和高速高功耗的串行結(jié)構(gòu)。 文章對提升小波變換的FPGA實現(xiàn)中的大量細(xì)節(jié)問題進(jìn)行了討論,給出了每種結(jié)構(gòu)提升小波變換模塊的電路原理圖,并對原理圖進(jìn)行了仿真測試,仿真測試結(jié)果不僅表明了模塊功能的正確性,而且表明不同小波模塊可以滿足相應(yīng)領(lǐng)域的實際要求。

    標(biāo)簽: JPEG 2000 FPGA

    上傳時間: 2013-06-08

    上傳用戶:dwzjt

  • 基于FPGA的MPEG2TS碼流實時分析與檢測系統(tǒng).rar

    當(dāng)前我國正處在從模擬電視系統(tǒng)向數(shù)字電視系統(tǒng)的轉(zhuǎn)型期,數(shù)字電視用戶數(shù)量激增,其趨勢是在未來的幾年內(nèi)數(shù)字電視將迅速普及。在應(yīng)用逐漸廣泛的數(shù)字電視系統(tǒng)中,監(jiān)控數(shù)字電視服務(wù)正成為一種越來越迫切的需要。然而,目前對于數(shù)字電視并沒有合適的監(jiān)測儀器,因此無法及時方便地診斷出現(xiàn)問題的信號以及隔離需要維修的數(shù)字化設(shè)備。通常只有當(dāng)電視屏幕上的圖像消失時我們才知道數(shù)字信號系統(tǒng)出了問題。幾乎沒有任何線索可以用來找到問題的所在或原因,碼流分析儀器在這種情況下應(yīng)運而生。目前在數(shù)字電視系統(tǒng)的前端,通過監(jiān)控了解數(shù)字視頻廣播(DVB)信號和服務(wù)的狀況從而采取措施比通過觀眾的反映而采取措施要主動和及時得多。傳輸流(TS)的測試設(shè)備可使技術(shù)人員分析碼流的內(nèi)部情況,它們在決定未來服務(wù)質(zhì)量和客戶滿意度方面將扮演更重要的角色。 本文著重研究了在DVB廣播電視系統(tǒng)中,DVB-ASI信號的解碼、MPEG-2TS的實時檢錯原理和基于現(xiàn)場可編輯門陣列(FPGA)的實現(xiàn)方法。文章首先闡述了數(shù)字電視系統(tǒng)的一些基本概念,介紹了MPEG-2/DVB標(biāo)準(zhǔn)、ETR101 290標(biāo)準(zhǔn)、異步串行接口(ASI)。然后介紹了FPGA的基本概念與開發(fā)FPGA所使用的軟件工具。最后根據(jù)DVB-ASI接收系統(tǒng)的解碼規(guī)則與MPEG-2TS碼流的結(jié)構(gòu)提出了一套基于FPGA的MPEG-2TS碼流實時分析與檢測系統(tǒng)設(shè)計方案并予以了實現(xiàn)。 在本系統(tǒng)中,F(xiàn)PGA起著核心的作用,主要完成DVB-ASI的解碼、MPEG-2TS碼流檢錯、以及數(shù)字電視節(jié)目專有信息(PSI)提取等功能。本文實現(xiàn)的系統(tǒng)與傳統(tǒng)的碼流分析儀相比具有集成度較高、易擴展、便于攜帶、穩(wěn)定性好、性價比高等優(yōu)點。

    標(biāo)簽: MPEG2TS FPGA 碼流

    上傳時間: 2013-06-04

    上傳用戶:love1314

  • 基于FPGA的圖像壓縮系統(tǒng)的設(shè)計與實現(xiàn).rar

    隨著信息技術(shù)和計算機技術(shù)的飛速發(fā)展,數(shù)字信號處理已經(jīng)逐漸發(fā)展成一門關(guān)鍵的技術(shù)科學(xué)。圖像處理作為一種重要的現(xiàn)代技術(shù),己經(jīng)在通信、航空航天、遙感遙測、生物醫(yī)學(xué)、軍事、信息安全等領(lǐng)域得到廣泛的應(yīng)用。圖像處理特別是高分辨率圖像實時處理的實現(xiàn)技術(shù)對相關(guān)領(lǐng)域的發(fā)展具有深遠(yuǎn)意義。另外,現(xiàn)場可編程門陣列FPGA和高效率硬件描述語言Verilog HDL的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進(jìn)程,為圖像壓縮系統(tǒng)的實現(xiàn)提供了硬件支持和軟件保障。 本文主要包括以下幾個方面的內(nèi)容: (1)結(jié)合某工程的具體需求,設(shè)計了一種基于FPGA的圖像壓縮系統(tǒng),核心硬件選用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存儲器件選用MICRON公司的MT48LC4M16A2SDRAM,圖像壓縮的核心算法選用近無損壓縮算法JPEG-LS。 (2)用Verilog硬件描述語言實現(xiàn)了JPEG-LS標(biāo)準(zhǔn)中的基本算法,為課題組成員進(jìn)行算法改進(jìn)提供了有力支持。 (3)用Verilog硬件描述語言設(shè)計并實現(xiàn)了SDRAM控制器模塊,使核心壓縮模塊能夠方便靈活地訪問片外存儲器。 (4)構(gòu)建了圖像壓縮系統(tǒng)的測試平臺,對實現(xiàn)的SDRAM控制器模塊和JPEG-LS基本算法模塊進(jìn)行了軟件仿真測試和硬件測試,驗證了其功能的正確性。

    標(biāo)簽: FPGA 圖像壓縮系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:a3318966

  • 傳輸流復(fù)用器的FPGA建模與實現(xiàn)

    數(shù)字電視近年來飛速發(fā)展,它最終取代模擬電視是一個必然趨勢。可編程邏輯技術(shù)以及EDA技術(shù)的升溫也帶來了電子系統(tǒng)設(shè)計的巨大變革。本論文將迅速發(fā)展的FPGA技術(shù)應(yīng)用于數(shù)字電視系統(tǒng)中,研究探討了數(shù)字電視前端系統(tǒng)中的關(guān)鍵設(shè)備——傳輸流復(fù)用器的FPGA建模和實現(xiàn),以及相關(guān)的關(guān)鍵技術(shù)。本論文首先介紹了數(shù)字電視的發(fā)展現(xiàn)狀和前景,概述了數(shù)字電視前端系統(tǒng)的組成結(jié)構(gòu)與關(guān)鍵技術(shù),以及可編程邏輯技術(shù)的發(fā)展和優(yōu)勢。然后介紹了數(shù)字電視系統(tǒng)中的重要標(biāo)準(zhǔn)MPEG-2以及傳輸流復(fù)用器的原理和系統(tǒng)結(jié)構(gòu),并且從理論上闡述了復(fù)用器設(shè)計的關(guān)鍵技術(shù):PSI重組和PCR調(diào)整。接著詳細(xì)說明了如何運用創(chuàng)新思路,采用獨特的硬件架構(gòu)在一片F(xiàn)PGA上實現(xiàn)整個復(fù)用器的軟件和硬件系統(tǒng)的方案,并且舉例說明了復(fù)用器硬件邏輯設(shè)計中所運用的幾個FPGA設(shè)計技巧。最后對本文進(jìn)行總結(jié),并提出了數(shù)字電視系統(tǒng)中復(fù)用器設(shè)備未來發(fā)展的設(shè)想。本文中介紹的基于SOPC的硬件復(fù)用器設(shè)計方案,將系統(tǒng)的軟件和硬件集成在一款A(yù)ltera公司新推出的低成本高密度cyclone系列FPGA上,并且將FPGA設(shè)計技巧運用于復(fù)用器的硬件邏輯設(shè)計中。整個設(shè)計方案不但簡化了系統(tǒng)設(shè)計,而且實現(xiàn)了穩(wěn)定,高速,低成本,可擴展性強的復(fù)用器系統(tǒng)。

    標(biāo)簽: FPGA 傳輸流 復(fù)用器 建模

    上傳時間: 2013-06-02

    上傳用戶:gtzj

  • JPEG2000二維離散小波變換快速算法研究和FPGA實現(xiàn)

    相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實時處理圖像的系統(tǒng)中,如數(shù)碼相機、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機、移動通信等系統(tǒng),需要用芯片實現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對算法硬件實現(xiàn)時的復(fù)雜性考慮較少,對圖像處理的小波變換硬件實現(xiàn)的研究也較少。  本文針對圖像處理的小波變換算法及其硬件實現(xiàn)進(jìn)行了研究。對文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實現(xiàn)的算法,在MATLAB中仿真驗證了該算法,證明其是正確的。并設(shè)計了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對該結(jié)構(gòu)進(jìn)行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無需額外的邊界延拓過程,減少小波變換過程中對內(nèi)存的讀寫量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運算速度的特點。本算法與文獻(xiàn)[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實現(xiàn)時不改變原來的提升小波算法的規(guī)則性結(jié)構(gòu)的特點。這種小波變換硬件芯片的實現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當(dāng)然也可用于其它各種實時圖像壓縮處理硬件系統(tǒng)。

    標(biāo)簽: JPEG 2000 FPGA 二維

    上傳時間: 2013-06-13

    上傳用戶:jhksyghr

  • 基于FPGA的MPEG4協(xié)同處理器研究

    網(wǎng)絡(luò)帶寬依然在不斷增長(尤其是在本地網(wǎng)),最后一公里的高速接入日益普及;另一方面的情況是大容量的磁盤、FLASH移動存儲盤和激光盤的容量不斷增大,使得傳送和儲存數(shù)據(jù)的成本不斷地下降。不僅使人發(fā)問:我們孜孜不倦的搞視頻壓縮高級算法還有多少意義?我們可以看到,算法的復(fù)雜性日益增加,但性能的提高卻接近邊緣。 是什么還在要求更高的壓縮速率?還有被我們遺忘的地方嗎?還有什么應(yīng)用讓我們繼續(xù)追求更精妙的壓縮算法? 在作者看來,這個應(yīng)用領(lǐng)域就是移動視頻服務(wù)。無線頻譜這種稀缺資源的有限性決定了我們必須繼續(xù)對視頻壓縮技術(shù)進(jìn)行研究。即使伴隨UMTS/IMT2000的到來,移動終端可以獲得的數(shù)據(jù)速率也限制在144Kbit/s,在微蜂窩的時候最高能達(dá)到的速率上限也在2Mbit/s。144Kbit/s的速率對于較高質(zhì)量的視頻傳輸來講,仍然是有限的。因此,可以預(yù)見,移動終端的空中接口這個瓶頸使得我們必須繼續(xù)進(jìn)行視頻壓縮。 另一方面,移動終端領(lǐng)域開發(fā)視頻壓縮算法,在其低功耗和實時性要求下,也是異常困難的。為了減少計算的復(fù)雜性和運動估計的功耗,業(yè)界提出了許多快速算法,例如2-D的對數(shù)搜索,三步搜索,聯(lián)合搜索。盡管這些方法減少了功耗,其結(jié)果是視頻壓縮性能的降低,因為這些算法的本質(zhì)是減少了運動搜索的空間。為了實現(xiàn)運動搜索的低功耗,在電路領(lǐng)域又提出了搜索窗口和時鐘管理的措施。但這些方法都是在犧牲視頻壓縮比性能的基礎(chǔ)進(jìn)行的折中,并沒有強調(diào)算法映射結(jié)構(gòu)上做出處理。 本論文提出了一種新的解決MPEG-4運動估計運算的低功耗實時處理器架構(gòu)。其基礎(chǔ)是采用了心肌陣列并行處理技術(shù)和低功耗控制電路。運動估計的繁復(fù)運算通過心肌陣列分布式運算得到有效處理。從理論上看,心肌陣列有其簡單易理解性,然后,由于FPGA的互聯(lián)網(wǎng)絡(luò)有限性,設(shè)計這樣一個陣列仍有許多值得注意的問題。論文提出使用保守近似處理在全局運動估計中減少功耗,其本質(zhì)是消除不必要的冗余運算。宏塊的最小誤差匹配是一個典型的串行操作過程。論文新提出的方法是在進(jìn)行絕對匹配前使用保守計算,如果保守誤差值與最小誤差差別過大,則不進(jìn)行絕對誤差計算。 總的說來,論文實現(xiàn)了兩個目標(biāo):通過心肌陣列實現(xiàn)了實時的運動估計編碼,通過在算法層次引入控制電路,降低運動估計電路的功耗。

    標(biāo)簽: MPEG4 FPGA 處理器

    上傳時間: 2013-06-23

    上傳用戶:lacsx

  • 基于ARM和DSP的視頻監(jiān)控平臺的研究

    隨著人們安防意識的增強,視頻監(jiān)控系統(tǒng)應(yīng)用越來廣泛,許多公共場所,如學(xué)校、工廠、政府、銀行都設(shè)有視頻監(jiān)控系統(tǒng)。網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)的快速發(fā)展,使得視頻監(jiān)控系統(tǒng)技術(shù)有了很大的進(jìn)步,功能也越來越豐富,單純的視頻畫面的監(jiān)控已經(jīng)不能滿足人們的要求。兼容豐富的通信協(xié)議、強大的系統(tǒng)控制管理功能和智能化的監(jiān)測能力的視頻監(jiān)控系統(tǒng)就成了當(dāng)今視頻監(jiān)控系統(tǒng)的研究開發(fā)的熱點。 現(xiàn)在流行的視頻監(jiān)控的構(gòu)架大致分為兩類,一種基于數(shù)字信號處理器,一種基于通用微處理器。數(shù)字信號處理器擅長復(fù)雜的計算、音視頻處理,而通用微處理器適用于系統(tǒng)控制、管理。兩種方案可以滿足簡單的視頻監(jiān)控的要求,各自功能也相對單一。如果把兩種方案結(jié)合在一起,必定可以達(dá)到易于擴展多種功能的滿意的效果。 本文分析了現(xiàn)有的數(shù)字視頻監(jiān)控系統(tǒng)的幾種方案,為了滿足視頻監(jiān)控系統(tǒng)功能越來越豐富全面的要求,設(shè)計了一款基于ARM和DSP的雙處理器的視頻監(jiān)控平臺,該平臺易于進(jìn)行功能的擴展和升級。系統(tǒng)采用三星公司的S3C2410 ARM9處理器和TI公司的TMS320DM642數(shù)字信號處理器,ARM負(fù)責(zé)視頻的傳輸和外圍控制,DSP負(fù)責(zé)視頻的采集和壓縮。本文主要著眼于平臺的軟件方面。硬件電路方面,主要介紹了視頻采集電路和ARM與DSP的通信電路。軟件方面,搭建了ARM嵌入式Linux操作系統(tǒng)平臺,開發(fā)了主機口(HPI)驅(qū)動程序,以及基于實時傳輸協(xié)議RTP的服務(wù)器端和客戶端程序。DSP部分,基于DSP/BIOS實時操作系統(tǒng)和RF5參考框架,開發(fā)了多任務(wù)的上層應(yīng)用程序。移植并優(yōu)化了MPEG-4編碼器,依據(jù)DSP/BIOS的類/微驅(qū)動開發(fā)模型,開發(fā)了SAA7111視頻編碼器的驅(qū)動程序。 經(jīng)過實驗測試,ARM端搭建的嵌入式Linux軟件平臺運行良好。DSP端視頻采集效率基本達(dá)到了25幀/秒的采集要求,經(jīng)過優(yōu)化的MPEG-4編碼器對CIF格式的圖像的壓縮編碼率為13幀/秒,視頻服務(wù)器可滿足視頻傳輸?shù)膶崟r性需要。該設(shè)計的基于ARM和DSP雙處理器架構(gòu)視頻監(jiān)控平臺在視頻監(jiān)控領(lǐng)域?qū)泻芎玫膽?yīng)用前景。關(guān)鍵詞:視頻監(jiān)控;嵌入式系統(tǒng);Linux;驅(qū)動程序;視頻壓縮

    標(biāo)簽: ARM DSP 視頻 監(jiān)控平臺

    上傳時間: 2013-04-24

    上傳用戶:zmy123

  • 基于ARM和FPGA的遠(yuǎn)程監(jiān)控系統(tǒng)設(shè)計

    基于嵌入式技術(shù)的遠(yuǎn)程監(jiān)控系統(tǒng)可以達(dá)到動態(tài)、無死角的監(jiān)控目的,可以對一些特殊環(huán)境進(jìn)行遠(yuǎn)程監(jiān)視和控制,且不受濕度、溫度等條件的影響,廣泛應(yīng)用于軍事、交通、智能家居、醫(yī)療監(jiān)護(hù)等多個領(lǐng)域。可以解決傳統(tǒng)監(jiān)控系統(tǒng)將圖像采集設(shè)備固定在一個地方而使監(jiān)控范圍有限,適用場合少等弊端。 本文設(shè)計了一款基于ARM和FPGA的遠(yuǎn)程監(jiān)控系統(tǒng)。首先在對遠(yuǎn)程監(jiān)控系統(tǒng)功能分析的基礎(chǔ)上,設(shè)計了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網(wǎng)絡(luò)傳輸?shù)雀蓴_小的模塊,采用FPGA芯片控制電機驅(qū)動、舵機驅(qū)動、電池監(jiān)控等干擾大的模塊,大大提高了系統(tǒng)的穩(wěn)定性;其次設(shè)計了基于WinCE操作系統(tǒng)的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅(qū)動程序;同時設(shè)計了基于WinCE操作系統(tǒng)的圖像采集及壓縮、網(wǎng)絡(luò)通信、車模速度采集的應(yīng)用程序;FPGA內(nèi)部邏輯電路采用Verilog語言完成電源監(jiān)控、舵機控制、直流電機控制等功能。 本系統(tǒng)集圖像采集和壓縮、運動控制、網(wǎng)絡(luò)傳輸于一體。其圖像采集速度達(dá)30幀/秒,圖像分辨率達(dá)640x480,JPEG壓縮比達(dá)10:1,控制命令響應(yīng)時間為1s,網(wǎng)絡(luò)傳輸速率達(dá)10Mbps。其功能擴展容易,功耗低,體積小,抗干擾能力強,具有很好的市場前景。關(guān)鍵詞:winCE;S3C2440A;FPGA;遠(yuǎn)程監(jiān)控;流接口驅(qū)動

    標(biāo)簽: FPGA ARM 遠(yuǎn)程監(jiān)控 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:121212121212

主站蜘蛛池模板: 九江县| 将乐县| 威宁| 天峨县| 华坪县| 富民县| 漳州市| 尉氏县| 周宁县| 汕尾市| 南平市| 高雄县| 曲水县| 逊克县| 通江县| 齐齐哈尔市| 绥棱县| 庆元县| 天全县| 天峻县| 浙江省| 岗巴县| 南溪县| 拉孜县| 洪江市| 五家渠市| 潞西市| 舟曲县| 门头沟区| 沿河| 鄂州市| 红桥区| 格尔木市| 上杭县| 赞皇县| 富裕县| 洪湖市| 普安县| 静宁县| 托克逊县| 哈巴河县|