VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(62)資源包含以下內(nèi)容:1. pci8360v jiemianchengxu jimokuai.2. 做以太網(wǎng)時(shí)可能有幫助的!其中是些原理圖和使用說明.3. 5000系列DSP實(shí)驗(yàn)常用程序.4. FPGA/CPLD集成開發(fā)環(huán)境ISE的使用詳解 示例代碼1.5. FPGA/CPLD集成開發(fā)環(huán)境ISE使用詳解實(shí)例-2.6. FPGA/CPLD集成開發(fā)環(huán)境ISE使用詳解實(shí)例-3.7. FPGA/CPLD集成開發(fā)環(huán)境ISE使用詳解實(shí)例-4.8. FPGA/CPLD集成開發(fā)環(huán)境ISE使用詳解實(shí)例-5.9. FPGA/CPLD集成開發(fā)環(huán)境ISE使用詳解實(shí)例-6.10. 最簡單的在C語言中嵌入?yún)R編語言的方法實(shí)現(xiàn)匯編與C的銜接.11. 幾種實(shí)現(xiàn)電機(jī)調(diào)速方法的源程序.12. TMS320F2812全套原理圖.13. STR712評估板的電路原理圖.14. STR71x開發(fā)板上做AD轉(zhuǎn)換的代碼.15. EVC實(shí)現(xiàn)LCD屏.16. LPC2148 通過 CH375 讀寫U盤的例子.17. 飛利浦ARM芯片LPC2148的PROTEL格式的原理圖.18. 實(shí)現(xiàn)基于CPLD的CCD采集系統(tǒng)設(shè)計(jì)源碼.19. USB2.0 高速OTG控制芯片isp1761的stack.20. STR71系列ARM例子程序源代碼.21. MCU51_CPLD開發(fā)板電路圖。在整個(gè)200M的開發(fā)資料中感覺這副電路圖紙最重要.22. str912芯片的串口燒寫程序源代碼.23. atmel關(guān)于SPI方面的PPT中文版本
估計(jì)對大家有用.24. URM3751距離測量模板驅(qū)動(dòng)程序,最近到0.5CM,精度0.1CM.25. 通過計(jì)算不了1S內(nèi)下降沿個(gè)數(shù),達(dá)到測頻目的..26. 紅外程序.27. 很好c語言編寫的pid算法,具有很好的參考價(jià)值.28. 用于CPLD的控制.29. 漢字點(diǎn)陣源碼 漢字點(diǎn)陣源碼 漢字點(diǎn)陣源碼.30. 自動(dòng)報(bào)警系統(tǒng) 自動(dòng)報(bào)警系統(tǒng) 自動(dòng)報(bào)警系統(tǒng).31. usb原理圖可以進(jìn)行usb仿真應(yīng)該是很好用的.32. 基于AT91SAM7A3的usb鼠標(biāo)源代碼。在keil for arm 3.1上運(yùn)行通過。希望對需要的同行有所幫助。.33. 豆?jié){機(jī)開發(fā)相關(guān)資料.34. 在VS2005環(huán)境中,可以實(shí)現(xiàn)藍(lán)牙的搜索.35. maxim的AD191的AD采樣控制程序.36. UART nios中文使用說明,使用的是uart的控制的基本指令而不是用的基本輸入輸出命令.37. 1、鏈接存儲(chǔ)方法
鏈接方式存儲(chǔ)的線性表簡稱為鏈表(Linked List)。
鏈表的具體存儲(chǔ)表示為:
① 用一組任意的存儲(chǔ)單元來存放線性表的結(jié)點(diǎn)(這組存儲(chǔ)單元既可以是連續(xù)的.38. philips i2c turner fi1256.39. I2C協(xié)議的小程序.40. 一款朋友自制的USB聲卡.
標(biāo)簽:
機(jī)械制圖
國家標(biāo)準(zhǔn)
上傳時(shí)間:
2013-06-29
上傳用戶:eeworm
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(83)資源包含以下內(nèi)容:1. TI MSP430 I2C模塊實(shí)現(xiàn) 日歷時(shí)鐘系統(tǒng)設(shè)計(jì)方案的源碼 全部代碼.2. 基于TI MSP430
的SmartMedia卡的本地存儲(chǔ)系統(tǒng)源碼.3. Altera CycloneIII_Starter_Kit 開發(fā)板原理圖.4. 嵌入式程序.5. 飛利普ARM2132電路原理圖及PCB圖,protel99格式。.6. 在Quartus下使用D觸發(fā)器來加入延遲.7. USB轉(zhuǎn)并口 含有PCB和原理圖
速度已經(jīng)有所改善.8. Jennic ZigBee中文開發(fā)指南.9. cs8900網(wǎng)卡在嵌入式系統(tǒng)中的驅(qū)動(dòng),網(wǎng)上很少有此網(wǎng)卡驅(qū)動(dòng)的源代碼,并且cs8900的datasheet寫的非常亂,這個(gè)網(wǎng)卡驅(qū)動(dòng)是我用了快2個(gè)星期弄出來的,分享給大家,希望大家少走彎路..10. 本人購買的嵌入式系統(tǒng)開發(fā)板里面帶的光盤資料,非常有用的實(shí)時(shí)操作系統(tǒng),源代碼開發(fā)..11. 嵌入式系統(tǒng)開發(fā).在S3C44B0X處理器下的一個(gè)相當(dāng)于pc電腦的BIOS,主要實(shí)現(xiàn)系統(tǒng)啟動(dòng)以及初始化功能.非常底層的代碼..12. 杭州立宇泰的s3c2410開發(fā)板的USB啟動(dòng)代碼,里有usb驅(qū)動(dòng).可降低usb開發(fā)的難度..13. 串口阿啊啊 啊啊幾個(gè)拉開覺得福阿德司法阿斯頓金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太網(wǎng)測試程序.開發(fā)環(huán)境:ads.
連好網(wǎng)線,在windows下.16. 液晶FM12864-1驅(qū)動(dòng)程序.17. maxim實(shí)時(shí)時(shí)鐘芯片DS1302驅(qū)動(dòng)程序.18. ADI芯片AD7705驅(qū)動(dòng)程序.19. GM8125芯片的驅(qū)動(dòng)程序.20. 新型網(wǎng)絡(luò)芯片enc28j60驅(qū)動(dòng)程序.21. 北京合眾達(dá)電子技術(shù)有限責(zé)任公司用于DSP圖像處理程序設(shè)計(jì)文獻(xiàn).22. 基于fpga和sopc的用VHDL語言編寫的EDA含異步清0和同步時(shí)鐘使能的加法計(jì)數(shù)器.23. 基于fpga和sopc的用VHDL語言編寫的EDA7段數(shù)碼顯示譯碼器.24. 基于fpga和sopc的用VHDL語言編寫的EDA8段數(shù)碼顯示譯碼器.25. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)控分頻器.26. 基于fpga和sopc的用VHDL語言編寫的EDA正弦信號發(fā)生器.27. 基于fpga和sopc的用VHDL語言編寫的EDA8位16進(jìn)制頻率計(jì).28. 基于fpga和sopc的用VHDL語言編寫的EDA序列檢測器.29. 基于fpga和sopc的用VHDL語言編寫的EDA的ADC0809采樣控制電路.30. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)據(jù)采集電路和簡易存儲(chǔ)示波器.31. 基于fpga和sopc的用VHDL語言編寫的EDA比較器和D/A器件實(shí)現(xiàn).32. 基于fpga和sopc的用VHDL語言編寫的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路.34. 基于fpga和sopc的用VHDL語言編寫的EDA乒乓球游戲電路.35. 基于fpga和sopc的用VHDL語言編寫的EDA等精度頻率設(shè)計(jì).36. 基于fpga和sopc的用VHDL語言編寫的EDA采樣高速A/D的存儲(chǔ)示波器.37. 基于fpga和sopc的用VHDL語言編寫的EDA信號采集與頻譜分析電路.38. 基于fpga和sopc的用VHDL語言編寫的EDA的DDS信號發(fā)生器.39. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)字移相信號發(fā)生器.40. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標(biāo)鍵盤控制模塊.
標(biāo)簽:
上傳時(shí)間:
2013-04-15
上傳用戶:eeworm