本軟件是多種EDA軟件的鼠標增強工具,綠色單文件,支持Win9x/NT/2000/XP/WIN7,其中WIN7需要以管理員模式運行,另外,Win9x需要編譯成非UNICODE版本,有需要的用戶可發(fā)郵件給我索取,支持protel99se,DXP(AD),PADS,OrCAD的capture、Cam350、Saber、PC Schematic、Allegro、CircuitCAM,并且對每個軟件的功能都可設置,用戶可根據(jù)使用習慣打開或者關閉功能。 軟件啟動時和啟動后每隔24小時檢查更新,如果系統(tǒng)能上網(wǎng),有更新時會有增量更新信息。 針對protel99se, DXP,Altium Designer: 1. 向上滾動滾輪 --> 放大,相當于PageUp(不能改掉軟件原來的快捷鍵,否則就不靈了) 2. 向下滾動滾輪 --> 縮小,相當于PageDown(不能改掉軟件原來的快捷鍵,否則就不靈了) 3. 按下滾輪 --> 切換有效圖層并刷新,相當于小鍵盤'*'的功能 4. 按左鍵拖目標 --> 再按右鍵可旋轉,相當于空格鍵的功能,在布局時非常好用,請留意 5. 按右鍵拖動屏幕 6. 原理圖里單擊中鍵呼出放置菜單,相當于按“P”鍵1次,連按兩次相當于直接放置元件 7. 按中鍵向左移動撤消操作,相當于ALT+Backspace 8. 按中鍵向右移動重做操作,相當于CTRL+Backspace 9. 按中鍵向上移動,畫線時刪除上一次操作,相當于按Backspace 10.按中鍵向下移動,可刪除當前焦點或選中內容,相當于按DELETE和CTRL+DELETE 針對PADS(支持各種版本logic, pcb): 1. 向上滾動滾輪 --> 放大,相當于PageUp 2. 向下滾動滾輪 --> 縮小,相當于PageDown 3. 按住鼠標右鍵移動,可移動工作區(qū),相當于SHIFT+滾輪或者ALT+滾輪,不平滑 4. 鼠標中鍵點擊 --> 切換圖層,相當于F4,原中鍵點擊功能廢棄 5. 按左鍵拖目標 --> 再按右鍵可旋轉,相當于TAB鍵的功能,在布局時非常好用,請留意
標簽: EDA
上傳時間: 2013-11-08
上傳用戶:cooran
本軟件是多種EDA軟件的鼠標增強工具,綠色單文件,支持Win9x/NT/2000/XP/WIN7,其中WIN7需要以管理員模式運行,另外,Win9x需要編譯成非UNICODE版本,有需要的用戶可發(fā)郵件給我索取,支持protel99se,DXP(AD),PADS,OrCAD的capture、Cam350、Saber、PC Schematic、Allegro、CircuitCAM,并且對每個軟件的功能都可設置,用戶可根據(jù)使用習慣打開或者關閉功能。 軟件啟動時和啟動后每隔24小時檢查更新,如果系統(tǒng)能上網(wǎng),有更新時會有增量更新信息。 針對protel99se, DXP,Altium Designer: 1. 向上滾動滾輪 --> 放大,相當于PageUp(不能改掉軟件原來的快捷鍵,否則就不靈了) 2. 向下滾動滾輪 --> 縮小,相當于PageDown(不能改掉軟件原來的快捷鍵,否則就不靈了) 3. 按下滾輪 --> 切換有效圖層并刷新,相當于小鍵盤'*'的功能 4. 按左鍵拖目標 --> 再按右鍵可旋轉,相當于空格鍵的功能,在布局時非常好用,請留意 5. 按右鍵拖動屏幕 6. 原理圖里單擊中鍵呼出放置菜單,相當于按“P”鍵1次,連按兩次相當于直接放置元件 7. 按中鍵向左移動撤消操作,相當于ALT+Backspace 8. 按中鍵向右移動重做操作,相當于CTRL+Backspace 9. 按中鍵向上移動,畫線時刪除上一次操作,相當于按Backspace 10.按中鍵向下移動,可刪除當前焦點或選中內容,相當于按DELETE和CTRL+DELETE 針對PADS(支持各種版本logic, pcb): 1. 向上滾動滾輪 --> 放大,相當于PageUp 2. 向下滾動滾輪 --> 縮小,相當于PageDown 3. 按住鼠標右鍵移動,可移動工作區(qū),相當于SHIFT+滾輪或者ALT+滾輪,不平滑 4. 鼠標中鍵點擊 --> 切換圖層,相當于F4,原中鍵點擊功能廢棄 5. 按左鍵拖目標 --> 再按右鍵可旋轉,相當于TAB鍵的功能,在布局時非常好用,請留意
標簽: EDA
上傳時間: 2014-01-14
上傳用戶:竺羽翎2222
This application note describes how to build a system that can be used for determining theoptimal phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to either the OPB or PLB and is used inan embedded microprocessor application. This reference system also uses a DCM that isconfigured so that the phase of its output clock can be changed while the system is running anda GPIO core that controls that phase shift. The GPIO output is controlled by a softwareapplication that can be run on a PowerPC® 405 or Microblaze™ microprocessor.
上傳時間: 2014-11-26
上傳用戶:erkuizhang
enter——選取或啟動 esc——放棄或取消 f1——啟動在線幫助窗口 tab——啟動浮動圖件的屬性窗口 pgup——放大窗口顯示比例 pgdn——縮小窗口顯示比例 end——刷新屏幕 del——刪除點取的元件(1個) ctrl+del——刪除選取的元件(2個或2個以上) x+a——取消所有被選取圖件的選取狀態(tài) x——將浮動圖件左右翻轉 y——將浮動圖件上下翻轉 space——將浮動圖件旋轉90度 crtl+ins——將選取圖件復制到編輯區(qū)里 shift+ins——將剪貼板里的圖件貼到編輯區(qū)里 shift+del——將選取圖件剪切放入剪貼板里 alt+backspace——恢復前一次的操作 ctrl+backspace——取消前一次的恢復 crtl+g——跳轉到指定的位置 crtl+f——尋找指定的文字
上傳時間: 2013-11-01
上傳用戶:a296386173
針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現(xiàn)了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現(xiàn)NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現(xiàn)方法,推導出一種簡便的引入?仔/4固定相移的實現(xiàn)方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實現(xiàn)了整個系統(tǒng)。測試結果表明該系統(tǒng)正確實現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-19
上傳用戶:neu_liyan
PCB設計問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當板子布得很密時,情況更加嚴重。當我用Verify Design進行檢查時,會產(chǎn)生錯誤,但這種錯誤可以忽略。往往這種錯誤很多,有幾百個,將其他更重要的錯誤淹沒了,如何使Verify Design會略掉這種錯誤,或者在眾多的錯誤中快速找到重要的錯誤。 答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯誤數(shù)目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關制造方面的一個檢查,您沒有相關設定,所以可以不檢查。 問: 怎樣導出jop文件?答:應該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現(xiàn)在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點擊OK/完成然后在低版本的powerPCB與PADS產(chǎn)品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導入reu文件?答:在ECO與Design 工具盒中都可以進行,分別打開ECO與Design 工具盒,點擊右邊第2個圖標就可以。 問: 為什么我在pad stacks中再設一個via:1(如附件)和默認的standardvi(如附件)在布線時V選擇1,怎么布線時按add via不能添加進去這是怎么回事,因為有時要使用兩種不同的過孔。答:PowerPCB中有多個VIA時需要在Design Rule下根據(jù)信號分別設置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時就比較方便。詳細設置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設置為prevent..移動元時就會彈出(圖2),而你們教程中也是這樣設置怎么不會呢?答:首先這不是錯誤,出現(xiàn)的原因是在數(shù)據(jù)中沒有BOARD OUTLINE.您可以設置一個,但是不使用它作為CAM輸出數(shù)據(jù). 問:我用ctrl+c復制線時怎設置原點進行復制,ctrl+v粘帖時總是以最下面一點和最左邊那一點為原點 答: 復制布線時與上面的MOVE MODE設置沒有任何關系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進行修改線時拉起時怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會有一條不能和在一起,而你教程里都會好好的(圖8)答:這可能還是與您的GRID 設置有關,不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個軟件都不相同,所以需要多練習。 問: 尊敬的老師:您好!這個圖已經(jīng)畫好了,但我只對(如圖1)一種的完全間距進行檢查,怎么錯誤就那么多,不知怎么改進。請老師指點。這個圖在附件中請老師幫看一下,如果還有什么問題請指出來,本人在改進。謝!!!!!答:請注意您的DRC SETUP窗口下的設置是錯誤的,現(xiàn)在選中的SAME NET是對相同NET進行檢查,應該選擇NET TO ALL.而不是SAME NET有關各項參數(shù)的含義請仔細閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動建元件參數(shù)中有幾個不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對應U102和U103元件應寫什么數(shù)值,還有這兩個元件SILK怎么自動設置,以及SILK內有個圓圈怎么才能畫得與該元件參數(shù)一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點間的距離.請根據(jù)元件資料自己計算。
上傳時間: 2014-01-03
上傳用戶:Divine
Complete support for EBNF notation; Object-oriented parser design; C++ output; Deterministic bottom-up "shift-reduce" parsing; SLR(1), LALR(1) and LR(1) table construction methods; Automatic parse tree creation; Possibility to output parse tree in XML format; Verbose conflict diagnostics; Generation of tree traverse procedures
標簽: Object-oriented Deterministic Complete notation
上傳時間: 2014-11-29
上傳用戶:kr770906
Unix 第 6 版的 sh 手冊和源碼,感興趣請參考`The UNIX Time-Sharing System , CACM, July, 1974,它給出 Shell 操作的理論。 chdir (I), login (I), wait (I), shift (I)
上傳時間: 2014-08-15
上傳用戶:wys0120
This program will ask how many numbers you want to find the average of, then it will allow you to enter your numbers(yes they can even be decimals) then it will calculate the mean, median, mode and range of what you enter.
上傳時間: 2015-03-23
上傳用戶:skhlm
This a Bayesian ICA algorithm for the linear instantaneous mixing model with additive Gaussian noise [1]. The inference problem is solved by ML-II, i.e. the sources are found by integration over the source posterior and the noise covariance and mixing matrix are found by maximization of the marginal likelihood [1]. The sufficient statistics are estimated by either variational mean field theory with the linear response correction or by adaptive TAP mean field theory [2,3]. The mean field equations are solved by a belief propagation method [4] or sequential iteration. The computational complexity is N M^3, where N is the number of time samples and M the number of sources.
標簽: instantaneous algorithm Bayesian Gaussian
上傳時間: 2013-12-19
上傳用戶:jjj0202