亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

nrz

  • nrz測試碼型的頻譜成分

    非歸零碼(nrz)數(shù)字信號廣泛用于數(shù)字通訊系統(tǒng)中的數(shù)據(jù)傳輸。許多nrz測試碼型已被產(chǎn)生于系統(tǒng)測試和驗(yàn)證。這些碼型通常設(shè)計用來模擬實(shí)際的數(shù)據(jù)或者著重考驗(yàn)系統(tǒng)某方面的性能。為理解各種測試碼型對特定系統(tǒng)的影響,理解測試碼型和待測系統(tǒng)的頻率特性是非常重要的。 本文給出了nrz測試碼型的時域特性,如數(shù)據(jù)率和碼性長度,與其頻域頻譜成分的關(guān)系。內(nèi)容包括nrz測試碼型的概述,功率譜的計算,功率譜的實(shí)驗(yàn)室測量以及它們的系統(tǒng)應(yīng)用。

    標(biāo)簽: nrz 測試碼型 頻譜

    上傳時間: 2013-11-15

    上傳用戶:aesuser

  • nrz-HDB3的碼型轉(zhuǎn)換

    nrz-HDB3的碼型轉(zhuǎn)換,分為三部分,每一部分都有詳細(xì)C程序,原理圖稍后傳上。

    標(biāo)簽: nrz-HDB 轉(zhuǎn)換

    上傳時間: 2013-12-25

    上傳用戶:徐孺

  • 對光纖系統(tǒng)中的nrz時域和頻域特性進(jìn)行了描述

    對光纖系統(tǒng)中的nrz時域和頻域特性進(jìn)行了描述,值得一看

    標(biāo)簽: nrz 光纖系統(tǒng) 時域 頻域

    上傳時間: 2014-01-15

    上傳用戶:zm7516678

  • nrz碼到Manchester轉(zhuǎn)換器 verilog

    nrz碼到Manchester轉(zhuǎn)換器 verilog

    標(biāo)簽: Manchester verilog nrz 轉(zhuǎn)換器

    上傳時間: 2014-03-02

    上傳用戶:小碼農(nóng)lz

  • this program has an encoding techniques such as nrz i ,manchestar

    this program has an encoding techniques such as nrz i ,manchestar

    標(biāo)簽: manchestar techniques encoding program

    上傳時間: 2017-05-09

    上傳用戶:skfreeman

  • nrz和RZ碼型產(chǎn)生系統(tǒng)設(shè)計

    nrz RZ的產(chǎn)生系統(tǒng)設(shè)計,nrz RZ的產(chǎn)生系統(tǒng)設(shè)計。

    標(biāo)簽: nrz 系統(tǒng)設(shè)計

    上傳時間: 2019-04-18

    上傳用戶:阿三的環(huán)境

  • RZ nrz的產(chǎn)生系統(tǒng)設(shè)計

    RZ nrz的產(chǎn)生系統(tǒng)設(shè)計,RZ nrz的產(chǎn)生系統(tǒng)設(shè)計.

    標(biāo)簽: nrz RZ 系統(tǒng)設(shè)計

    上傳時間: 2019-04-18

    上傳用戶:阿三的環(huán)境

  • rz nrz的產(chǎn)生設(shè)計

    rz nrz的產(chǎn)生設(shè)計,rz nrz的產(chǎn)生設(shè)計。

    標(biāo)簽: nrz rz

    上傳時間: 2019-04-18

    上傳用戶:阿三的環(huán)境

  • rz nrz的產(chǎn)生

    rz nrz的產(chǎn)生,rz nrz的產(chǎn)生。

    標(biāo)簽: nrz rz

    上傳時間: 2019-04-18

    上傳用戶:阿三的環(huán)境

  • 基于FPGA的嵌入式系統(tǒng)SerialATA大容量數(shù)據(jù)存儲控制器的研究.rar

    隨著信息技術(shù)的飛速發(fā)展,數(shù)據(jù)吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數(shù)據(jù)的傳輸,而原有的并行數(shù)據(jù)傳輸總線結(jié)構(gòu)上存在自身無法克服的缺陷,在高頻環(huán)境下容易串?dāng)_,而增大誤碼率。SATA串行總線技術(shù)應(yīng)運(yùn)而生。作為一種新型的總線接口,它提供了高達(dá)3.0Gbps的數(shù)據(jù)傳輸速率,使用8B/10B編碼格式,采用LVDS nrz串行數(shù)據(jù)傳輸方式,有良好的抗干擾性能,有更強(qiáng)的達(dá)到32位的循環(huán)冗余校驗(yàn),并且提供了良好的物理接口特性,支持熱拔插,代表著計算機(jī)總線接口技術(shù)的發(fā)展方向。FPGA作為一種低功耗的半導(dǎo)體器件,在高頻工作環(huán)境中有優(yōu)良的性能,將處理器與低功耗FPGA結(jié)合起來使用是數(shù)據(jù)存儲應(yīng)用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內(nèi)部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發(fā)器,能夠以6.25-622Mb/s的速度傳送數(shù)據(jù),并且支持包括SATA協(xié)議在內(nèi)的多種串行通信協(xié)議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術(shù)的接口協(xié)議,在此基礎(chǔ)提出滿足協(xié)議需求和適合FPGA設(shè)計的設(shè)計方案,并給出總體設(shè)計框圖,依照FPGA的設(shè)計方法,采用Xilinx公司的Virtex-4設(shè)計了一個符合SATA1.0接口協(xié)議的嵌入式存儲裝置,實(shí)現(xiàn)數(shù)據(jù)的存儲,仿真運(yùn)行結(jié)果正常。

    標(biāo)簽: SerialATA FPGA 嵌入式系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:sz_hjbf

主站蜘蛛池模板: 宁津县| 浪卡子县| 恭城| 肃南| 铜陵市| 西藏| 柳河县| 彰化市| 和田市| 台南县| 容城县| 甘谷县| 环江| 大悟县| 渑池县| 玛沁县| 鄂尔多斯市| 临颍县| 辽阳市| 樟树市| 耒阳市| 溆浦县| 开化县| 涡阳县| 津南区| 屏南县| 三亚市| 肥乡县| 清河县| 平和县| 平罗县| 萍乡市| 志丹县| 衡山县| 哈密市| 盖州市| 镇平县| 怀安县| 耒阳市| 方山县| 昔阳县|