和picoblaze完全兼容的mcu ip core
標(biāo)簽: picoblaze core mcu ip
上傳時間: 2016-10-20
上傳用戶:Breathe0125
Xilinx picoblaze application developed in ISE10.1.3.
標(biāo)簽: application picoblaze developed Xilinx
上傳時間: 2016-11-13
上傳用戶:chongcongying
xilinx 的 picoblaze 的編譯器kcpsm3,包括3個生成代碼的模版文件,
標(biāo)簽: picoblaze xilinx kcpsm 編譯器
上傳時間: 2017-01-03
上傳用戶:zhengjian
Some useful picoblaze sources.
標(biāo)簽: picoblaze sources useful Some
上傳時間: 2013-12-21
上傳用戶:xymbian
Some useful things to know about picoblaze microcontroller.
標(biāo)簽: microcontroller picoblaze useful things
上傳時間: 2014-01-20
上傳用戶:shinesyh
code for kcpcm3 : Describes the working of KCPCM3 embedded in picoblaze xilinx
標(biāo)簽: Describes picoblaze embedded working
上傳時間: 2014-01-26
上傳用戶:chfanjiang
XILINX的picoblaze 開發(fā)環(huán)境
標(biāo)簽: picoblaze XILINX 開發(fā)環(huán)境
上傳時間: 2014-01-13
上傳用戶:yuchunhai1990
隨著多媒體技術(shù)發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。圖像處理作為一種重要的現(xiàn)代技術(shù),已經(jīng)廣泛應(yīng)用于軍事指揮、大視場展覽、跟蹤雷達(dá)、電視會議、導(dǎo)航等眾多領(lǐng)域。因而,實現(xiàn)高分辨率高幀率圖像實時處理的技術(shù)不僅具有廣泛的應(yīng)用前景,而且對相關(guān)領(lǐng)域的發(fā)展也具有深遠(yuǎn)意義。 大視場可視化系統(tǒng)由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細(xì)節(jié)得到充分地展現(xiàn)。為了在曲面屏幕上正確的顯示圖像,需要在投影前實時地對圖像進(jìn)行幾何校正和邊緣融合。而現(xiàn)場可編程門陣列(FPGA)則是用硬件處理實時圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理技術(shù)是世界范圍內(nèi)廣泛關(guān)注的研究領(lǐng)域。 本課題的主要工作就是設(shè)計一個以FPGA為核心的硬件系統(tǒng),該系統(tǒng)可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實時地進(jìn)行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實時圖像融合處理系統(tǒng)的設(shè)計方案和模塊功能劃分。系統(tǒng)分為算法與軟件設(shè)計,硬件電路設(shè)計和FPGA邏輯設(shè)計三個大的部分。本論文主要負(fù)責(zé)FPGA的邏輯設(shè)計。圍繞FPGA的邏輯設(shè)計,論文先介紹了系統(tǒng)涉及的關(guān)鍵技術(shù),以及使用Verilog語言進(jìn)行邏輯設(shè)計的基本原則。 論文重點對FPGA內(nèi)部模塊設(shè)計進(jìn)行了詳細(xì)的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實現(xiàn)系統(tǒng)狀態(tài)機(jī)和時序控制;參數(shù)表模塊主要實現(xiàn)SDRAM存儲器的控制器接口,用于圖像處理時讀取參數(shù)信息。圖像處理模塊是整個系統(tǒng)的核心,通過調(diào)用FPGA內(nèi)嵌的XtremeDSP模塊,高速地完成對圖像數(shù)據(jù)的乘累加運(yùn)算。最后論文提出并實現(xiàn)了一種基于picoblaze核的12C總線接口用于配置FPGA外圍芯片。 經(jīng)過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結(jié)果表明,本文所設(shè)計的系統(tǒng)可以應(yīng)用在大視場可視化系統(tǒng)中完成對高分辨率高幀率圖像的實時處理。
標(biāo)簽: FPGA 實時圖像 處理系統(tǒng)
上傳時間: 2013-05-19
上傳用戶:戀天使569
Abstract: Designers who must interface 1-Wire temperature sensors with Xilinx field-programmable gate arrays(FPGAs) can use this reference design to drive a DS28EA00 1-Wire slave device. The downloadable softwarementioned in this document can also be used as a starting point to connect other 1-Wire slave devices. The systemimplements a 1-Wire master connected to a UART and outputs temperature to a PC from the DS28EA00 temperaturesensor. In addition, high/low alarm outputs are displayed from the DS28EA00 PIO pins using LEDs.
標(biāo)簽: picoblaze Create Master Xilinx
上傳時間: 2013-11-05
上傳用戶:a6697238
第1章 數(shù)字系統(tǒng)EDA設(shè)計概論 第2章 可編程邏輯器件設(shè)計方法 第3章 VHDL語言基礎(chǔ) 第4章 數(shù)字邏輯單元設(shè)計 第5章 數(shù)字系統(tǒng)高級設(shè)計技術(shù)(*) 第6章 基于HDL設(shè)計輸入 第7章 基于原理圖設(shè)計輸入 第8章 設(shè)計綜合和行為仿真 第9章 設(shè)計實現(xiàn)和時序仿真 第10章 設(shè)計下載和調(diào)試 第11章 數(shù)字時鐘設(shè)計及實現(xiàn)(*) 第12章 通用異步接收發(fā)送器設(shè)計及實現(xiàn)(*) 第13章 數(shù)字電壓表設(shè)計及實現(xiàn)(*) 第14章 軟核處理器picoblaze原理及應(yīng)用(*) 注:帶*的內(nèi)容可根據(jù)課時的安排選講
上傳時間: 2014-01-08
上傳用戶:kao21
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1