亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

rf布局

  • 經(jīng)典的DCDC_PCB_布局指南

    TI公司的一片介紹DC-DC的布局的文章,說的非常的精彩!也很實用,可以說對設(shè)計電源的工程師來說,是個難得的好教程!

    標簽: DCDC_PCB 布局

    上傳時間: 2013-07-27

    上傳用戶:william345

  • RF產(chǎn)品設(shè)計過程中降低信號耦合的PCB布線技巧

    印刷線路板制作技術(shù)大全-RF產(chǎn)品設(shè)計過程中降低信號耦合的PCB布線技巧

    標簽: PCB 產(chǎn)品設(shè)計 過程 信號耦合

    上傳時間: 2013-07-08

    上傳用戶:小碼農(nóng)lz

  • 數(shù)字地模擬地的布局原則及布線規(guī)則.pdf

    關(guān)于數(shù)字地和模擬地的布局原則和布線原則,

    標簽: 數(shù)字地 布局 布線規(guī)則

    上傳時間: 2013-07-27

    上傳用戶:WMC_geophy

  • FPGA自動布局布線算法

    微電子技術(shù)的發(fā)展,特別是可編程邏輯器件的產(chǎn)生加速了電子設(shè)計技術(shù)的發(fā)展,現(xiàn)代電子設(shè)計技術(shù)的核心日趨轉(zhuǎn)向基于計算機的電子設(shè)計自動化技術(shù),即EDA技術(shù)。EDA技術(shù)采用的自頂向下設(shè)計流程代替了原有的自下而上設(shè)計流程,縮短了集成電路的開發(fā)周期,節(jié)省了開發(fā)費用,促進了集成電路的發(fā)展。布局布線是計算機設(shè)計自動化的一個重要環(huán)節(jié),也是計算機輔助設(shè)計的一個重要課題,其性能的好壞直接影響到電子設(shè)計自動化技術(shù)的可靠性。 本文首先介紹了布局布線前的背景知識,然后對學(xué)術(shù)上成熟的VPR布局布線工具所采用的算法進行了闡述,分別介紹用于布局的模擬退火算法和布線的A*迭代式迷宮搜索算法,最后重點研究了自動布線算法,并作出了以下改進;根據(jù)FPGA布線算法的需要對雙向啟發(fā)式搜索算法進行了相應(yīng)的理論分析及改進;基于VPR實現(xiàn)了網(wǎng)線遞增排序方法,并與網(wǎng)線遞減排序進行了比較;在原有的時序驅(qū)動布線啟發(fā)式函數(shù)中引入了面積約束條件以節(jié)約FPGA布線的面積。 通過對測試數(shù)據(jù)的分析比較,發(fā)現(xiàn):引入雙向啟發(fā)式搜索算法能大大增加布線拆線的速度;遞增有序比遞減有序布線減少了運行時間;時序驅(qū)動布線算法中引入面積約束后,大大減少了布線面積。

    標簽: FPGA 自動布局 布線算法

    上傳時間: 2013-07-17

    上傳用戶:yxgi5

  • 動態(tài)可重構(gòu)FPGA的布局布線算法研究

    可編程邏輯芯片特別是現(xiàn)場可編程門陣列(Field-Programmable Gate Array,F(xiàn)PGA)芯片的快速發(fā)展,使得新的芯片能夠根據(jù)具體應(yīng)用動態(tài)地調(diào)整結(jié)構(gòu)以獲得更好的性能,這類芯片稱為動態(tài)可重構(gòu)FPGA芯片(Dynamically ReconfigurableFPGA,DRFPGA)。然而,使用這類芯片構(gòu)建的可重構(gòu)系統(tǒng)在實際應(yīng)用前還有許多問題需要解決。一個基本的問題就是動態(tài)可重構(gòu)FPGA芯片中的可重構(gòu)功能單元(Reconfigurable Functional Unit,RFU)的模塊布局問題和模塊間的布線問題。 本文從基本的FPGA芯片結(jié)構(gòu)和CAD算法談起,介紹了可重構(gòu)計算的概念,建立了可重構(gòu)計算系統(tǒng)模型和動態(tài)可重構(gòu)FPGA芯片模型,在此模型上提出一個基于劃分和時延驅(qū)動的在線布局算法,和一個基于Pathfinder協(xié)商擁塞算法的布線算法,來解決動態(tài)可重構(gòu)FPGA芯片的布局和布線問題。由硬件描述語言(Hardware Description Language,HDL)描述的電路首先被劃分成有限數(shù)目的層,然后將這些電路層布局到芯片的每一層,同時確保關(guān)鍵路徑的時延最小。實驗結(jié)果表明,布局算法與傳統(tǒng)的布局算法(或者文獻[37]中的算法)相比,在時延上平均減少27%,在線長上平均減少34%(或者11%),在運行時間上平均減少42%(或者97%)。布線算法與傳統(tǒng)的布線算法相比,能夠?qū)⒕€長降低26%,將水平通道寬度降低27%,顯示出較高的性能。

    標簽: FPGA 動態(tài)可重構(gòu) 布局布線 算法研究

    上傳時間: 2013-05-24

    上傳用戶:Neoemily

  • PCB(印制電路板)布局布線技巧100問

    PCB(印制電路板)布局布線技巧100問

    標簽: PCB 100 印制電路板 布局

    上傳時間: 2013-06-23

    上傳用戶:moerwang

  • MSP430晶振布局要領(lǐng)

    MSP430晶振布局要領(lǐng),給初學(xué)者一個參考。

    標簽: MSP 430 晶振 布局

    上傳時間: 2013-04-24

    上傳用戶:木末花開

  • 可布性驅(qū)動的層次式FPGA布局算法研究

    在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計中至關(guān)重要的一步。由于現(xiàn)場可編程門陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標,從FPGA芯片結(jié)構(gòu)和布局算法兩方面進行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結(jié)構(gòu)模型及布局模型,并且給出了該模型的數(shù)學(xué)計算公式;提出將元件之間的層次距離轉(zhuǎn)化為線長的方法,實現(xiàn)了基于線網(wǎng)模型的高精度布局算法:提出利用矩形的對角線元件之間層次來代替線長,從而達到優(yōu)化線長的同時提高布通率的快速布局算法。實驗結(jié)果表明,兩種算法均在北卡羅來納微電子中心(MCNC)學(xué)術(shù)芯片測試案例上取得了較理想的布局實驗效果,為下一步的布線工作建立了良好的基礎(chǔ)接口,并且完成了初始布線的工作。本FPGA結(jié)構(gòu)模型的提出和布局算法的實現(xiàn)也都為工業(yè)界提供了借鑒價值。

    標簽: FPGA 驅(qū)動 布局 算法研究

    上傳時間: 2013-04-24

    上傳用戶:nbdedu

  • FPGA布局算法研究和軟件實現(xiàn)

    FPGA布局算法和軟件位于工藝映射和布線之間,是一個承上啟下的階段,對最終的布通率和時序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國內(nèi)外裝箱和布局算法的基礎(chǔ)上,本文提出了一種新的結(jié)合了裝箱的布局算法框架,并稱之為"低溫交替改善的"布局算法。其基本思想是,在模擬退火的低溫階段交替的優(yōu)化裝箱和布局。本文給了基于學(xué)術(shù)界標準布局布線軟件VPR的一個軟件實現(xiàn),并且提出了低溫的判定條件以及一種新的選擇待交換邏輯單元的方法。采用三種不同的裝箱算法作為布局輸入,基于VPR的低溫交替改善的布局算法實現(xiàn),在布通率上,比VPR分別提高了21.3%、15.5%、10.7%。而帶來的平均額外時間開銷不到20%。 FPGA布局軟件實現(xiàn)對整個FPGA CAD流程的運行效率,算法的可擴展性也有著不可忽視的影響。現(xiàn)代FPGA有著多樣而復(fù)雜的邏輯和布線資源。而學(xué)術(shù)界的布局軟件'VPR所面向的FPGA卻只能處理十分簡單的FPGA結(jié)構(gòu),對于宏、總線、多時鐘等實際應(yīng)用中很重要的部分都沒有考慮。本文提出了"邏輯單元層"的概念,用具有特定幾何結(jié)構(gòu)的邏輯單元層來統(tǒng)一處理多種類型的邏輯資源。針對相對位置約束在現(xiàn)代FPGA布局軟件中的重要地位,我們提出了一種處理相對位置約束的方法。這些討論均已經(jīng)在面向Xilinx SpartanⅡ芯片布局的原型系統(tǒng)中得到了實現(xiàn),初步證實了這些方法的可擴展性和實用性。

    標簽: FPGA 布局 算法研究 軟件實現(xiàn)

    上傳時間: 2013-06-21

    上傳用戶:ezgame

  • FPGA低功耗布局布線算法的研究

    本文對嵌入硬核的FPGA布線通道寬度分布和改進FPGA布局算法進行了研究。文章在嵌入硬核的FPGA布線通道寬度分布研究中,引入了四種架構(gòu),其布線通道寬度分布函數(shù)分別為均勻、脈沖、高斯和三角分布。通過修改VPR工具的源代碼,使平臺適用于具有嵌入硬核的FPGA架構(gòu),利用MCNC基準電路來測試這四種架構(gòu)的性能。實驗結(jié)果表明:在以網(wǎng)線平均長度作為指標的測試中,通道寬度均勻分布的架構(gòu)具有更短的布線長度、更優(yōu)的性能。

    標簽: FPGA 低功耗 布局布線 法的研究

    上傳時間: 2013-06-27

    上傳用戶:xsnjzljj

主站蜘蛛池模板: 莎车县| 藁城市| 化隆| 依兰县| 秦安县| 漾濞| 北碚区| 容城县| 冕宁县| 张北县| 寿宁县| 逊克县| 乌兰浩特市| 云浮市| 横峰县| 靖边县| 肃南| 西华县| 滕州市| 阿图什市| 大城县| 马尔康县| 砀山县| 赤水市| 密云县| 金山区| 杂多县| 分宜县| 沁源县| 策勒县| 定兴县| 兴隆县| 页游| 苏州市| 德钦县| 福泉市| 隆安县| 涿鹿县| 昆明市| 平泉县| 来宾市|