亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

rs乘積碼

  • DVB系統(tǒng)信道編碼的研究與FPGA實(shí)現(xiàn).rar

    數(shù)字圖像通信的最廣泛的應(yīng)用就是數(shù)字電視廣播系統(tǒng),與以往的模擬電視業(yè)務(wù)相比,數(shù)字電視在節(jié)省頻譜資源、提高節(jié)目質(zhì)量方面帶來(lái)了一場(chǎng)新的革命,而與此對(duì)應(yīng)的DVB(Digital Video Broadcasting)標(biāo)準(zhǔn)的建立更是加速了數(shù)字電視廣播系統(tǒng)的大規(guī)模應(yīng)用。DVB標(biāo)準(zhǔn)選定MPEG—2標(biāo)準(zhǔn)作為音頻及視頻的編碼壓縮方式,隨后對(duì)MPEG—2碼流進(jìn)行打包形成TS流(transport stream),進(jìn)行多個(gè)傳輸流復(fù)用,最后通過(guò)不同媒介進(jìn)行傳輸。在DVB標(biāo)準(zhǔn)的傳輸系統(tǒng)中,無(wú)論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏?,為了保障圖像質(zhì)量,使數(shù)字節(jié)目在傳輸過(guò)程中避免出現(xiàn)因受到各種信道噪聲干擾而出現(xiàn)失真的現(xiàn)象,都采用了信道編碼的方式來(lái)保護(hù)傳輸數(shù)據(jù)。信道編碼是數(shù)字通信系統(tǒng)中一個(gè)必需的、重要的環(huán)節(jié)。 信道編碼設(shè)計(jì)方案的優(yōu)劣決定了DVB系統(tǒng)的成功與否,本文重點(diǎn)研究了DVB系統(tǒng)中的信道編碼算法及其FPGA實(shí)現(xiàn)方案,主要進(jìn)行了如下幾項(xiàng)工作: 1)介紹了DVB系統(tǒng)信道編碼的基本概念及特點(diǎn),深入研究了DVB標(biāo)準(zhǔn)中信道編碼部分的關(guān)鍵技術(shù),并針對(duì)每個(gè)信道編碼模塊進(jìn)行工作原理分析、算法分析。 2)根據(jù)DVB信道編碼的特點(diǎn),重點(diǎn)對(duì)信道編碼中四個(gè)模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實(shí)現(xiàn)算法進(jìn)行了比較詳細(xì)的分析,并闡述了每個(gè)模塊及QPSK調(diào)制的設(shè)計(jì)方案及實(shí)現(xiàn)模塊功能的程序流程。 3)在RS(204,188)編碼過(guò)程中,利用有限域常數(shù)乘法器的特點(diǎn),對(duì)編碼器進(jìn)行了優(yōu)化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實(shí)現(xiàn)起來(lái)更為簡(jiǎn)單且節(jié)省了FPGA器件內(nèi)部資源。 4)設(shè)計(jì)以Altera公司的QuartusⅡ?yàn)殚_(kāi)發(fā)平臺(tái),利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調(diào)制的硬件實(shí)現(xiàn),通過(guò)Verilog HDL描述和時(shí)序仿真來(lái)驗(yàn)證算法的可行性,并給出系統(tǒng)設(shè)計(jì)中減少毛刺的方法,使系統(tǒng)更為穩(wěn)定。最終的系統(tǒng)仿真結(jié)果表明該系統(tǒng)工作穩(wěn)定,達(dá)到了DVB系統(tǒng)信道編碼設(shè)計(jì)的要求。

    標(biāo)簽: FPGA DVB

    上傳時(shí)間: 2013-06-26

    上傳用戶(hù):allen-zhao123

  • RS-485總線(xiàn)可靠性應(yīng)用研究.rar

    RS-485總線(xiàn)可靠性應(yīng)用研究 介紹的相當(dāng)詳細(xì)

    標(biāo)簽: 485 RS 總線(xiàn)

    上傳時(shí)間: 2013-05-17

    上傳用戶(hù):as275944189

  • 基于RS-485的多點(diǎn)數(shù)據(jù)采集與顯示系統(tǒng).rar

    基于RS-485的多點(diǎn)數(shù)據(jù)采集與顯示系統(tǒng)。

    標(biāo)簽: 485 RS 多點(diǎn)

    上傳時(shí)間: 2013-05-24

    上傳用戶(hù):huql11633

  • RS編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn)

    Reed-Solomon碼(簡(jiǎn)稱(chēng)RS碼)是一種具有很強(qiáng)糾正突發(fā)和隨機(jī)錯(cuò)誤能力的信道編碼方式,在深空通信、移動(dòng)通信、磁盤(pán)陣列以及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 本文簡(jiǎn)要介紹了有限域基本運(yùn)算的算法和常用的RS編碼算法,分析了改進(jìn)后的Euclid算法和改進(jìn)后的BM算法,針對(duì)改進(jìn)后的BM算法提出了一種流水線(xiàn)結(jié)構(gòu)的譯碼器實(shí)現(xiàn)方案并改進(jìn)了該算法的實(shí)現(xiàn)結(jié)構(gòu),在譯碼器復(fù)雜度和譯碼延時(shí)上作了折衷,降低了譯碼器的復(fù)雜度并提高了譯碼器的最高工作頻率。在Xilinx公司的Virtex-Ⅱ系列FPGA上設(shè)計(jì)實(shí)現(xiàn)了RS(255,239)編譯碼器,證明了該方案的可行性。

    標(biāo)簽: FPGA RS編譯碼

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):奇奇奔奔

  • IEEE 802.16a RS-CC編譯碼VLSI算法研究及FPGA實(shí)現(xiàn)

      本論文依據(jù)IEEE802.16a物理層對(duì)RS-CC碼的參數(shù)要求,研究了RS-CC碼的高速編、譯碼的VLSI硬件算法,同時(shí)對(duì)FPGA開(kāi)發(fā)技術(shù)進(jìn)行了研究,以VerilogHDL為描述語(yǔ)言,在Xilinx公司的FPGA上實(shí)現(xiàn)了高速的RS-CC編、譯碼器。RS譯碼器中,錯(cuò)誤位置多項(xiàng)式和錯(cuò)誤值多項(xiàng)式的求解采用無(wú)求逆單元,并具有規(guī)則數(shù)據(jù)流、易于VLSI實(shí)現(xiàn)的改進(jìn)的歐幾里德算法(MEA);CC譯碼器由采用模歸一化路徑度量的全并行的“加比選(ACS)”模塊和具有脈動(dòng)陣列結(jié)構(gòu)的幸存路徑回溯模塊組成?! ≡趯?shí)現(xiàn)RS-CC譯碼器的過(guò)程中,分別從算法上和根據(jù)FPGA的結(jié)構(gòu)特點(diǎn)上,對(duì)譯碼器做了一些優(yōu)化工作,降低了硬件資源占有率和提高了譯碼速度?! 〈送?,還搭建了以Xilinx公司40萬(wàn)等效門(mén)的FPGASpartan-Ⅲ400-4PQ208為主體,以Cypress公司的USB2.0芯片CY7C68013為高速數(shù)據(jù)接口的硬件試驗(yàn)平臺(tái),并在此試驗(yàn)平臺(tái)上實(shí)現(xiàn)了文中的高速RS-CC編譯碼系統(tǒng)。

    標(biāo)簽: 802.16 RS-CC IEEE FPGA

    上傳時(shí)間: 2013-06-03

    上傳用戶(hù):lx9076

  • 基于RS-485總線(xiàn)的糧倉(cāng)監(jiān)控系統(tǒng)設(shè)計(jì)

    本文主要介紹了以上位機(jī)PC 為核心的RS-485 總線(xiàn)技術(shù)實(shí)現(xiàn)的集溫、濕度監(jiān)測(cè)和報(bào)警等功能為一體的糧倉(cāng)監(jiān)控系統(tǒng),設(shè)計(jì)了一種零延時(shí)的RS-232/RS-485 智能型轉(zhuǎn)換器,制訂了上位機(jī)與下位單片機(jī)之間

    標(biāo)簽: 485 RS 總線(xiàn) 監(jiān)控

    上傳時(shí)間: 2013-07-17

    上傳用戶(hù):程嬰sky

  • 基于RS一485總線(xiàn)的智能家居系統(tǒng)

    近年來(lái)智能家居系統(tǒng)飛速發(fā)展,但是大多數(shù)功能欠完善,同時(shí)成本高昂。針對(duì)這種情況,介紹了基于RS一485總線(xiàn)網(wǎng)絡(luò),以嵌人式系統(tǒng)作為主設(shè)備,傳感器接人模塊作為從設(shè)備的智能家居子網(wǎng)系統(tǒng)并給出了總體結(jié)構(gòu)圖和硬件

    標(biāo)簽: 485 總線(xiàn) 智能家居系統(tǒng)

    上傳時(shí)間: 2013-06-09

    上傳用戶(hù):阿四AIR

  • RS-485 總線(xiàn)的死鎖檢測(cè)與解除

    針對(duì)RS-485 接口收發(fā)電路的特點(diǎn),討論RS-485 總線(xiàn)在Polling 和CSMA/CD 通信方式中死鎖檢測(cè)和解除死鎖的方法。該方法同樣適用于RS-422 接口。

    標(biāo)簽: 485 RS 總線(xiàn) 死鎖

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):01010101

  • RS-485通訊中繼器的設(shè)計(jì)

    RS-485 是一種平衡傳送的串行接口標(biāo)準(zhǔn),比最早的采用非平衡方式傳送的RS-232串行接口標(biāo)準(zhǔn)在電氣指標(biāo)上有了大幅度的提高。由于RS-485 總線(xiàn)通訊距離遠(yuǎn),抗干擾能力強(qiáng),結(jié)構(gòu)簡(jiǎn)單,可靠性高,廣泛應(yīng)

    標(biāo)簽: 485 RS 通訊 中繼器

    上傳時(shí)間: 2013-08-04

    上傳用戶(hù):新手無(wú)憂(yōu)

  • 保密通信中RS編解碼的FPGA實(shí)現(xiàn)

    由于信道中存在干擾,數(shù)字信號(hào)在信道中傳輸?shù)倪^(guò)程中會(huì)產(chǎn)生誤碼.為了提高通信質(zhì)量,保證通信的正確性和可靠性,通常采用差錯(cuò)控制的方法來(lái)糾正傳輸過(guò)程中的錯(cuò)誤.本文的目的就是研究如何通過(guò)差錯(cuò)控制的方法以提高通信質(zhì)量,保證傳輸?shù)恼_性和可靠性.重點(diǎn)研究一種信道編解碼的算法和邏輯電路的實(shí)現(xiàn)方法,并在硬件上驗(yàn)證,利用碼流傳輸?shù)臏y(cè)試方法,對(duì)設(shè)計(jì)進(jìn)行測(cè)試.在以上的研究基礎(chǔ)之上,橫向擴(kuò)展和課題相關(guān)問(wèn)題的研究,包括FPGA實(shí)現(xiàn)和高速硬件電路設(shè)計(jì)等方面的研究. 糾錯(cuò)碼技術(shù)是一種通過(guò)增加一定的冗余信息來(lái)提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯(cuò)碼,在線(xiàn)性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤.在深空通信,移動(dòng)通信以及數(shù)字視頻廣播等系統(tǒng)中具有廣泛的應(yīng)用,隨著RS編碼和解碼算法的改進(jìn)和相關(guān)的硬件實(shí)現(xiàn)技術(shù)的發(fā)展,RS碼在實(shí)際中的應(yīng)用也將更加廣泛. 在研究中,對(duì)所研究的問(wèn)題進(jìn)行分解,集中精力研究課題中的重點(diǎn)和難點(diǎn),在各個(gè)模塊成功實(shí)現(xiàn)的基礎(chǔ)上,成功的進(jìn)行系統(tǒng)組合,協(xié)調(diào)各個(gè)模塊穩(wěn)定的工作. 在本文中的EDA設(shè)計(jì)中,使用了自頂向下的設(shè)計(jì)方法,編解碼算法每一個(gè)子模塊分開(kāi)進(jìn)行設(shè)計(jì),最后在頂層進(jìn)行元件例化,正確實(shí)現(xiàn)了編碼和解碼的功能. 本文首先介紹相關(guān)的數(shù)字通信背景;接著提出糾錯(cuò)碼的設(shè)計(jì)方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實(shí)現(xiàn)方法,RTL代碼編寫(xiě)和邏輯仿真以及時(shí)序仿真,并討論了FPGA設(shè)計(jì)的一般性準(zhǔn)則以及高速數(shù)字電路設(shè)計(jì)的一些常用方法和注意事項(xiàng);最后設(shè)計(jì)基于FPGA的硬件電路平臺(tái),并利用靜態(tài)和動(dòng)態(tài)的方法對(duì)編解碼算法進(jìn)行測(cè)試. 通過(guò)對(duì)編碼和解碼算法的充分理解,本人使用Verilog HDL語(yǔ)言對(duì)算法進(jìn)行了RTL描述,在Altera公司Cyclone系列FPGA平臺(tái)上面實(shí)現(xiàn)了編碼和解碼算法. 其中,編碼的最高工作頻率達(dá)到158MHz,解碼的最高工作頻率達(dá)到91MHz.在進(jìn)行硬件調(diào)試的時(shí)候,整個(gè)系統(tǒng)工作在30MHz的時(shí)鐘頻率下,通過(guò)了硬件上的靜態(tài)測(cè)試和動(dòng)態(tài)測(cè)試,并能夠正確實(shí)現(xiàn)預(yù)期的糾錯(cuò)功能.

    標(biāo)簽: FPGA 保密通信 RS編解碼

    上傳時(shí)間: 2013-07-01

    上傳用戶(hù):liaofamous

主站蜘蛛池模板: 且末县| 西乌珠穆沁旗| 海口市| 龙川县| 安平县| 航空| 石城县| 阿荣旗| 敦煌市| 涡阳县| 阿拉善右旗| 监利县| 秦安县| 旬邑县| 辽中县| 金山区| 微博| 台南市| 长岛县| 台南市| 南江县| 浠水县| 秭归县| 富民县| 徐闻县| 东乌| 伊春市| 垫江县| 大冶市| 易门县| 定安县| 鹰潭市| 南江县| 如皋市| 中西区| 垫江县| 新疆| 武陟县| 秭归县| 龙游县| 从江县|