亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

sopc-eda

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-10-11

    上傳用戶:1079836864

  • EDA實(shí)用教程概述

    eda的發(fā)展趨勢(shì): 在一個(gè)芯片上完成的系統(tǒng)級(jí)的集成已成為可能可編程邏輯器件開始進(jìn)入傳統(tǒng)的ASIC市場(chǎng)EDA工具和IP核應(yīng)用更為廣泛高性能的EDA工具得到長(zhǎng)足的發(fā)展計(jì)算機(jī)硬件平臺(tái)性能大幅度提高,為復(fù)雜的SoC設(shè)計(jì)提供了物理基礎(chǔ)。

    標(biāo)簽: EDA 實(shí)用教程

    上傳時(shí)間: 2013-12-02

    上傳用戶:windwolf2000

  • EDA工程建模及其管理方法研究2

    EDA工程建模及其管理方法研究2 1 隨著微電子技術(shù)與計(jì)算機(jī)技術(shù)的日益成熟,電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設(shè)計(jì)應(yīng)用中顯得越來越重要。EDA技術(shù)采用“自上至下”的設(shè)計(jì)思想,允許設(shè)計(jì)人員能夠從系統(tǒng)功能級(jí)或電路功能級(jí)進(jìn)行產(chǎn)品或芯片的設(shè)計(jì),有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設(shè)計(jì)項(xiàng)目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來,EDA電路設(shè)計(jì)技術(shù)和工程管理方面的發(fā)展主要呈現(xiàn)出兩個(gè)趨勢(shì): (1) 電路的集成水平已經(jīng)進(jìn)入了深亞微米的階段,其復(fù)雜程度以每年58%的幅度迅速增加,芯片設(shè)計(jì)的抽象層次越來越高,而產(chǎn)品的研發(fā)時(shí)限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復(fù)雜。從前期的整體設(shè)計(jì)、功能分,到具體的邏輯綜合、仿真測(cè)試,直至后期的電路封裝、排版布線,都需要反復(fù)的驗(yàn)證和修改,單靠個(gè)人力量無(wú)法完成。IC芯片的開發(fā)已經(jīng)實(shí)行多人分組協(xié)作。由此可見,如何提高設(shè)計(jì)的抽象層次,在較短時(shí)間內(nèi)設(shè)計(jì)出較高性能的芯片,如何改進(jìn)EDA工程管理,保證芯片在多組協(xié)作設(shè)計(jì)下的兼容性和穩(wěn)定性,已經(jīng)成為當(dāng)前EDA工程中最受關(guān)注的問題。

    標(biāo)簽: EDA 工程建模 管理方法

    上傳時(shí)間: 2013-10-15

    上傳用戶:shen007yue

  • 基于SOPC數(shù)據(jù)采集與控制系統(tǒng)

    基于SOPC技術(shù)設(shè)計(jì)了一個(gè)綜合應(yīng)用系統(tǒng):實(shí)現(xiàn)了鍵值數(shù)據(jù)采集、顯示,并將采集到的數(shù)據(jù)通過串口送給上位機(jī);也可以接收上位機(jī)送來的數(shù)據(jù),控制點(diǎn)亮相應(yīng)的二極管且將接收到的數(shù)據(jù)顯示在數(shù)碼管上。系統(tǒng)硬件由FPGA及外圍電路組成,采用了性能優(yōu)良的Nios II軟核處理器;軟件在Altera公司的軟件集成開發(fā)工具Nios II IDE下應(yīng)用C語(yǔ)言編程。該系統(tǒng)工作可靠,在實(shí)際的應(yīng)用設(shè)計(jì)中有一定的參考價(jià)值。

    標(biāo)簽: SOPC 數(shù)據(jù)采集 控制系統(tǒng)

    上傳時(shí)間: 2013-12-17

    上傳用戶:wangcehnglin

  • 基于SOPC心電信號(hào)的采集與處理

      本文設(shè)計(jì)的基于SOPC的心電信號(hào)處理系統(tǒng),對(duì)信號(hào)的采集和處理部分采用的軟硬件模塊化設(shè)計(jì),提高了心電信號(hào)檢測(cè)的精度。利用了USB接口,可以方便地接入到計(jì)算機(jī),提高了系統(tǒng)的穩(wěn)定性和可靠性,達(dá)到了預(yù)期的技術(shù)指標(biāo),為設(shè)計(jì)新型的心電信號(hào)處理設(shè)備提供了理論基礎(chǔ)和依據(jù)。

    標(biāo)簽: SOPC 心電信號(hào) 采集

    上傳時(shí)間: 2013-10-29

    上傳用戶:星仔

  • 基于SoPC的低應(yīng)變反射波檢測(cè)系統(tǒng)

    提出了一種基于核心處理單元為Altera NiosⅡ的SoPC的智能低應(yīng)變反射波檢測(cè)系統(tǒng)。介紹了低應(yīng)變反射波檢測(cè)法,探討了系統(tǒng)具體的軟硬件設(shè)計(jì)。系統(tǒng)的主要目的是使復(fù)雜電子系統(tǒng)可在單塊FPGA上實(shí)現(xiàn),該系統(tǒng)在基樁完整性檢測(cè)中具有廣闊的應(yīng)用前景,并能通過適當(dāng)改進(jìn),應(yīng)用于其他工程檢測(cè)中。

    標(biāo)簽: SoPC 反射波 檢測(cè)系統(tǒng)

    上傳時(shí)間: 2013-11-20

    上傳用戶:二驅(qū)蚊器

  • EDA驅(qū)動(dòng)程序的編寫

    EDA驅(qū)動(dòng)程序的編寫

    標(biāo)簽: EDA 驅(qū)動(dòng)程序 編寫

    上傳時(shí)間: 2014-08-15

    上傳用戶:aig85

  • tiny web-server for MB90f497 chematics ACCEL EDA 15

    tiny web-server for MB90f497 chematics ACCEL EDA 15

    標(biāo)簽: web-server chematics ACCEL tiny

    上傳時(shí)間: 2015-01-21

    上傳用戶:xauthu

  • 做EDA的

    做EDA的,就不用介紹這個(gè)文件了吧,IEEE1364標(biāo)準(zhǔn)(開放)。

    標(biāo)簽: EDA

    上傳時(shí)間: 2015-03-09

    上傳用戶:lyy1234

  • EDA中很重要的小程序

    EDA中很重要的小程序,保證按鍵可靠性,防止抖動(dòng)誤差信號(hào)產(chǎn)生,外部信號(hào)輸入時(shí)必用此消抖函數(shù)

    標(biāo)簽: EDA 程序

    上傳時(shí)間: 2015-03-22

    上傳用戶:songnanhua

主站蜘蛛池模板: 郑州市| 余姚市| 明光市| 保山市| 乾安县| 高平市| 栾川县| 鲜城| 左权县| 宁明县| 广丰县| 深州市| 东光县| 盖州市| 青龙| 丹寨县| 西宁市| 蒙城县| 曲周县| 曲麻莱县| 平罗县| 商都县| 伊吾县| 乳山市| 江永县| 陆河县| 修武县| 东方市| 宁晋县| 松阳县| 乃东县| 弥渡县| 盐池县| 霍林郭勒市| 武邑县| 博客| 花垣县| 蒙自县| 南丰县| 安仁县| 嵩明县|