隨著數(shù)字信號(hào)處理技術(shù)的數(shù)據(jù)量越來越大,雙DSP系統(tǒng)將會(huì)越來越多的受到青睞。針對(duì)基于ADI的BF531雙DSP系統(tǒng)的主從通信,設(shè)計(jì)了基于sport口的從硬件到軟件的一整套通信機(jī)制,并對(duì)通信機(jī)制進(jìn)行了優(yōu)化。通過大量的運(yùn)行測(cè)試,驗(yàn)證了這一系統(tǒng)能夠滿足任務(wù)同步,可靠性和實(shí)時(shí)性的要求,為同類設(shè)計(jì)提供了有益的參考。
標(biāo)簽: sport DSP 接口 系統(tǒng)數(shù)據(jù)
上傳時(shí)間: 2013-11-13
上傳用戶:ljd123456
Using the Blackfin Processor sport to Emulate a SPI Interface
標(biāo)簽: Processor Interface Blackfin Emulate
上傳時(shí)間: 2015-09-27
上傳用戶:zsjzc
blackfin53x的spi,sport端口應(yīng)用程序
標(biāo)簽: blackfin sport 53x spi
上傳時(shí)間: 2013-12-19
上傳用戶:zhangyi99104144
是bf533使用sport模擬SPI通信的實(shí)例,對(duì)使用Blackfin ADSP的讀者很有用
上傳時(shí)間: 2014-12-08
上傳用戶:cazjing
VISUAL DSP++ BLACKFIN DSP DESIGN PPI sport
標(biāo)簽: DSP BLACKFIN VISUAL DESIGN
上傳時(shí)間: 2013-12-16
上傳用戶:zq70996813
2. 編寫設(shè)計(jì)一個(gè)People類。該類的數(shù)據(jù)成員有年齡(age)、身高(height)、體重(weight)、函數(shù)成員有進(jìn)食(eat)、運(yùn)動(dòng)(sport)、睡眠(sleep)。其中進(jìn)食函數(shù)使體重加1,運(yùn)動(dòng)函數(shù)使身高加1,睡眠函數(shù)使年齡、身高、體重各加1。要求所有數(shù)據(jù)成員為private,成員函數(shù)為public訪問權(quán)限。
標(biāo)簽: People height weight sport
上傳時(shí)間: 2013-12-17
上傳用戶:tedo811
隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號(hào)處理能力不斷提高,基于軟件無線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無線電的基本思想是以一個(gè)通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺(tái),把盡可能多的無線及個(gè)人通信和信號(hào)處理的功能用軟件來實(shí)現(xiàn),從而將無線通信新系統(tǒng)、新產(chǎn)品的開發(fā)逐步轉(zhuǎn)移到軟件上來。另一方面,現(xiàn)代信號(hào)處理系統(tǒng)對(duì)數(shù)據(jù)的處理速度、處理精度和動(dòng)態(tài)范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運(yùn)算。因此研制具備高速實(shí)時(shí)信號(hào)處理能力的通用硬件平臺(tái)越來越受到業(yè)界的重視。 @@ 目前的高速實(shí)時(shí)信號(hào)處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負(fù)責(zé)完成系統(tǒng)通信和基帶信號(hào)處理算法,而FPGA主要完成信號(hào)預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實(shí)時(shí)信號(hào)處理系統(tǒng)的FPGA軟件設(shè)計(jì)。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實(shí)時(shí)信號(hào)處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點(diǎn)DSP以混合耦合模型構(gòu)成系統(tǒng)信號(hào)處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、sport等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點(diǎn)DSP加入系統(tǒng)當(dāng)中以擴(kuò)展系統(tǒng)音視頻信號(hào)處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)正逐漸成為現(xiàn)代FPGA應(yīng)用的一個(gè)熱點(diǎn)。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計(jì)了一個(gè)嵌入式系統(tǒng),完成了對(duì)CF卡、DDR2 SDRAM存儲(chǔ)器的讀寫控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實(shí)現(xiàn)了系統(tǒng)與上位PC機(jī)之間的以太網(wǎng)通信鏈路。此外,為擴(kuò)展系統(tǒng)功能,適應(yīng)未來可能的軟件升級(jí),進(jìn)一步提高系統(tǒng)的通用性,還將嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計(jì)的關(guān)鍵技術(shù)和基本的設(shè)計(jì)方法,充分體現(xiàn)了目前高速實(shí)時(shí)信號(hào)處理系統(tǒng)的發(fā)展要求和趨勢(shì)。 @@關(guān)鍵詞:高速實(shí)時(shí)信號(hào)處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze
標(biāo)簽: FPGA 實(shí)時(shí)信號(hào) 處理系統(tǒng)
上傳時(shí)間: 2013-05-17
上傳用戶:wangchong
查錯(cuò)問題 文件名:check.* 輸入文件:check.in(文本文件,選手按規(guī)定格式自行創(chuàng)建) 輸出文件:check.out(文本文件) 問題描述: 很多英文文本編輯軟件都具有輔助查錯(cuò)功能。現(xiàn)在有一個(gè)標(biāo)準(zhǔn)的詞庫,請(qǐng)根據(jù)該標(biāo)準(zhǔn)詞庫編制程序?qū)崿F(xiàn)查錯(cuò)功能。 輸入格式: 從文本文件check.in中讀入數(shù)據(jù)。 第一行一個(gè)整數(shù)N(N≤10000),表示標(biāo)準(zhǔn)詞庫中單詞的個(gè)數(shù)。 第2--N+1行,每行一個(gè)標(biāo)準(zhǔn)單詞,單詞的長(zhǎng)度不超過10。 第N+2行開始為待查文本,其單詞間用空格(或連續(xù)空格)分隔,單詞的個(gè)數(shù)不會(huì)超過1000。 輸出格式: 輸出到文本文件check.out中。 (1)第一行開始輸出拼錯(cuò)的單詞; (2)最后一行輸出一個(gè)整數(shù)表示拼錯(cuò)的單詞總數(shù)。(拼錯(cuò)相同的單詞重復(fù)計(jì)數(shù)) 注意:如果一個(gè)單詞在字典中無法找到,那么我們就認(rèn)為這個(gè)單詞拼錯(cuò)了。 輸入樣例: 3 like this we we like the sport 輸出樣例: the sport
上傳時(shí)間: 2013-11-28
上傳用戶:2404
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1