亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ssl、openssl、網(wǎng)(wǎng)絡(luò)、安全

  • 3C認證中的電磁兼容測試與對策

    書中以國家“3C”認證為出發(fā)點,引出產(chǎn)品對電磁兼容的基本要求,給出相關產(chǎn)品所必須進行的電磁兼容測試項目及所采用測試標準。本書無意成為現(xiàn)有標準的翻版,而希望成為讀者在學習、理解和掌握標準時的一種補充。為此,書中重點說明每種試驗的目的、作者對標準的理解、試驗中對試驗儀器的要求、必須有的試驗配置、正確的試驗方法和對標準的點評等。考慮到國內眾多企業(yè)在開展電磁兼容試驗的同時,也在考慮試驗場地的建設,為此本書也選編了部分這方面的內容,說明了各種場地的特點、主要技術指標及選用中的注意事項。

    標簽: 3C認證 電磁兼容測試

    上傳時間: 2013-07-09

    上傳用戶:gmh1314

  • PADS基礎入門視頻教程

    PADS基礎入門視頻教程 1、PADS Layout的目標嵌入.avi 2、創(chuàng)建PCB封裝.avi 3、創(chuàng)建管腳封裝.avi 4、導線的連接.avi 5、繪制圖形.avi 6、基本元器件的放置.avi 7、建立覆銅的外邊框.avi 8、手動布線.avi 9、手工布局.avi 10、縮放操作.avi 11、顏色參數(shù)設置.avi 12、在多板向導中建立多板項目的方法.avi

    標簽: PADS 視頻教程

    上傳時間: 2013-06-29

    上傳用戶:han0097

  • 卷積編碼和維特比譯碼的FPGA實現(xiàn)

    由于其很強的糾錯性能和適合硬件實現(xiàn)的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經(jīng)廣泛應用于衛(wèi)星通信系統(tǒng)。然而隨著航天事業(yè)的發(fā)展,衛(wèi)星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結合在研項目,在編譯碼算法、編譯碼器的設計與實現(xiàn)、編譯碼器性能提高三個方面對卷積編碼和維特比譯碼進行了深入研究,并進一步介紹了使用VHDL語言和原理圖混合輸入的方式,實現(xiàn)一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細過程;然后將設計下載到XILINX的Virtex2 FPGA內部進行功能和時序確認,最終在整個數(shù)據(jù)傳輸系統(tǒng)中測試其性能。本文所實現(xiàn)的維特比譯碼器速率達160Mbps,遠遠高于目前國內此領域內的相關產(chǎn)品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(shù)(約束長度、生成多項式、碼率以及增信刪余等)對其譯碼性能的影響;針對項目需求,確定卷積編碼器的約束長度、生成多項式格式、碼率和相應的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設計和調試一根據(jù)已知條件,使用VHDL語言和原理圖混合輸入的方式設計卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設計問題,包括編譯碼的基本結構,各個模塊的功能及實現(xiàn)策略,編譯碼器的時序、邏輯綜合等;根據(jù)軟件仿真結果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進行各自的印制板設計。利用卷積碼本身的特點,結合FPGA內部結構,采用并行卷積編碼和譯碼運算,設計出高速編譯碼器;對軟、硬件分別進行驗證和調試,并將驗證后的軟件下載到FPGA進行電路級調試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設備在整個數(shù)據(jù)傳輸系統(tǒng)中測試其性能(與沒有采用糾錯編碼的數(shù)傳系統(tǒng)進行比對);在信道中加入高斯白噪聲,模擬高斯信道,進行誤碼率和信噪比測試。

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • 深度包過濾技術研究及FPGA實現(xiàn)

    未來戰(zhàn)爭將以信息化戰(zhàn)場為支撐,以信息化武器裝備為主導,以信息化作戰(zhàn)為主要方式,信息安全是實施信息防御、奪取制信息權、獲取信息優(yōu)勢的關鍵要素,其建設與發(fā)展面臨新的挑戰(zhàn)和日益廣泛的應用需求。 信息安全裝備是適應新時期軍事通信建設的需求、保證軍事信息安全、軍隊指揮系統(tǒng)順暢的重要方面,深度包過濾技術是我軍信息安全領域的重要技術之一。進行深度包過濾技術的研究與實現(xiàn)具有非常重要的意義。 本文所做的工作主要有以下幾個方面: 1、提出了一種效率更高的字符串搜索算法OBM; 2、設計了過濾策略; 3、設計了各過濾規(guī)則/特征碼的數(shù)據(jù)結構及整體數(shù)據(jù)結構; 4、在FPGA中設計實現(xiàn)了QBM算法; 5、基于FPGA+FLASH結構,設計了深度包過濾器整體方案,設計實現(xiàn)了一款既有訪問控制能力又有內容過濾特點,高效、可配置、能反饋的內容過濾器; 6、對所完成的設計進行了仿真,并給出了性能評估。

    標簽: FPGA 過濾技術

    上傳時間: 2013-05-29

    上傳用戶:夜月十二橋

  • 船用導航雷達數(shù)字信號處理設計

    當今的船用導航雷達具有數(shù)字化、多功能、高性能、多接口、網(wǎng)絡化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產(chǎn)品更新周期短。要同時滿足上述需求,高集成度的器件應用是必須的。同時開發(fā)周期要短,需求軟件的可移植性要強,并且是模塊化設計,現(xiàn)場可編程門陣列器件(FPGA)已經(jīng)成為設計首選。 現(xiàn)場可編程門陣列是基于通過可編程互聯(lián)連接的可配置邏輯塊(CLB)矩陣的可編程半導體器件。與為特殊設計而定制的專用集成電路(ASIC)相對,F(xiàn)PGA可以針對所需的應用或功能要求進行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設計的演化進行重編程。CLB是FPGA內的基本邏輯單元。實際數(shù)量和特性會依器件的不同而不同,但是每個CLB都包含一個由4或6個輸入、一些選型電路(多路復用器等)和觸發(fā)器組成的可配置開關矩陣。開關矩陣是高度靈活的,可以進行配置以便處理組合邏輯、移位寄存器或RAM。當今的FPGA已經(jīng)遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設計的強大軟件平臺、IP核、在線升級可滿足需求。 本文介紹了基于FPGA實現(xiàn)船用導航雷達數(shù)字信號處理的設計,這是一個具體的、已經(jīng)完成并進行小批量生產(chǎn)的產(chǎn)品,對指導實踐具有一定意義。

    標簽: 導航雷達 數(shù)字信號處理

    上傳時間: 2013-04-24

    上傳用戶:稀世之寶039

  • 太陽能熱水器智能控制系統(tǒng)的程序g.rar

    本程序是一個太陽能熱水器智能控制系統(tǒng)的程序。它以89C52單片機為核心,配合電阻型4檔水位傳感器、負溫度系數(shù)NTC熱敏電阻溫度傳感器、8255A擴展鍵盤和顯示器件、驅動電路(電磁閥、電加熱、報警)等外圍器件, 完成對太陽能熱水器容器內的水位、水溫測量、顯示;時間顯示;缺水時自動上水,水溢報警;手動上水、參數(shù)設置;定時水溫過低智能電加熱等功能。 其中本文第一章主要說明了太陽能熱水器智能控制系統(tǒng)的研究現(xiàn)狀和本課題的主要任務,第二章對系統(tǒng)的整體結構作了簡單介紹,第三章重點介紹了水位水溫測量電路,第四章介紹了時鐘電路,第五章介紹了顯示和鍵盤電路,第六章對其他電路作了介紹,第七章是對水位測量電路的硬件調試。 本系統(tǒng)對于水位傳感器、水溫傳感器的電阻數(shù)據(jù)的處理均采用獨特的RC充放電的方法。它與使用A/D轉換器相比,電路簡單、制造成本低。特別適用于對水位、水溫要求不精確的場合。

    標簽: 太陽能熱水器 智能控制系統(tǒng) 程序

    上傳時間: 2013-06-17

    上傳用戶:rhl123

  • 電路保護教程

    電路保護教程 1、傳統(tǒng)的熔斷保險絲/玻璃管 2、自恢復式的保險絲PPTC 3、PTC/NTC熱敏電阻

    標簽: 電路保護 教程

    上傳時間: 2013-07-13

    上傳用戶:bpbao2016

  • 高精度智能測時儀的設計

    區(qū)截裝置測速法是現(xiàn)代靶場中彈丸測速的普遍方法,測時儀作為區(qū)截裝置測速系統(tǒng)的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據(jù)測時儀的發(fā)展現(xiàn)狀,按照設計要求,設計了一種基于單片機和FPGA的高精度智能測時儀,系統(tǒng)工作穩(wěn)定、操作方便、測時精度可達25ns。 本文詳細給出了系統(tǒng)的設計方案。該方案提出了一種在后端用單片機處理干擾信號的新方法,簡化了系統(tǒng)硬件電路的設計,提高了測時精度;提出了一種基于系統(tǒng)基準時間的測時方案,相對于傳統(tǒng)的測時方法,該方案為分析試驗過程提供了有效數(shù)據(jù),進一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設計了系統(tǒng)FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數(shù)據(jù)傳遞、與單片機通信、單片機I/O總線擴展等;實現(xiàn)了系統(tǒng)單片機程序,包括單片機和。FPGA的數(shù)據(jù)交換、干擾信號排除和彈丸測速測頻算法的實現(xiàn)、LCD液晶菜單的設計和打印機的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對誤差的計算公式;通過實驗室模擬測試以及靶場現(xiàn)場測試,結果表明系統(tǒng)工作可靠、精度滿足設計要求、人機界面友好。

    標簽: 高精度 儀的設計

    上傳時間: 2013-07-25

    上傳用戶:pwcsoft

  • 認知無線電頻譜感知功能的FPGA實現(xiàn)

    本文主要研究了認知無線電頻譜感知功能的關鍵技術以及硬件實現(xiàn)方法。首先,提出了認知無線電頻譜感知功能的硬件實現(xiàn)框圖,包括射頻前端部分和數(shù)字信號處理部分,接著簡單介紹了射頻前端電路的功能與特性,最后重點介紹了數(shù)字信號處理部分的FPGA實現(xiàn)與驗證過程。 數(shù)字處理部分主要實現(xiàn)寬帶信號的短時傅立葉分析,將中頻寬帶數(shù)字信號通過基于多相濾波器組的下變頻模塊,實現(xiàn)并行多通道的數(shù)字下變頻,然后對每個信道進行重疊加窗處理,最后再做快速傅立葉分析(FFT),從而得到信號的時頻關系。整個系統(tǒng)主要包括:延時抽取模塊、多相濾波器模塊、32點開關式流水線FFT模塊、滑動窗緩沖區(qū)、256點流水線FFT模塊等。 本設計采用Verilog HDL硬件描述語言進行設計,基于Xilinx公司的Virtex-4XC4VSX35芯片。整個系統(tǒng)采用全同步設計,可穩(wěn)定工作于200MHz,其分析帶寬高達65MHz,具有很高的使用價值。

    標簽: FPGA 認知無線電 感知功能 頻譜

    上傳時間: 2013-06-13

    上傳用戶:bcjtao

  • LM324運算放大器應用電路全集

    LM324是四運放集成電路,它采用14腳雙列直插塑料封裝,外形如圖所示。它的內部包含四組形式完全相同的運算放大器, 除電源共用外,四組運放相互獨立。每一組運算放大器可用圖1所示的符號來表示,它有5個引出腳,其中“+”、“-”為兩個信號輸入端,“V+”、“V-”為正、負電源端,“Vo”為輸出端。兩個信號輸入端中,Vi-(-)為反相輸入端,表示運放輸出端Vo的信號與該輸入端的位相反;Vi+(+)為同相輸入端,表示運放輸出端Vo的信號與該輸入端的相位相同。

    標簽: 324 LM 運算放大器 應用電路

    上傳時間: 2013-04-24

    上傳用戶:eddy77

主站蜘蛛池模板: 竹溪县| 互助| 平南县| 平山县| 慈溪市| 钦州市| 涪陵区| 郓城县| 孟津县| 明水县| 凌云县| 鄂伦春自治旗| 杨浦区| 桃园县| 石城县| 娄底市| 宜兰县| 古浪县| 浑源县| 博野县| 高雄市| 张家川| 荔浦县| 南木林县| 车险| 措美县| 宁都县| 茶陵县| 张家川| 安庆市| 井冈山市| 晋宁县| 绥化市| 龙山县| 大埔县| 仙桃市| 宜昌市| 肥乡县| 克拉玛依市| 区。| 聂拉木县|