usb3.0 HUB 四口和2口原理圖 GL3520 電路圖
上傳時(shí)間: 2022-05-31
上傳用戶:xsr1983
10_視頻教程09_參考資料08_demo07_芯片手冊06_使用教程05_測試固件04_引腳分配03_配套軟件02_原理圖01_用戶手冊AC6102開發(fā)板使用常見問題自助解答貼.pdf - 93.40KB芯航線AC6102_V2型usb3.0開發(fā)板用戶手冊V1.3.pdf - 8.53MBNIOS II 開發(fā)注意點(diǎn)總結(jié).pdf - 2.96MBAC6102_V2 IO介紹.bmp - 11.87MB
上傳時(shí)間: 2022-06-05
上傳用戶:qingfengchizhu
特權(quán)同學(xué) xilinx fpga伴你玩轉(zhuǎn)usb3.0與lvd叢書電子版PDF 本書主要使用Xilinx公司的Artix7 FPGA器件(引出自帶的LVDS接口)和Cypress公司的USB 3.0控制器芯片F(xiàn)X3,以及一些常見的DDR3存儲器、UART電路、擴(kuò)展接口等,由淺入深地引領(lǐng)讀者從板級設(shè)計(jì)、軟件工具、相關(guān)驅(qū)動安裝到基礎(chǔ)的FPGA實(shí)例,從基于FPGA的UART、DDR3、USB 3.0、LVDS傳輸實(shí)例入手,掌握FPGA各種片內(nèi)資源的應(yīng)用以及接口時(shí)序的設(shè)計(jì)。本書基于特定的FPGA開發(fā)平臺,既有足夠的理論知識深度進(jìn)行支撐,也有豐富的例程進(jìn)行實(shí)踐講解,并且穿插著筆者多年FPGA學(xué)習(xí)和開發(fā)過程中的各種經(jīng)驗(yàn)和技巧。對于希望基于FPGA實(shí)現(xiàn)USB 3.0和LVD S開發(fā)的工程師,本書提供的很多實(shí)例都是很好的參考原型,可以幫助其實(shí)現(xiàn)快速系統(tǒng)原型的開發(fā)。
標(biāo)簽: xilinx fpga usb lvds
上傳時(shí)間: 2022-06-11
上傳用戶:wangshoupeng199
GL3523 usb3.1 的原理圖
上傳時(shí)間: 2022-06-14
上傳用戶:jason_vip1
RTS5411 usb3.0 HUB Controller v1.22011年,Realtek(瑞昱)開發(fā)出了業(yè)界公認(rèn)的低功耗,高性能的usb3.0 Hub 主控,RTS5401-GR。它超小的體積(QFN76)和規(guī)范化的設(shè)計(jì)(USB IF認(rèn)證,BC1.2和支持蘋果設(shè)備快充),贏得了行內(nèi)一致認(rèn)可。如今,打磨再打磨,瑞昱在原有的優(yōu)勢基礎(chǔ)上,又新推一款更具性價(jià)比的usb3.0 Hub 主控IC,RTS5411-GR。此款I(lǐng)C的推出目的就是優(yōu)化功耗,提高性能,降低客戶Bom成本。那么,此款主控到底有何改善和更新呢? 眾所周知,目前世面上的Hub 主控,諸如創(chuàng)唯(GL3520) 威盛(VL812) 等等,都需要外掛一顆Flash,把配置文件(Bin文件)燒錄其中,才能控制各個(gè)下行端口的設(shè)置。 而且,還需要一顆降壓IC(5.5~3V to 1.2V)。 如此才能是整塊板子正常工作,達(dá)到設(shè)計(jì)要求。 而現(xiàn)在,RTS5411-GR內(nèi)置Efuse功能,可把Bin程序燒錄到IC內(nèi)部,這樣就省去外掛SPI FLASH,使客戶再次Cost Down. 另外,該IC已內(nèi)置降壓IC(5.5~3V to 1.2V) 因此,在整個(gè)Bom設(shè)計(jì)中,無需再加一顆降壓IC。 上述兩點(diǎn),可以讓整個(gè)Bom節(jié)省大約RMB1.00的成本,這使得客戶的Hub產(chǎn)品更具價(jià)格優(yōu)勢!
上傳時(shí)間: 2022-06-22
上傳用戶:
全新usb3.0Type-C接口工作原理
上傳時(shí)間: 2022-07-10
上傳用戶:
JMS578 usb3.0轉(zhuǎn)sata原廠的內(nèi)部資料
上傳時(shí)間: 2022-07-17
上傳用戶:
資料是usb3.0的HUB,主芯片是VL812,想做3.0HUB的可以看看,經(jīng)典資料,需要ORCAD才能打開,有問題可以聯(lián)系我,這個(gè)批量生產(chǎn)過,可以直接使用,LAYOUT注意差分阻抗,以及電源的處理。
上傳時(shí)間: 2022-07-21
上傳用戶:1208020161
Altera_cyclone III -DDR2-usb3.0(CYusb3014) 開發(fā)套件光盤資料 程序?qū)嵗?硬件參考設(shè)計(jì)
標(biāo)簽: usb3.0
上傳時(shí)間: 2022-07-22
上傳用戶:得之我幸78
隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活性高、支持熱插拔、接口標(biāo)準(zhǔn)化和易于擴(kuò)展等優(yōu)點(diǎn),目前已經(jīng)成為計(jì)算機(jī)外設(shè)接口的主流技術(shù),在計(jì)算機(jī)外圍設(shè)備和消費(fèi)類電子領(lǐng)域正獲得越來越多的應(yīng)用。 @@ 本文基于USB2.0協(xié)議規(guī)范,設(shè)計(jì)了一款支持高速和全速傳輸?shù)腢SB2.0設(shè)備控制器IP核。文中著重介紹了這款設(shè)備控制器IP核的設(shè)計(jì)和FPGA驗(yàn)證工作,詳細(xì)研究并分析了USB2.0規(guī)范,根據(jù)規(guī)范提出了一種USB2.0設(shè)備控制器整體構(gòu)架方案,描述了各個(gè)功能子模塊硬件電路的功能及實(shí)現(xiàn)。從可重用的角度出發(fā),對設(shè)備控制器模塊進(jìn)行優(yōu)化設(shè)計(jì),增加多個(gè)靈活的配置選項(xiàng),根據(jù)不同的應(yīng)用對硬件進(jìn)行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應(yīng)用于各種USB系統(tǒng)。本文還研究了IP核的驗(yàn)證方法,并對所設(shè)計(jì)的USB2.0設(shè)備控制器建立了功能完備的ModelSim仿真驗(yàn)證環(huán)境,搭建了FPGA硬件驗(yàn)證平臺,設(shè)計(jì)了具有AHB接口的設(shè)備控制器和帶有8051的設(shè)備控制器,并分別在FPGA平臺上進(jìn)行了功能驗(yàn)證。 @@ 本文所設(shè)計(jì)的USB2.0設(shè)備控制器IP核可配置性高,使用者可以自由配置所需端點(diǎn)的個(gè)數(shù)以及每個(gè)端點(diǎn)類型等,可以集成于多種USB系統(tǒng)中,適于各類USB設(shè)備的開發(fā)。本課題所取得的成果為USB2.0設(shè)備類的研究和開發(fā)積累了經(jīng)驗(yàn),并為后來實(shí)驗(yàn)室某項(xiàng)目測試芯片的USB數(shù)據(jù)采集提供了參考方案,也為未來usb3.0接口IP核的開發(fā)和應(yīng)用奠定了基礎(chǔ)。 @@關(guān)鍵詞USB2.0控制器;IP核;FPGA;驗(yàn)證
上傳時(shí)間: 2013-06-30
上傳用戶:nanfeicui
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1