The TW9910 is a multi-standard video decoder and encoder chip that is designed for multimedia applications. It uses the mixed-signal 1.8V CMOS technology to provide a low- power integrated solution.
上傳時間: 2013-04-24
上傳用戶:金宜
本文介紹了目前高清數(shù)字電視視頻處理系統(tǒng)的核心器件視頻處理器(Video Processor) 中所采用的主要畫質增強技術,并對這些技術進行了簡要的分析
標簽: 畫質
上傳時間: 2013-05-28
上傳用戶:15510133306
嵌入式系統(tǒng)是以應用為中心,以計算機技術為基礎,軟硬件可裁減,適應應用系統(tǒng),對功能,可靠性,成本,體積,功耗嚴格要求的專用計算機系統(tǒng)[1]。廣泛應用于軍事,信息家電,無線通信設備,消費類電子產品,移動計算平臺等諸多領域,是當今熱門的計算機開發(fā)技術。 隨著科學技術發(fā)展,人們生活水平提高,數(shù)字高清電視逐漸普及,在各大賣場,對銷售過程中展示設備也隨之提出了更高的要求。但據(jù)調查,在中國現(xiàn)有的高清播放系統(tǒng)普遍存在價格昂貴,損耗高,壽命短及外部接口少等缺陷,導致無法普及。 針對這一現(xiàn)狀,本課題設計了一種以嵌入式處理器ARM系列32位嵌入式EM8623芯片為硬件平臺,嵌入式實時操作系統(tǒng)uclinux為系統(tǒng)軟件平臺的高清播放系統(tǒng)。 ARM(Advanced RISC Machines)既是一種處理器架構,又是公司的名稱,該公司主要設計處理器架構,并將其技術授權給其他芯片廠商。該處理器架構具有外型小,性能高等特點,多用于便攜式通訊工具,多媒體數(shù)字式消費類儀器和嵌入式系統(tǒng)解決方案等領域。本課題在充分考慮系統(tǒng)實用性和開發(fā)成本的基礎上,采用EM8623芯片為CPU,片外擴展FLASH和SDRAM存儲器。 uclinux系統(tǒng)從Linux2.0/2.4內核派生而來,雖然是為了支持沒有MMU(虛擬內存管理單元)的處理器而設計,但保留了操作系統(tǒng)的所有特性,為硬件平臺更好地運行提供了保證,也降低了軟件設計復雜度,提高了系統(tǒng)的實時性和靈活性,縮短了開發(fā)周期。 該高清播放系統(tǒng)具有工作時間長,性能穩(wěn)定等特點,采用面向對象和面向過程綜合編程方法,ASM,C,C++多種語言混合編程方式實現(xiàn),使系統(tǒng)具有很高的健壯性和可擴展性。 基于ARM的高清播放系統(tǒng)在現(xiàn)場運行穩(wěn)定可靠,達到了預期的效果和實際要求。而且由于該高清播放系統(tǒng)外接接口豐富(包括常見的HDMI,S-Video,VGA,YPbPr,YCbCr),連接使用方便,所以具有很好的市場價值,可廣泛應用于電視銷售柜臺,化妝品展示柜臺,聯(lián)網(wǎng)廣告機等領域。
標簽: ARM 播放 系統(tǒng)設計
上傳時間: 2013-04-24
上傳用戶:564708051@qq.com
ZigBee 視頻教程 Z-stack 協(xié)議棧 http://www.fuccesso.com.cn/_d270659962.htm-ZigBee Video for Z-stack http
上傳時間: 2013-04-24
上傳用戶:huangzchytems
數(shù)字電視技術和超大規(guī)模深亞微米的系統(tǒng)級芯片設計技術是當前信息產業(yè)中最受關注的兩個方向。它們的交叉就是數(shù)字電視應用中的一系列系統(tǒng)級芯片和超深亞微米專用集成電路。其中信道處理系統(tǒng)及其相關芯片更是集中了數(shù)字信號處理前向糾錯編解碼等數(shù)字電視傳輸?shù)暮诵募夹g,成為設計和開發(fā)整個數(shù)字電視系統(tǒng)的關鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標準,已成為當今世界高技術競爭的焦點,本文正是從這個交叉點上出發(fā)對DVB-H(Digital Video Broadcasting-Handheld)標準中所涉及的信道編碼和調制部分進行了研究,重點分析了信道內編碼部分的硬件優(yōu)化實現(xiàn)。本項目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設計和實現(xiàn),系統(tǒng)所有FPGA硬件電路設計采用了Veillog HDL語言編寫。同時對清華大學數(shù)字電視地面?zhèn)鬏敇藴蔇MB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關鍵技術做了研究,與DVB標準中的相關技術做了對比。 本文首先對DVB.H以及COFDM的相關理論進行介紹和研究。然后針對DVB-H信道編碼調制器中的部分核心算法的FPGA設計和實現(xiàn)進行了詳細的研究工作,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的部分設計等。相應地對DVB-H信道解碼解調器中的部分算法的FPGA設計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學數(shù)字電視地面?zhèn)鬏敇藴蔇MB-T外接收機中頻域和時域解交織模塊的FPGA設計實現(xiàn)做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對所負責的模塊,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的算法進行研究并加以優(yōu)化,建立軟件仿真模型,進行FPGA設計,仿真和實現(xiàn)。
上傳時間: 2013-06-10
上傳用戶:rockjablew
網(wǎng)絡視頻電話系統(tǒng) 這個軟件非常經(jīng)典,這里再次把他放上來是由于我這里編譯和測試都通過,代碼運行正常,非常難得。-Network video phone system software is v
標簽: nettalk
上傳時間: 2013-04-24
上傳用戶:huyiming139
P15V330 in video picel-rate switch applications
標簽: P15V330
上傳時間: 2013-04-24
上傳用戶:關外河山
低密度校驗碼(LDPC,Low Density Parity Check Code)是一種性能接近香農極限的信道編碼,已被廣泛地采用到各種無線通信領域標準中,包括我國的數(shù)字電視地面?zhèn)鬏敇藴省W洲第二代衛(wèi)星數(shù)字視頻廣播標準(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來4G通信系統(tǒng)中的核心技術之一。 當今LDPC碼構造的主流方向有兩個,分別是結合準循環(huán)(QC,Quasi Cyclic)移位結構的單次擴展構造和類似重復累積(RA,Repeat Accumulate)碼構造。相應地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實現(xiàn)簡單,但是吞吐量不高,且不容易構造高性能的好碼。 本文在研究了上述幾種碼構造和編碼算法之后,結合編譯碼器綜合實現(xiàn)的復雜度考慮,提出了一種切實可行的基于二次擴展(Dex,Duplex Expansion)的QC-LDPC碼構造方法,以實現(xiàn)高吞吐量的LDPC碼收發(fā)端;并且充分利用該類碼校驗矩陣準循環(huán)移位結構的特點,結合RU算法,提出了一種新編碼器的設計方案。 基于二次擴展的QC-LDPC碼構造方法,是通過對母矩陣先后進行亂序擴展(Pex,Permutation Expansion)和循環(huán)移位擴展(CSEx,Cyclic Shift Expansion)實現(xiàn)的。在此基礎上,為了實現(xiàn)可變碼長、可變碼率,一般編譯碼器需同時支持多個亂序擴展和循環(huán)移位擴展的擴展因子。本文所述二次擴展構造方法的特點在于,固定循環(huán)移位擴展的擴展因子大小不變,支持多個亂序擴展的擴展因子,使得譯碼器結構得以精簡;構造得到的碼字具有近似規(guī)則碼的結構,便于硬件實現(xiàn);(偽)隨機生成的循環(huán)移位系數(shù)能夠提高碼字的誤碼性能,是對硬件實現(xiàn)和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復用,使得實現(xiàn)復雜度近似與碼長成正比。考慮到吞吐量的要求,新編碼器結構完全拋棄了RU算法中串行的前向替換(FS,F(xiàn)orward Substitution)模塊,同時簡化了流水線結構,由原先RU算法的6級降低為4級;為了縮短編碼延時,設計時安排每一級流水線計算所需的時鐘數(shù)大致相同。 這種碼字構造和編碼聯(lián)合設計方案具有以下優(yōu)勢:相比RU算法,新方案對可變碼長、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節(jié)省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復累積碼結構的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構造更為方便。以上結果都在Xilinx Virtex II pro 70 FPGA上得到驗證。 通過在實驗板上實測表明,上述基于二次擴展的QC-LDPC碼構造和相應的編碼方案能夠實現(xiàn)高吞吐量LDPC碼收發(fā)端,在實際應用中具有很高的價值。 目前,LDPC碼正向著非規(guī)則、自適應、信源信道及調制聯(lián)合編碼方向發(fā)展。跨層聯(lián)合編碼的構造方法,及其對應的編碼算法,也必將成為信道編碼理論未來的研究重點。
上傳時間: 2013-07-26
上傳用戶:qoovoop
伴隨著多媒體顯示和傳輸技術的發(fā)展,人們獲得了越來越高的視聽享受。從傳統(tǒng)的模擬電視,到標清、高清、全高清。與顯示技術發(fā)展結伴而行的是顯示接口技術的發(fā)展,從模擬的AV端子,S-Video和VGA接口,到數(shù)字顯示的DVI接口,技術上經(jīng)歷了一個從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長和支持正版保護等功能,符合當今技術的發(fā)展潮流,一經(jīng)推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設備的標準接口之一,并獲得了越來越廣泛的應用。 從上世紀80年代XILINX發(fā)明第一款FPGA芯片以來,FPGA就以其體系結構和邏輯單元靈活,運算速度快,編程方便等優(yōu)點廣泛應用與IC設計、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個HDMI的接收顯示平臺。針對HDMI帶寬寬,數(shù)據(jù)量大的特點,使用了新型的DDR2 SDRAM作為視頻信號的輸入和輸出緩沖。在硬件板級設計上,針對HDMI和DDR2的相關高速電路,采用了一系列的高速電路設計方法,有效的避免了信號的反射,串擾等不良現(xiàn)象。同時在對HDMI規(guī)范和DDR2 SDRAM時序規(guī)范的深入研究的基礎上,在ALTERA的開發(fā)平臺QUARTUSII上編寫了系統(tǒng)的頂層模塊和相關各功能子模塊,并仿真通過。 論文的主要工作和創(chuàng)新點表現(xiàn)在以下幾個方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲器件DDR2的時序規(guī)范。 2、論文搭建的整個系統(tǒng)相當龐大,涉及到相關的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費了作者大量的時間和精力。 3、論文首次使用FPGA來處理HDMI信號且直接驅動顯示器件,區(qū)別于-般的ASIC方案。 4、論文對高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價值。
標簽: FPGA HDMI 顯示系統(tǒng)
上傳時間: 2013-06-22
上傳用戶:784533221
DVB-S(Digital Video Broadcasting bv Satellite)調制器是符合DVB-S協(xié)議的數(shù)字電視前端設備之一,也滿足我國數(shù)字電視衛(wèi)星廣播標準,該設備可以廣泛應用于數(shù)字電視衛(wèi)星業(yè)務和相關數(shù)字電視業(yè)務。本文主要闡述了基于FPGA實現(xiàn)DVB-S調制器的信道編碼和調制,按功能對DVB-S信道編碼過程進行模塊分解、模塊接口定義,針對每個模塊進行工作原理分析、算法分析、HDL描述、時序仿真及FPGA實現(xiàn);DVB-S調制器的核心是信道編碼和調制部分,利用FPGA在數(shù)字信號處理方面的優(yōu)勢,本文重點對其中的幾個關鍵模塊,包括RS編碼、卷積交織器和卷積穿孔編碼等的實現(xiàn)算法進行了比較詳細的分析,并通過HDL描述和時序仿真來驗證算法正確性;對FPGA各模塊的資源進行了估計、利用Altera公司的Cyclone器件的內部鎖相環(huán)實現(xiàn)ASI信號的接收;最后對整機進行了測試,測試結果表明,本文設計的DVB-S調制器技術指標滿足設計要求。
上傳時間: 2013-04-24
上傳用戶:gmh1314