The visa probes for LabVIEW 7.0 greatly extend the amount of relevant information displayed when using LabVIEW probes on visa refnums. They are used automatically by LabVIEW in place of the generic probe when they are installed.
標簽: information displayed relevant LabVIEW
上傳時間: 2013-12-17
上傳用戶:rocwangdp
使用NI visa驅動開發控制USB設備的技術指南
上傳時間: 2013-12-18
上傳用戶:希醬大魔王
使用visa協議,通過遠程操作對tek3000系列示波器進行控制
上傳時間: 2013-12-12
上傳用戶:cx111111
用于CMU200等儀器控制的visa指令手冊
上傳時間: 2014-11-27
上傳用戶:skhlm
visa卡校驗值CVV及PIN校驗值PVV的計算
上傳時間: 2017-05-29
上傳用戶:米卡
visa 控制儀表的DLL ,讀取一些數據的函數~
上傳時間: 2014-01-12
上傳用戶:zhangliming420
文檔為基于NI-visa與LabVIEW的-USB接口應用設計詳解文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,
標簽: labview
上傳時間: 2022-07-17
上傳用戶:kent
燃料電池電動汽車DC/DC變換器的諸如工作電壓、電流、效率、體積、重量、溫度這些參數指標中溫度參數是一個尤為重要的參數。如何對DC/DC變換器內部多點溫度參數進行實時監測從而為DC/DC變換器提供可靠的溫度參數就成為本課題的直接來源和選題依據。 USB總線具有即插即用、使用方便、易于擴展以及抗干擾能力強等其它總線無法比擬的優點。如今USB已經成為PC上的標準接口,并迅速占領了計算機中、低速外設的市場。而且隨著計算機功能的不斷強大,虛擬儀器技術也在不斷發展。它代表了測量與控制技術的未來發展方向。本課題的研究目的就是希望將USB總線技術和虛擬儀器技術應用到測量系統中,充分利用實驗室現有的資源,設計一個基于USB總線和LabVIEW的多路溫度測試儀。 在了解DC/DC變換器內部主電路的拓撲結構的基礎上,考慮測試系統抗干擾技術,選用擴展了USB功能的微控制器芯片STM32F103和高精度溫度傳感器PT1000完成了基于恒流源的多通道溫度檢測電路原理圖與印刷電路板設計。在學習USB協議和電子芯片數據手冊的基礎上編寫了測試儀的下位機固件程序。通過LabVIEW中的NI—visa開發驅動程序實現上位機與USB設備的通信功能。在LabVIEW虛擬儀器軟件開發平臺中編寫用戶界面并建立合理的報表生成系統,有效存儲數據提供用戶查詢。 直接在LabVIEW環境下通過NI—visa開發能驅動用戶USB系統應用程序,完全避開了以前開發USB驅動程序的復雜性,大大縮短了開發周期,節省了開發成本。設計完畢后對系統進行了軟硬件聯調,通道標定和現場試驗,并進行了精度分析。實驗結果表明課題在這一研究過程中取得了預期的良好結果。
上傳時間: 2013-06-07
上傳用戶:kennyplds
函數發生器又名任意波形發生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術(DDS)。DDS是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續等優點。本文的主要工作是采用SOPC結合虛擬儀器技術,進行DDS智能函數發生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅動程序、visa等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構片上系統,它作為SOC和CPLD/FPGA相結合的一項綜合技術,結合了兩者的優點,集成了硬核或軟核CPU、DSP、鎖相環、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片FPGA芯片上實現了整個函數發生器的硬件集成。 本文就函數發生器的設計制定了整體方案,對軟硬件設計原理及實現方法進行了具體的介紹,包括整個系統的硬件電路,SOPC片上系統和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數發生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統的設置放到計算機上完 成,具有人機界面友好、系統升級方便、節約硬件成本等諸多優勢。同時充分利用了FPGA內部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片FPGA上,改變了傳統的系統設計思路。通過對系統仿真和實際測試,結果表明該智能型函數發生器不僅能產生理想的輸出信號,還具有集成度高、穩定性好和擴展性強等優點。關鍵詞:智能型函數發生器,虛擬儀器,可編程片上系統,直接數字合成技術,NiosⅡ處理器。
上傳時間: 2013-07-09
上傳用戶:zw380105939
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現結構。并主要研究了USB器件端處理器的RTL級實現及FPGA原型驗證、和ASIC實現研究,包括從模型建立、算法仿真、各個模塊的RTL級設計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設計中?! ”疚闹攸c對嵌入式USB器件端處理器的FPGA實現作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數據入FPGA開發板,測試模塊讀入測試數據,發送入PC機的主機端。通過NI-visa充當軟件端,檢驗測試數據的正確。
上傳時間: 2013-07-24
上傳用戶:1079836864