visualDSP 4.5平臺(tái)的ADSP_TS201S datasheet。
標(biāo)簽: visualDSP datasheet ADSP_TS 4.5
上傳時(shí)間: 2014-01-17
上傳用戶:yuanyuan123
visualDSP 4.5平臺(tái)上TS201硬件手冊(cè)。
標(biāo)簽: visualDSP 4.5 201 TS
上傳時(shí)間: 2017-01-14
上傳用戶:181992417
visualDSP 4.5平臺(tái)上的iir簡(jiǎn)單設(shè)計(jì),要結(jié)合TS201開發(fā)板,內(nèi)有詳細(xì)實(shí)驗(yàn)步驟說(shuō)明。
上傳時(shí)間: 2013-12-26
上傳用戶:lht618
使用visualDSP軟件做的視頻采集程序,CPU為blackfin系列
標(biāo)簽: visualDSP blackfin CPU 軟件
上傳時(shí)間: 2017-03-13
上傳用戶:qb1993225
2009.02.13 (Chiron.ylq) ------------------------------ 該工程用于Analog Devices visualDSP++ V5.0開發(fā)環(huán)境下,燒寫Silicon Storage Technology公司SST39VF512/010/020/040系列Flash的Program Load Driver。 1. 文件結(jié)構(gòu) SST39VFXXX.dlb SST39VF512/010/020/040 Flash操作驅(qū)動(dòng) BF533_SST_Flash_Driver.c visualDSP++ v5.0 flash load driver Uart.c 串口驅(qū)動(dòng),用于打印調(diào)試信息 2. 程序信息 ① NUM_SECTORS (BF533_SST_Flash_Driver.c) 參數(shù)在使用前必須正確定義宏SST_FLASH_TYPE (SST39VFXXX.h)以確保正確使用。 ② DEBUG (BF533_SST_Flash_Driver.c) 用于開啟debug功能,當(dāng)定義DEBUG為1后,可以利用全局字符數(shù)組char cDebug[100],打印調(diào)試信息,信息從串口(115200,N,8,1)打出。 #if DEBUG == 1 sprintf(cDebug, "ulStart = d, lCount = d, lStride = d, pnData = 0x x.\r\n", ulStart, lCount, lStride, pnData) UART_TX(cDebug, strlen(cDebug)) return NO_ERR #endif
標(biāo)簽: visualDSP Devices Chiron Analog
上傳時(shí)間: 2013-12-22
上傳用戶:lixinxiang
用匯編語(yǔ)言在visualDSP++4.0實(shí)現(xiàn)的矩陣相乘代碼
標(biāo)簽: visualDSP 4.0 匯編語(yǔ)言 代碼
上傳時(shí)間: 2014-01-25
上傳用戶:ayfeixiao
visualDSP++5.0 的licence破解。 操作簡(jiǎn)單,只需下載后運(yùn)行keygen.exe, 把產(chǎn)生的licence.dat拷貝到你所安裝的visualDSP++5.0 的bin目錄下即可。
標(biāo)簽: visualDSP licence 5.0 破解
上傳時(shí)間: 2013-11-30
上傳用戶:comua
這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對(duì)象,系統(tǒng)硬件設(shè)計(jì)以DSP和FPGA為實(shí)現(xiàn)平臺(tái),采用以DSP實(shí)現(xiàn)其加密算法、以FPGA實(shí)現(xiàn)其外圍電路,對(duì)數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計(jì)。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢(shì),提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計(jì)方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì),同時(shí)對(duì)系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計(jì),并進(jìn)行 PCB設(shè)計(jì)。其次采用從上而下的設(shè)計(jì)方式,對(duì)FPGA實(shí)現(xiàn)的邏輯功能劃分為各個(gè)功能模塊,然后再對(duì)各個(gè)模塊進(jìn)行設(shè)計(jì)、仿真。采用Quartus Ⅱ7.2軟件對(duì)FPGA實(shí)現(xiàn)的邏輯功能進(jìn)行設(shè)計(jì)、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時(shí)鐘頻率達(dá)到229.89MHz,流加密模塊的最高時(shí)鐘頻率達(dá)到331.27MHz,對(duì)于實(shí)際的碼流來(lái)說(shuō),具有比較大的時(shí)序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時(shí)序;包處理模塊實(shí)現(xiàn)對(duì)加密后數(shù)據(jù)的包處理。最后對(duì)條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計(jì)。 ECC設(shè)計(jì)時(shí)采用C語(yǔ)言與匯編語(yǔ)言混合編程,充分利用兩種編程語(yǔ)言的優(yōu)勢(shì)。將ECC 與AES加密算法在visualDSP++3.0開發(fā)環(huán)境下進(jìn)行驗(yàn)證,并下載至ADSP BF-535評(píng)估板上運(yùn)行。輸出結(jié)果表明:有限域運(yùn)算匯編語(yǔ)言編程的實(shí)現(xiàn)方式,其運(yùn)行速度明顯提高, 192位加法提高380個(gè)時(shí)鐘周期,32位乘法提高92個(gè)時(shí)鐘周期;ECC與AES達(dá)到加密要求。上述工作對(duì)數(shù)字電視條件接收系統(tǒng)的設(shè)計(jì)具有實(shí)際的應(yīng)用價(jià)值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs
標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)
上傳時(shí)間: 2013-07-03
上傳用戶:www240697738
目 錄 ADI處理器簡(jiǎn)介 ADI嵌入式處理器產(chǎn)品系列2 市場(chǎng)和應(yīng)用. 3 技術(shù)短訓(xùn)班與大學(xué)計(jì)劃 . 4 在線培訓(xùn) 可視化學(xué)習(xí)與開發(fā). 5 開發(fā)工具 CROSSCORE開發(fā)工具 . . 7 visualDSP++集成開發(fā)環(huán)境 8 擴(kuò)展的開發(fā)工具產(chǎn)品 . 12 CROSSCORE 開發(fā)工具選型表 13 Blackfin和SHARC處理器的軟件模塊 . 14 其它支持 第三方開發(fā)計(jì)劃. . 16 平臺(tái)與參考設(shè)計(jì) . 16 EngineerZone 16 基準(zhǔn). . 17 產(chǎn)品介紹和選型表 Blackfin處理器家族 . . 20 Blackfin處理器家族選型表 . . 22 ADSP-BF504/ADSP-BF504F/ADSP-BF506F . 26 ADSP-BF512/ADSP-BF514/ADSP-BF516/ADSP-BF518 . . 28 ADSP-BF522/ADSP-BF523/ADSP-BF524/ADSP-BF525/ ADSP-BF526/ADSP-BF527 . . 30 ADSP-BF542/ADSP-BF544/ADSP-BF547/ADSP-BF548/ ADSP-BF549 32 ADSP-BF538/ADSP-BF538F . 34 ADSP-BF536/ADSP-BF537 . . 35 ADSP-BF534 37 ADSP-BF561 38 ADSP-BF531/ADSP-BF532 . . 39 ADSP-BF533 41 ADSP-BF535 43 SHARC處理器家族 44 SHARC處理器家族選型表 46 ADSP-21483/ADSP-21486/ADSP-21487/ADSP-21488/ ADSP-21489 48 ADSP-21478/ADSP-21479 . . 50 ADSP-21467/ADSP-21469 . . 52 ADSP-21371/ADSP-21375 . . 54 ADSP-21367/ADSP-21368/ADSP-21369 55 ADSP-21366 57 ADSP-21363/ADSP-21364 . . 58 ADSP-21266 59 ADSP-21262 60 ADSP-21261 61 ADSP-21161N . . 62 ADSP-21160 63 ADSP-21065L . . 64 SigmaDSP音頻處理器 66 SigmaStudio. 66 SigmaDSP產(chǎn)品選型表 . 67 AD1940/AD1941 68 ADAU1401A . 69 ADAU1442/ADAU1445/ADAU1446 . . 70 ADAU1701/ADAU1702 . . 72 ADAU1761 . . 73 ADAU1781 . . 74 SigmaStudio. 75 SigmaDSP評(píng)估板 . . 76 TigerSHARC處理器家族 . . 77 TigerSHARC處理器家族選型表 . . 77 ADSP-TS203 78 ADSP-TS202 79 ADSP-TS201 80 ADSP-TS101 81 ADI補(bǔ)充處理器指南 監(jiān)控器件與數(shù)字信號(hào)處理器 82 電源管理與數(shù)字信號(hào)處理器 84 低功耗立體聲音頻編解碼器 86 單聲道低功耗D類音頻放大器 . . 86 立體聲低功耗D類音頻放大器 . . 86 多通道編解碼器. . 87
標(biāo)簽: DSP 嵌入式處理器 數(shù)字信號(hào)處理器 選型手冊(cè)
上傳時(shí)間: 2013-11-05
上傳用戶:金苑科技
該程序用于采樣頻率的轉(zhuǎn)化,使用visualDSP++開發(fā)環(huán)境開發(fā)的。
上傳時(shí)間: 2015-04-25
上傳用戶:wqxstar
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1