亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx-ISE

  • Xilinx FPGA全局時(shí)鐘資源的使用方法

    目前,大型設(shè)計(jì)一般推薦使用同步時(shí)序電路。同步時(shí)序電路基于時(shí)鐘觸發(fā)沿設(shè)計(jì),對時(shí)鐘的周期、占空比、延時(shí)和抖動(dòng)提出了更高的要求。為了滿足同步時(shí)序設(shè)計(jì)的要求,一般在FPGA設(shè)計(jì)中采用全局時(shí)鐘資源驅(qū)動(dòng)設(shè)計(jì)的主時(shí)鐘,以達(dá)到最低的時(shí)鐘抖動(dòng)和延遲。 FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)鐘緩沖與驅(qū)動(dòng)結(jié)構(gòu),從而使全局時(shí)鐘到達(dá)芯片內(nèi)部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時(shí)延和抖動(dòng)都為最小。為了適應(yīng)復(fù)雜設(shè)計(jì)的需要,Xilinx的FPGA中集成的專用時(shí)鐘資源與數(shù)字延遲鎖相環(huán)(DLL)的數(shù)目不斷增加,最新的 Virtex II器件最多可以提供16個(gè)全局時(shí)鐘輸入端口和8個(gè)數(shù)字時(shí)鐘管理模塊(DCM)。與全局時(shí)鐘資源相關(guān)的原語常用的與全局時(shí)鐘資源相關(guān)的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標(biāo)簽: Xilinx FPGA 全局時(shí)鐘資源

    上傳時(shí)間: 2014-01-01

    上傳用戶:maqianfeng

  • ZBT SRAM控制器參考設(shè)計(jì),xilinx提供VHDL代碼

    ZBT SRAM控制器參考設(shè)計(jì),xilinx提供VHDL代碼 Description:   Contains the following files     readme.txt appnote_zbtp.vhd appnote_zbtf.vhd appnote_zbt.ucf Platform:   All Installation/Use:   Use 'unzip' on the .zip file and 'gunzip' followed by 'tar -xvf' on the .tar.gz file.

    標(biāo)簽: xilinx SRAM VHDL ZBT

    上傳時(shí)間: 2013-11-24

    上傳用戶:31633073

  • USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 us

    USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 usb xilinx vhdl ;  This program is free software; you can redistribute it and/or modify ;  it under the terms of the GNU General Public License as published by ;  the Free Software Foundation; either version 2 of the License, or ;  (at your option) any later version. ;      ;  This program is distributed in the hope that it will be useful, ;  but WITHOUT ANY WARRANTY; without even the implied warranty of ;  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the ;  GNU General Public License for more details. ;      ;  You should have received a copy of the GNU General Public License ;  along with this program; if not, write to the Free Software ;  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.

    標(biāo)簽: xilinx VHDL USB us

    上傳時(shí)間: 2013-10-12

    上傳用戶:windgate

  • UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼

    UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders:  \vhdl_source  -- Source VHDL files:      uart.vhd  - top level file      txmit.vhd - transmit portion of uart      rcvr.vhd -  - receive portion of uart \vhdl_testfixture  -- VHDL Testbench files. This files only include the testbench behavior, they         do not instantiate the DUT. This can easily be done in a top-level VHDL          file or a schematic. This folder contains the following files:      txmit_tb.vhd  -- Test bench for txmit.vhd.      rcvr_tf.vhd  -- Test bench for rcvr.vhd.

    標(biāo)簽: UART Xilinx VHDL 參考設(shè)計(jì)

    上傳時(shí)間: 2013-11-07

    上傳用戶:jasson5678

  • 用Xilinx CPLD作為電機(jī)控制器

    用Xilinx CPLD作為電機(jī)控制器

    標(biāo)簽: Xilinx CPLD 電機(jī)控制器

    上傳時(shí)間: 2013-10-27

    上傳用戶:lanhuaying

  • 基于FPGA的10M/100M以太網(wǎng)控制器的設(shè)計(jì)

    介紹了一種10M/ 100M 以太網(wǎng)控制器的實(shí)現(xiàn)方法,該控制器以FIFO 作為幀緩存,通過程序設(shè)計(jì)實(shí)現(xiàn)10M/ 100M 自適應(yīng),設(shè)計(jì)中采用WS 接口,提高了設(shè)計(jì)的靈活行,可以實(shí)現(xiàn)與其他SOC 的互連[1 ] ,該設(shè)計(jì)采用VerilogHDL 硬件描述語言編程,基于ISE 開發(fā)環(huán)境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上實(shí)現(xiàn)。關(guān)鍵詞:以太網(wǎng)MAC;10M/ 100M; FPGA ;VerilogHDL

    標(biāo)簽: FPGA 100 10 以太網(wǎng)控制器

    上傳時(shí)間: 2013-10-18

    上傳用戶:liglechongchong

  • 基于RocketIO的高速串行協(xié)議設(shè)計(jì)與實(shí)現(xiàn)

    采用Xilinx 公司Virtex- II Pro 系列FPGA 內(nèi)嵌得SERDES 模塊———RocketIO 作為高速串行協(xié)議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實(shí)現(xiàn)了兩板間基于數(shù)據(jù)幀的簡單高速串行傳輸, 并在ISE 環(huán)境中對整個(gè)協(xié)議進(jìn)行了仿真, 當(dāng)系統(tǒng)頻率為100MHz, 串行速率在2Gbps 時(shí), 在驗(yàn)證板上用chipscope 抓取的數(shù)據(jù)表明能夠?qū)崿F(xiàn)兩板間數(shù)據(jù)的高速無誤串行傳輸。關(guān)鍵詞: RocketIO;高速串行傳輸;SERDES;協(xié)議

    標(biāo)簽: RocketIO 高速串行 協(xié)議設(shè)計(jì)

    上傳時(shí)間: 2013-10-21

    上傳用戶:xy@1314

  • 千兆以太網(wǎng)SOPC系統(tǒng)的實(shí)現(xiàn)

    網(wǎng)絡(luò)正在成為當(dāng)今社會(huì)通用通信的骨干力量,現(xiàn)代化的設(shè)備迫切需要解決如何簡潔高速的接入問題。涉及了基于FPGA 的嵌入式技術(shù)。簡要介紹了使用Xilinx 的EDK 和ISE 等工具的設(shè)計(jì)流程和設(shè)計(jì)實(shí)現(xiàn)支持TCP/ IP 協(xié)議的10M/ 100M/ 1000M以太網(wǎng)SOPC 系統(tǒng)的工程實(shí)例,并對涉及的關(guān)鍵技術(shù)進(jìn)行了說明,列出了實(shí)物系統(tǒng)的指標(biāo)測試結(jié)果。關(guān)鍵詞 FPGA;EDK;SOPC;嵌入式開發(fā);EMAC;PowePc

    標(biāo)簽: SOPC 千兆以太網(wǎng)

    上傳時(shí)間: 2013-11-16

    上傳用戶:66666

  • 基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計(jì)與實(shí)現(xiàn)

    隨著FPGA技術(shù)的發(fā)展,F(xiàn)PGA設(shè)計(jì)已不再只是硬件電路的設(shè)計(jì),而是包含處理器、外圍組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時(shí)在處理器中編程完成嵌入式代碼的FPGA“軟”設(shè)計(jì)。與傳統(tǒng)的主要基于硬件描述語言進(jìn)行FPGA設(shè)計(jì)開發(fā)不同,本文在電路設(shè)計(jì)軟件Altium Designer開發(fā)環(huán)境下,結(jié)合Xilinx公司的ISE設(shè)計(jì)軟件,在Altium Designer的創(chuàng)新電子設(shè)計(jì)平臺NanoBoard 3000上,設(shè)計(jì)實(shí)現(xiàn)了基于Altium Designer特有的系統(tǒng)級設(shè)計(jì)方法OpenBus系統(tǒng)的32位處理器控制LED的FPGA嵌入式設(shè)計(jì)。

    標(biāo)簽: OpenBus FPGA 嵌入式設(shè)計(jì)

    上傳時(shí)間: 2013-11-09

    上傳用戶:亞亞娟娟123

  • 針對Xilinx FPGA的電源解決方案

    Abstract: Field-programmable gate arrays (FPGAs) are used in a wide variety of applications and end markets, including digital signalprocessing, medical imaging, and high-performance computing. This application note outlines the issues related to powering FPGAs.It also discusses Maxim's solutions for powering Xilinx® FPGAs.

    標(biāo)簽: Xilinx FPGA 電源解決方案

    上傳時(shí)間: 2013-12-16

    上傳用戶:haohaoxuexi

主站蜘蛛池模板: 南宁市| 天台县| 军事| 类乌齐县| 确山县| 错那县| 枣强县| 和政县| 苍梧县| 自贡市| 拜泉县| 阿克| 鹤壁市| 依安县| 新乐市| 江城| 丰台区| 南康市| 正蓝旗| 江孜县| 手游| 石家庄市| 烟台市| 高要市| 醴陵市| 天全县| 都兰县| 澄江县| 同心县| 且末县| 贡嘎县| 滁州市| 丹江口市| 黎城县| 宜兰市| 河津市| 临泉县| 济南市| 沈丘县| 海原县| 阳高县|