亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx-ISE

  • 在文件夾YL2440_CPLD中有做好的CPLD工程

    在文件夾YL2440_CPLD中有做好的CPLD工程,請用Xilinx ISE 6.2打開.

    標簽: CPLD 2440 YL 工程

    上傳時間: 2013-08-26

    上傳用戶:cainaifa

  • 在利用FPGA實現數字信號處理方面

    在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進行了仿真。

    標簽: FPGA 數字信號處理 方面

    上傳時間: 2013-08-30

    上傳用戶:宋桃子

  • 基于FPGA的數據采集系統設計

    設計了一個基于FPGA的數據采集系統,并用Verilog HDL語言作為描述語言實現了對TLC0820的采樣控制和FPGA的數據處理等過程的控制,以Xilinx ISE 9.1i軟件為平臺,進行了設計輸入、分析與綜合、仿真與驗證等過程仿真實現了這一系統。

    標簽: FPGA 數據采集 系統設計

    上傳時間: 2013-10-08

    上傳用戶:13686209316

  • Verilog HDL的PLI子程序接口

    Verilog HDL的PLI子程序接口,用于與用戶C程序在2個方向上傳輸數據,可用xilinx ISE,quartusii或modelsim仿真,

    標簽: Verilog HDL PLI 程序接口

    上傳時間: 2013-12-09

    上傳用戶:kr770906

  • 運算器的實現

    運算器的實現,即實驗指導書中的實驗一,文件中包含有原代碼及端口設置(可變),用vrilog HDL編程,Xilinx ISE 6仿真,并在實際電路中得到實現.

    標簽: 運算器

    上傳時間: 2015-07-25

    上傳用戶:hzy5825468

  • 交通燈狀態機的實現

    交通燈狀態機的實現,用verilog HDL編程,Xilinx ISE 6仿真,在實際電路中得到驗證.

    標簽: 交通燈 狀態

    上傳時間: 2015-07-25

    上傳用戶:xg262122

  • 在利用FPGA實現數字信號處理方面

    在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進行了仿真。

    標簽: FPGA 數字信號處理 方面

    上傳時間: 2015-08-14

    上傳用戶:wsf950131

  • 本系統使用VHDL語言進行設計

    本系統使用VHDL語言進行設計,采用自上向下的設計方法。目標器件選用Xilinx公司的FPGA器件,并利用Xilinx ISE 7.1 進行VHDL程序的編譯與綜合,然后用Modelsim Xilinx Edition 6.1進行功能仿真和時序仿真。

    標簽: VHDL 語言

    上傳時間: 2016-01-21

    上傳用戶:541657925

  • xilinx ISE設計開發套件

    一個用vhdl編程的軟件可以學習一下。這個軟件很不錯

    標簽: xilinx ISE設計開發套件

    上傳時間: 2015-05-25

    上傳用戶:impossiblexu

  • 微弱信號檢測與辨識機制研究

    微弱信號檢測的目的是從噪聲中提取有用信號,或用一些新技術和新方法來提高檢測系統輸出信號的信噪比。本文簡要分析了常用的微弱信號檢測理論,對小波變換的微弱信號檢測原理進行了進一步的分析。然后提出了微弱信號檢測系統的軟硬件設計,在闡述了系統的整體設計的基礎上,對電路所選芯片的結構和性能進行了簡單的介紹,選用了具有14位分辨率的4路并行A/D轉換器AD7865作為模數轉換器,且選用Xilinx公司的Spartan-3系列FPGA邏輯器件作為控制器,控制整個系統的各功能模塊。同時,利用FPGA設計了先入先出存儲器,充分利用系統資源,降低了外圍電路的復雜度,為電路調試及制板帶來了極大的方便,且提升了系統的采集速度和集成度。系統的軟件設計采用Verilog HDL語言編程,在Xilinx ISE軟件開發平臺上完成編譯和綜合,并選用ModelSim SE 6.0完成了波形仿真。關鍵詞:微弱信號檢測;信號調理:FPGA:AD7865;Verilog HDL信息時代需要獲取許多有用的信息,多數科學研究及工程應用技術所需的信息都是通過檢測的方法來獲取的。若被檢測的信號非常微弱,就很容易被噪聲湮沒,那么很難有效的從噪聲中檢測出有用信號。微弱信號在絕對意義上是指信號本身非常微弱,而在相對意義上是指信號相對于強背景噪聲而言的非常微弱,也就是指信噪比極低。人們進行長期的研究工作來檢測被噪聲所覆蓋的微弱信號,分析噪聲產生的原因以及規律,且研究被測信號的特點、相關性以及噪聲統計特性,從而研究出從背景噪聲中檢測有用信號的方法。1微弱信號檢測(Weak Signal Detection)技術2.3.41主要是提高信號的信噪比,從噪聲中檢測出有用的微弱信號。對于這些微弱的被測量(如:微振動、微流量、微壓力、微溫差、弱光、弱磁、小位移、小電容等),大多數都是利用相應的傳感器將微弱信號轉換為微弱電流或者低電壓,再經過放大器將其幅度放大到預期被測量的大小。

    標簽: 微弱信號檢測

    上傳時間: 2022-06-18

    上傳用戶:canderile

主站蜘蛛池模板: 全椒县| 襄垣县| 宁乡县| 离岛区| 秦安县| 武城县| 兰考县| 河西区| 浮山县| 武宁县| 鱼台县| 盱眙县| 策勒县| 万盛区| 清新县| 巴东县| 广宁县| 利津县| 永春县| 纳雍县| 泰顺县| 白朗县| 定远县| 迁西县| 兴文县| 思茅市| 广饶县| 常德市| 西林县| 蕉岭县| 景东| 鸡西市| 甘谷县| 台安县| 睢宁县| 大庆市| 博客| 明光市| 徐水县| 和龙市| 天祝|