亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx-XUPV

  • xilinx公司的7系列FPGA應(yīng)用指南

       本文是關(guān)于 xilinx公司的7系列FPGA應(yīng)用指南。 xilinx公司的7系列FPGA包括3個(gè)子系列,Artix-7、 Kintex-7和Virtex-7。本資料就是對這3各系列芯片的介紹。    下表是xilinx公司的7系列FPGA芯片容量對比表

    標(biāo)簽: xilinx FPGA 應(yīng)用指南

    上傳時(shí)間: 2013-11-19

    上傳用戶:31633073

  • Xilinx FPGA設(shè)計(jì)實(shí)例介紹

      電子發(fā)燒友網(wǎng):針對目前電子發(fā)燒友網(wǎng)舉辦的“玩轉(zhuǎn)FPGA:iPad2,賽靈思開發(fā)板等你拿”,小編在電話回訪過程中留意到有很多參賽選手對Xilinx 公司的FPGA及其設(shè)計(jì)流程不是很熟悉,所以特意在此整理了一些相關(guān)知識(shí),希望對大家有所幫助。當(dāng)然也希望Xilinx  FPGA愛好者能跟我們一起來探討學(xué)習(xí)!   本文主要幫助大家熟悉利用ISE進(jìn)行Xilinx 公司FPGA 代碼開發(fā)的基本流程。主要是幫助初學(xué)者了解和初步掌握 ISE 的使用,不需要 FPGA 的開發(fā)基礎(chǔ),所以對每個(gè)步驟并不進(jìn)行深入的討論。 圖 實(shí)例顯示成果圖

    標(biāo)簽: Xilinx FPGA 設(shè)計(jì)實(shí)例

    上傳時(shí)間: 2013-11-06

    上傳用戶:時(shí)代將軍

  • 成為Xilinx FPGA設(shè)計(jì)專家(基礎(chǔ)篇)

      之前也一直在做關(guān)于Xilinx FPGA各個(gè)方面的文章,但是總體而言就顯得有些雜,總希望能有人能整理一下便于查閱;另外針對目前電子發(fā)燒友網(wǎng)舉辦的“玩轉(zhuǎn)FPGA:iPad2,賽靈思開發(fā)板等你拿”,小編在電話回訪過程中留意到有很多參賽選手對Xilinx 公司的FPGA及其設(shè)計(jì)流程不是很熟悉,所以想了想,最終還是決定自己動(dòng)手整合一下。一方面給自己梳理梳理相關(guān)知識(shí)架構(gòu),另一方面的話,跟大家分享分享,希望對大家有所幫助,當(dāng)然更加希望Xilinx? FPGA工程師/愛好者能跟我們一起來探討學(xué)習(xí)!《成為Xilinx FPGA設(shè)計(jì)專家》這本電子書,計(jì)劃分為3大部分:基礎(chǔ)篇、提升篇、高級(jí)篇。   當(dāng)然這里講的就是《成為Xilinx FPGA設(shè)計(jì)專家》(基礎(chǔ)篇)。本電子書主要論述了等相關(guān)內(nèi)容。本電子書旨在解決工程師日常設(shè)計(jì)中所需的基礎(chǔ)知識(shí),希望這本電子書可以對各位Xilinx? FPGA工程師/愛好者有所幫助。

    標(biāo)簽: Xilinx FPGA

    上傳時(shí)間: 2013-11-02

    上傳用戶:q986086481

  • Xilinx FPGA模擬方案產(chǎn)品指南

        從消費(fèi)類電子到工業(yè)、電信基礎(chǔ)架構(gòu)設(shè)備,F(xiàn)PGA與連接外面世界的模擬及混合信號(hào)IC如影隨形,當(dāng)系統(tǒng)中需要多個(gè)關(guān)鍵元件實(shí)現(xiàn)數(shù)據(jù)采集和處理功能時(shí),您可以考慮是否選擇FPGA更實(shí)惠?如何確定哪些器件最適合您的應(yīng)用,而且它們之間的協(xié)同工作能力更強(qiáng)呢? Xilinx FPGA模擬方案產(chǎn)品指南將為您解答疑惑……  

    標(biāo)簽: Xilinx FPGA 模擬方案 產(chǎn)品指南

    上傳時(shí)間: 2013-11-04

    上傳用戶:gy592333

  • 基于Xilinx+FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)-程序

    《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)》附帶的代碼

    標(biāo)簽: Xilinx FPGA OFDM 通信系統(tǒng)

    上傳時(shí)間: 2014-01-10

    上傳用戶:15501536189

  • Xilinx-Spartan6 FPGA實(shí)現(xiàn)MultiBoot

    通過Xilinx Spartan-6 FPGA 的Multiboot特性,允許用戶一次將多個(gè)配置文件下載入Flash中,根據(jù)不同時(shí)刻的需求,在不掉電重啟的情況下,從中選擇一個(gè)來重配置FPGA,實(shí)現(xiàn)不同功能,提高器件利用率,增加系統(tǒng)安全性,降低系統(tǒng)成本。

    標(biāo)簽: Xilinx-Spartan MultiBoot FPGA

    上傳時(shí)間: 2013-11-04

    上傳用戶:z1191176801

  • WP374 Xilinx FPGA的部分重配置

    WP374 Xilinx FPGA的部分重配置

    標(biāo)簽: Xilinx FPGA 374 WP

    上傳時(shí)間: 2013-11-11

    上傳用戶:zhaoke2005

  • XAPP503-針對Xilinx器件的SVF和XSVF文件格式

    This application note provides users with a general understanding of the SVF and XSVF fileformats as they apply to Xilinx devices. Some familiarity with IEEE STD 1149.1 (JTAG) isassumed. For information on using Serial Vector Format (SVF) and Xilinx Serial Vector Format(XSVF) files in embedded programming applications

    標(biāo)簽: Xilinx XAPP XSVF 503

    上傳時(shí)間: 2013-10-21

    上傳用戶:tiantwo

  • 基于Xilinx FPGA的雙輸出DC/DC轉(zhuǎn)換器解決方案

      Xilinx FPGAs require at least two power supplies: VCCINTfor core circuitry and VCCO for I/O interface. For the latestXilinx FPGAs, including Virtex-II Pro, Virtex-II and Spartan-3, a third auxiliary supply, VCCAUX may be needed. Inmost cases, VCCAUX can share a power supply with VCCO.The core voltages, VCCINT, for most Xilinx FPGAs, rangefrom 1.2V to 2.5V. Some mature products have 3V, 3.3Vor 5V core voltages. Table 1 shows the core voltagerequirement for most of the FPGA device families. TypicalI/O voltages (VCCO) vary from 1.2V to 3.3V. The auxiliaryvoltage VCCAUX is 2.5V for Virtex-II Pro and Spartan-3, andis 3.3V for Virtex-II.

    標(biāo)簽: Xilinx FPGA DC 輸出

    上傳時(shí)間: 2013-10-22

    上傳用戶:liu999666

  • WP312-Xilinx新一代28nm FPGA技術(shù)簡介

    Xilinx Next Generation 28 nm FPGA Technology Overview Xilinx has chosen 28 nm high-κ metal gate (HKMG) highperformance,low-power process technology and combined it with a new unified ASMBL™ architecture to create a new generation of FPGAs that offer lower power and higher performance. These devices enable unprecedented levels of integration and bandwidth and provide system architects and designers a fully programmable alternative to ASSPs and ASICs.

    標(biāo)簽: Xilinx FPGA 312 WP

    上傳時(shí)間: 2014-12-28

    上傳用戶:zhang97080564

主站蜘蛛池模板: 凤阳县| 怀宁县| 泾阳县| 阿鲁科尔沁旗| 原平市| 上思县| 修武县| 鄂州市| 兴宁市| 广水市| 晋宁县| 若尔盖县| 新田县| 日喀则市| 唐河县| 衡水市| 濮阳县| 皋兰县| 新民市| 屏南县| 从化市| 仁怀市| 通道| 阿克| 沐川县| 甘泉县| 土默特右旗| 新野县| 昆山市| 姜堰市| 古浪县| 黔江区| 连州市| 甘洛县| 休宁县| 襄城县| 丰城市| 营山县| 南乐县| 靖江市| 横山县|