亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

安全芯片

安全芯片就是可信任平臺模塊,是一個(gè)可獨(dú)立進(jìn)行密鑰生成、加解密的裝置,內(nèi)部擁有獨(dú)立的處理器和存儲單元,可存儲密鑰和特征數(shù)據(jù),為電腦提供加密和安全認(rèn)證服務(wù)。用安全芯片進(jìn)行加密,密鑰被存儲在硬件中,被竊的數(shù)據(jù)無法解密,從而保護(hù)商業(yè)隱私和數(shù)據(jù)安全。
  • 本段代碼在32位信息安全芯片 HT32A256上實(shí)現(xiàn)了 RSA加密算法

    本段代碼在32位信息安全芯片 HT32A256上實(shí)現(xiàn)了 RSA加密算法,對開發(fā)USBKEY有幫助

    標(biāo)簽: A256 256 32A RSA

    上傳時(shí)間: 2016-07-16

    上傳用戶:talenthn

  • 國網(wǎng)配電終端安全芯片SC1187Y產(chǎn)品手冊

    國網(wǎng)配電終端安全芯片SC1187Y產(chǎn)品手冊,對要做國網(wǎng)終端加密功能的人很有用。

    標(biāo)簽: 國網(wǎng)配電終端安

    上傳時(shí)間: 2022-05-02

    上傳用戶:bluedrops

  • MH1902芯片簡介

    MH1902芯片簡介MH1902 芯片使用 SC300 安全核處理器。充分利用其卓越的架構(gòu)特性、高性能和超低 的成本,在提供高性能的同時(shí),還提供安全、節(jié)能的解決方案。 芯片內(nèi)置硬件安全加密模塊,支持多種加密安全算法,包括 DES、TDES、AES、RSA、 SHA、國密等主流加密算法。芯片硬件還支持多種攻擊檢測功能,符合金融安全設(shè)備標(biāo)準(zhǔn)。 芯片內(nèi)部包含安全 BOOT 程序,支持下載、啟動時(shí)對固件 RSA 簽名校驗(yàn)。芯片內(nèi)建 512KB 安全 Flash、64KB SRAM 和 4KB OTP 存儲區(qū)。同時(shí)片內(nèi)還集成了豐富的外設(shè)資源, 所有外設(shè)驅(qū)動軟件兼容目前主流安全芯片軟件接口并符合 ARM CMSIS 規(guī)范,用戶可在現(xiàn) 有方案基礎(chǔ)上進(jìn)行快速開發(fā)和移植。 采用先進(jìn)的制造工藝,使本款芯片可以提供更高的主頻和更低的功耗。功能特性 ? ARM SecurCore? SC300?核心 ? 32-bit RISC Core(ARMv7-M) ? MPU 內(nèi)存保護(hù)單元 ? 96/72Mh 主頻(1、2、4 分頻可調(diào))

    標(biāo)簽: MH1902 安全芯片 加密芯片

    上傳時(shí)間: 2022-03-30

    上傳用戶:

  • GM6256 指紋平臺微控制器

    GM6256 是一款集指紋快速匹配、低功耗以及安全功能的高性能 MCU((Microcontroller Unit),提升了產(chǎn)品的綜合用戶體驗(yàn)及安全級別。GM6256 具有豐富的片上外設(shè),支持 2 個(gè) QSPI Master(其中一個(gè)為 Flash 控制器),1 個(gè)SPI Master,1 個(gè) SPI Slave 以及 1 個(gè) I2C Master,最多 3 個(gè) UART。GM6256 最高工作主頻達(dá)到 144MHz,在低功耗模式下工作頻率可降低到 32kHz 以減少工作電流。極低的待機(jī)功耗也是GM6256 的主要特點(diǎn),Deepsleep 模式電流可以達(dá)到 3uA,最多支持三個(gè)管腳喚醒和實(shí)時(shí)時(shí)鐘定時(shí)喚醒。GM6256 采用 QFN60 封裝,主要面向智能門鎖市場。GM6256 安全芯片通過了 ISCCC 中國信息安全認(rèn)證中心 EAL4+安全認(rèn)證,內(nèi)嵌了對稱加密 AES、HMAC-SHA256 和非對稱 ECC/RSA 算法,真隨機(jī)數(shù)模塊,密鑰管理,訪問控制和電壓、溫度、光安全傳感器。采用模數(shù)混合技術(shù)設(shè)計(jì),內(nèi)部集成多種功能的模擬模塊,減少外圍電路設(shè)計(jì),有效降低板級系統(tǒng)的成本。

    標(biāo)簽: gm6256 指紋平臺微控制器

    上傳時(shí)間: 2022-07-09

    上傳用戶:

  • 中興集成電路(ZTEIC)最新開發(fā)的用于安全領(lǐng)域的專用SoC系列芯片介紹。

    中興集成電路(ZTEIC)最新開發(fā)的用于安全領(lǐng)域的專用SoC系列芯片介紹。

    標(biāo)簽: ZTEIC SoC 中興 集成電路

    上傳時(shí)間: 2013-12-29

    上傳用戶:x4587

  • SATA2.0硬盤加解密接口芯片數(shù)據(jù)通路的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    SATA接口是新一代的硬盤串行接口標(biāo)準(zhǔn),和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊(duì)列)、端口復(fù)用器、交錯(cuò)啟動等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點(diǎn),SATA硬盤業(yè)已被廣泛的使用于各種企業(yè)級和個(gè)人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關(guān)注。由于在加密時(shí)需要實(shí)時(shí)處理大量的數(shù)據(jù),所以對硬盤數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結(jié)合起來進(jìn)行設(shè)計(jì)和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計(jì)具有重要的使用價(jià)值和研究價(jià)值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對系統(tǒng)設(shè)計(jì)中各個(gè)層次中涉及的關(guān)鍵問題進(jìn)行了闡述。其次,本論文對ATA協(xié)議和命令進(jìn)行了詳細(xì)的解釋和分析,并針對設(shè)計(jì)中涉及的命令和對其做出的修改進(jìn)行了說明。接著,本論文對SATA2.0加解密控制芯片的系統(tǒng)設(shè)計(jì)進(jìn)行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計(jì)中的難點(diǎn)問題并給出解決問題的方法。然后,對系統(tǒng)數(shù)據(jù)通路的各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行詳盡的闡述,并給出各個(gè)模塊的驗(yàn)證結(jié)果。最后,本文簡要的介紹了驗(yàn)證平臺搭建和測試環(huán)境、測試方法等問題,并分析測試結(jié)果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進(jìn)行測試,目前工作正常,性能良好,已經(jīng)達(dá)到項(xiàng)目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計(jì)與實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: SATA FPGA 2.0

    上傳時(shí)間: 2013-04-24

    上傳用戶:JIUSHICHEN

  • USB20加密接口芯片的設(shè)計(jì)及其FPGA驗(yàn)證.rar

    信息安全在當(dāng)今的社會生產(chǎn)生活中已經(jīng)被廣為關(guān)注,對敏感信息進(jìn)行加密是提高信息安全性的一種常見的和有效的手段。 常見的加密方法有軟件加密和硬件加密。軟件加密的方法因?yàn)榧用芩俣鹊汀踩圆钜约鞍惭b不便,在一些高端或主流的加密處理中都采用硬件加密手段對數(shù)據(jù)進(jìn)行處理。硬件加密設(shè)備如加密狗和加密卡已經(jīng)廣泛地應(yīng)用于信息加密領(lǐng)域當(dāng)中。 但是加密卡和加密狗因?yàn)椴捎玫氖嵌嘈酒Y(jié)構(gòu),即采用獨(dú)立的USB通信芯片和獨(dú)立的加密芯片來分別實(shí)現(xiàn)數(shù)據(jù)的USB傳輸和加密功能,如果在USB芯片和加密芯片之間進(jìn)行數(shù)據(jù)竊聽的話,很輕易地就可以獲得未加密的明文數(shù)據(jù)。作者提出了一種新的基于單芯片實(shí)現(xiàn)的USB加密接口芯片的構(gòu)想,采用一塊芯片實(shí)現(xiàn)數(shù)據(jù)的USB2.0通信和AES加密功能,命名為USB2.0加密接口芯片。 USB2.0加密接口芯片采用了USB2.0接口標(biāo)準(zhǔn)和AES加密算法。該加密芯片可以實(shí)現(xiàn)與主機(jī)的快速通信,具有快速的密碼處理能力,對外提供USB接口,支持基于USB密碼載體的自身安全初始化方式。 根據(jù)設(shè)計(jì)思想,課題研究并設(shè)計(jì)了USB2.0加密接口芯片的總體硬件架構(gòu),設(shè)計(jì)了USB模塊和AES加密模塊。為了解決USB通信模塊與AES加密模塊之間存在的數(shù)據(jù)處理單元匹配以及速度匹配問題,本文設(shè)計(jì)了AESUSB緩沖器,優(yōu)化了AES有限域加密算法。最后,利用VerilogHDL語言在FPGA芯片上實(shí)現(xiàn)了USB2.0加密接口芯片的功能,并在此基礎(chǔ)之上對加密芯片的通信和加密性能進(jìn)行了測試和驗(yàn)證。

    標(biāo)簽: FPGA USB 20

    上傳時(shí)間: 2013-05-24

    上傳用戶:黃華強(qiáng)

  • FPGA芯片關(guān)鍵電路設(shè)計(jì).rar

    現(xiàn)場可編程門陣列(FPGA)器件是能通過對其進(jìn)行編程實(shí)現(xiàn)具有用戶規(guī)定功能的電路,特別適合集成電路的新品開發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來,F(xiàn)PGA的發(fā)展非常迅速,但目前國內(nèi)廠商所使用的FPGA芯片主要還是從國外進(jìn)口,這種狀況除了給生產(chǎn)廠家?guī)砗艽蟮某杀緣毫σ酝猓瑫r(shí)也影響到國家信息產(chǎn)業(yè)的保密和安全問題,因此在國內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢。 基于上述現(xiàn)實(shí)狀況及國內(nèi)市場的巨大需求,中國電子科技集團(tuán)公司第58研究所近年來對FPGA進(jìn)行了專項(xiàng)研究,本論文正是作為58所專項(xiàng)的一部分研究工作的總結(jié)。本文深入研究了FPGA的相關(guān)設(shè)計(jì)技術(shù),并進(jìn)行了實(shí)際的FPGA器件設(shè)計(jì),研究工作的重點(diǎn)是在華潤上華(CSMC)0.5μm標(biāo)準(zhǔn)CMOS工藝基礎(chǔ)上進(jìn)行具有6000有效門的FPGA的電路設(shè)計(jì)與仿真。 論文首先闡述了可編程邏輯器件的基本結(jié)構(gòu),就可編程邏輯器件的發(fā)展過程及其器件分類,對可編程只讀存儲器、現(xiàn)場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復(fù)雜PLD等的基本結(jié)構(gòu)特點(diǎn)進(jìn)行了討論。接著討論了FPGA的基本結(jié)構(gòu)與分類及它的編程技術(shù),另外還闡述了FPGA的集成度和速率等相關(guān)問題。并根據(jù)實(shí)際指標(biāo)要求確定本文研究目標(biāo)FPGA的基本結(jié)構(gòu)和它的編程技術(shù),在華潤上華0.5μm標(biāo)準(zhǔn)CMOS工藝的基礎(chǔ)上,進(jìn)行一款FPGA芯片的設(shè)計(jì)研究工作。進(jìn)行了可編程邏輯單元的基本結(jié)構(gòu)的設(shè)計(jì),并用CMOS邏輯和NMOS傳輸管邏輯實(shí)現(xiàn)了函數(shù)發(fā)生器、快速進(jìn)位鏈和觸發(fā)器的電路設(shè)計(jì),并對其進(jìn)行了仿真,達(dá)到了預(yù)期的目標(biāo)。

    標(biāo)簽: FPGA 芯片 電路設(shè)計(jì)

    上傳時(shí)間: 2013-08-01

    上傳用戶:baitouyu

  • 基于ARM的煤礦安全系統(tǒng)設(shè)計(jì)

    本文提出的煤礦安全系統(tǒng)由基站、基站控制器、控制中心和安全信息終端組成。本系統(tǒng)能夠?qū)崟r(shí)動態(tài)監(jiān)測瓦斯等有害氣體濃度,能夠人機(jī)聯(lián)防監(jiān)測礦道中可能存在的安全隱患。井下采用CAN有線網(wǎng)絡(luò)和Zigbee無線網(wǎng)絡(luò)相結(jié)合的混合組網(wǎng)方式,通過礦工攜帶的安全信息終端使監(jiān)測網(wǎng)延伸到每個(gè)采掘工作面,實(shí)現(xiàn)動態(tài)跟蹤。控制中心通過友好的人機(jī)界面可以查看瓦斯?jié)舛取囟取穸鹊淖钚聰?shù)據(jù)與歷史數(shù)據(jù),還可以查看報(bào)警記錄,并把這些數(shù)據(jù)以曲線圖的形式直觀的顯示出來。 基站和基站控制器是以ARM系列LPC2119微處理器為核心設(shè)計(jì)的,完成安全信息終端和控制中心之間的通信任務(wù)。基站和安全信息終端采用了基于Zigbee技術(shù)的SZ05系列嵌入式無線收發(fā)模塊進(jìn)行組網(wǎng)通信,采用MC14LC5480語音芯片實(shí)現(xiàn)系統(tǒng)的語音功能,基于LPC2119內(nèi)置的CAN控制器輔以P82C250收發(fā)器實(shí)現(xiàn)多基站間的網(wǎng)絡(luò)連接。基站控制器通過CAN總線與基站組網(wǎng)通信,監(jiān)測基站工作狀態(tài),協(xié)調(diào)各基站與移動終端之間的信息傳輸,通過RS232與控制中心PC機(jī)進(jìn)行信息交互。在此硬件平臺的基礎(chǔ)上,給出了基于LPC2119微處理器下的軟件設(shè)計(jì)過程,包括初始化、無線通信模塊的通信協(xié)議制定和通信程序設(shè)計(jì)、語音功能的軟件設(shè)計(jì)及編程、基站和基站控制器的通信協(xié)議制定和主程序設(shè)計(jì)、系統(tǒng)監(jiān)控程序設(shè)計(jì)及控制中心PC機(jī)端人機(jī)界面設(shè)計(jì)等。 經(jīng)多次調(diào)試,實(shí)現(xiàn)了控制中心PC機(jī)接收安全信息終端檢測的環(huán)境參數(shù)數(shù)據(jù)并判斷瓦斯?jié)舛仁欠癯蓿€實(shí)現(xiàn)了通過人機(jī)界面查詢數(shù)據(jù)、查看曲線圖以及發(fā)送命令等。

    標(biāo)簽: ARM 煤礦安全 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-07-14

    上傳用戶:hainan_256

  • FPGA芯片關(guān)鍵電路設(shè)計(jì)

    現(xiàn)場可編程門陣列(FPGA)器件是能通過對其進(jìn)行編程實(shí)現(xiàn)具有用戶規(guī)定功能的電路,特別適合集成電路的新品開發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來,F(xiàn)PGA的發(fā)展非常迅速,但目前國內(nèi)廠商所使用的FPGA芯片主要還是從國外進(jìn)口,這種狀況除了給生產(chǎn)廠家?guī)砗艽蟮某杀緣毫σ酝猓瑫r(shí)也影響到國家信息產(chǎn)業(yè)的保密和安全問題,因此在國內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢。 基于上述現(xiàn)實(shí)狀況及國內(nèi)市場的巨大需求,中國電子科技集團(tuán)公司第58研究所近年來對FPGA進(jìn)行了專項(xiàng)研究,本論文正是作為58所專項(xiàng)的一部分研究工作的總結(jié)。本文深入研究了FPGA的相關(guān)設(shè)計(jì)技術(shù),并進(jìn)行了實(shí)際的FPGA器件設(shè)計(jì),研究工作的重點(diǎn)是在華潤上華(CSMC)0.5μm標(biāo)準(zhǔn)CMOS工藝基礎(chǔ)上進(jìn)行具有6000有效門的FPGA的電路設(shè)計(jì)與仿真。 論文首先闡述了可編程邏輯器件的基本結(jié)構(gòu),就可編程邏輯器件的發(fā)展過程及其器件分類,對可編程只讀存儲器、現(xiàn)場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復(fù)雜PLD等的基本結(jié)構(gòu)特點(diǎn)進(jìn)行了討論。接著討論了FPGA的基本結(jié)構(gòu)與分類及它的編程技術(shù),另外還闡述了FPGA的集成度和速率等相關(guān)問題。并根據(jù)實(shí)際指標(biāo)要求確定本文研究目標(biāo)FPGA的基本結(jié)構(gòu)和它的編程技術(shù),在華潤上華0.5μm標(biāo)準(zhǔn)CMOS工藝的基礎(chǔ)上,進(jìn)行一款FPGA芯片的設(shè)計(jì)研究工作。進(jìn)行了可編程邏輯單元的基本結(jié)構(gòu)的設(shè)計(jì),并用CMOS邏輯和NMOS傳輸管邏輯實(shí)現(xiàn)了函數(shù)發(fā)生器、快速進(jìn)位鏈和觸發(fā)器的電路設(shè)計(jì),并對其進(jìn)行了仿真,達(dá)到了預(yù)期的目標(biāo)。

    標(biāo)簽: FPGA 芯片 電路設(shè)計(jì)

    上傳時(shí)間: 2013-07-18

    上傳用戶:zaizaibang

主站蜘蛛池模板: 浮山县| 虞城县| 黄大仙区| 南宫市| 奇台县| 青岛市| 巍山| 改则县| 泽普县| 兴国县| 凤台县| 右玉县| 新津县| 竹山县| 三江| 嵩明县| 太仆寺旗| 余庆县| 德阳市| 乌兰察布市| 神木县| 合作市| 青州市| 台东县| 南溪县| 九江市| 安康市| 淮北市| 宁德市| 金华市| 宜城市| 云和县| 延寿县| 黑山县| 青田县| 饶河县| 南漳县| 虎林市| 乐平市| 凤城市| 鄂尔多斯市|