當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法?;诖蠭/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板?,F在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。
資源簡介:當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多...
上傳時間: 2013-05-29
上傳用戶:frank1234
資源簡介:一種OFDM調制解調器的FPGA實現基于現代OFDM的書籍比較少
上傳時間: 2013-08-30
上傳用戶:yzy6007
資源簡介:一種OFDM調制解調器的FPGA實現基于現代OFDM的書籍比較少
上傳時間: 2015-09-09
上傳用戶:huql11633
資源簡介:基于VHDL語言的一個新型串行數字通信模塊。
上傳時間: 2017-07-21
上傳用戶:zhengjian
資源簡介:通用串行總線(USB)是一種新興的計算機外圍串行通信接口標準,與常用的計算機接口(如串口、并口等)相比,通用串行總線(Universal Serial Bus,USB)具有熱插拔、即插即用、數據傳輸可靠、擴展方便、低成本等優點。從問世以來,它得到了廣泛的應用,一方面已成為...
上傳時間: 2016-02-17
上傳用戶:王小奇
資源簡介:串口是目前最常用的一種串行通訊接口它是在年由美國電子工業協會聯合貝爾系統調制解調器廠家及計算機終端生產廠家共同制定的用于串行通訊的標準
上傳時間: 2017-09-10
上傳用戶:ddddddos
資源簡介:該文針對復雜信號實時處理的困難,提出了采用FPGA來實現信號處理的方法,并根據系統需要設計了一個嵌入式實驗平臺.根據FPGA實現信號處理的關鍵點:設計合理的FPGA結構,體現算法的并行性和流水性,論文著重分析了用FPGA實現陣列結構處理的具體方法和實現過程.論文...
上傳時間: 2013-04-24
上傳用戶:1427796291
資源簡介:近年來,隨著控制系統規模的擴大和總線技術的發展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解...
上傳時間: 2013-07-31
上傳用戶:aeiouetla
資源簡介:基于VHDL語言的一個新型串行數字通信模塊。
上傳時間: 2013-08-09
上傳用戶:bvdragon
資源簡介:自己編寫的,采用DSP實現字符疊加的程序,基于合眾達SEED-DEC643的扳子,CCS2.2環境,原來的例程是采用FPGA實現字符疊加的,改程序完全采用DSP進行疊加.
上傳時間: 2017-01-23
上傳用戶:zhenyushaw
資源簡介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發器RocketIO?;贛L505開發平臺構建了一個高速串行數據傳輸系統,重點說明了該系統采用RocketIO實現1. 25Gbp s高速串行傳輸的設計方案。實現并驗證了采用FPGA完成千兆串行傳輸的功能目標,為后續采用FPGA...
上傳時間: 2013-11-22
上傳用戶:lingzhichao
資源簡介:國家863項目“飛行控制計算機系統FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現環上多計算機系統間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究...
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222
資源簡介:直接數字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術,其數字結構滿足了現代電子系統的許多要求,因而得到了迅速的發展?,F場可編程門陣列器件(FPGA)的出現,改變了現代電子數字系統的設計方法,提供了一種全新的設計模式。本論文結合這兩項技術,...
上傳時間: 2013-06-09
上傳用戶:wxhwjf
資源簡介:直接數字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術,其數字結構滿足了現代電子系統的許多要求,因而得到了迅速的發展?,F場可編程門陣列器件(FPGA)的出現,改變了現代電子數字系統的設計方法,提供了一種全新的設計模式。本論文結合這兩項技術,...
上傳時間: 2013-04-24
上傳用戶:gxf2016
資源簡介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發器RocketIO?;贛L505開發平臺構建了一個高速串行數據傳輸系統,重點說明了該系統采用RocketIO實現1. 25Gbp s高速串行傳輸的設計方案。實現并驗證了采用FPGA完成千兆串行傳輸的功能目標,為后續采用FPGA...
上傳時間: 2013-10-22
上傳用戶:semi1981
資源簡介:隨著微處理器技術與信息技術的不斷發展,嵌入式系統的應用也進入到國防、工業、能源、交通以及日常生活中的各個領域。嵌入式系統的軟件核心是嵌入式操作系統。然而,國內在嵌入式系統軟件開發上有很多困難,主要有:國外成熟的RTOS大都價格昂貴并且不公開源代...
上傳時間: 2013-04-24
上傳用戶:xzt
資源簡介:采用Xilinx 公司Virtex- II Pro 系列FPGA 內嵌得SERDES 模塊———RocketIO 作為高速串行協議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實現了兩板間基于數據幀的簡單高速串行傳輸, 并在ISE 環境中對整個協議進行了仿真, 當系統頻率為100MHz, 串行速...
上傳時間: 2013-10-21
上傳用戶:xy@1314
資源簡介:基于net架構的辦公管理系統的研究與實現論文
上傳時間: 2013-10-15
上傳用戶:時代將軍
資源簡介:DDR控制器的VHDL源代碼.采用FPGA實現DDR接口控制器,適用于Altera的FPGA,最高頻率可到100M
上傳時間: 2014-12-02
上傳用戶:bcjtao
資源簡介:此文檔為采用FPGA實現的以太網MAC層,以及嵌入式的TCP/IP協議棧
上傳時間: 2014-11-30
上傳用戶:libenshu01
資源簡介:這是一個采用FPGA實現PCI接口的運動控制卡,全部實現的論文資料,是我的碩士畢業論文,請指正,
上傳時間: 2014-01-13
上傳用戶:龍飛艇
資源簡介:本系統參照片上系統的設計架構、采用FPGA與SPCE061A相結合的方法,以SPCE061A單片機為進程控制和任務調度核心;FPGA做為外圍擴展,內部自建系統總線,地址譯碼采用全譯碼方式。FPGA內部建有DDS控制器,單片機通過系統總線向規定的存儲單元中送入正弦表;然后D...
上傳時間: 2014-01-12
上傳用戶:xinyuzhiqiwuwu
資源簡介:基于MVC架構的網站RBAC訪問控制框架設計與實現
上傳時間: 2016-05-07
上傳用戶:yuanyuan123
資源簡介:基于MVC架構的網站RBAC訪問控制框架設計與實現.本此畢業設計將基于角色訪問控制(Role-Based Access Control,RBAC)作為研究課題,來實現一個企業內部管理系統中的權限管理部分。本文在RBAC2001建議標準的參考模型(下稱NIST RBAC模型)的基礎上,結合綜合信...
上傳時間: 2016-05-08
上傳用戶:yulg
資源簡介:基于J2EE架構的在線考試系統的設計與實現 本論文實現了一個基于J2EE平臺的在線考試系統設計方案,整合了XML技術,構造了基于J2EE企業Web體系結構的分布式系統,使其成為一個分布式的跨平臺系統。同時借助Rose工具將UML語言和Web應用開發結合起來,進行可視化...
上傳時間: 2016-05-10
上傳用戶:維子哥哥
資源簡介:FPGA 實現基于ISA接口的3路編碼器計數,和3路PWM/DA輸出 編碼器計數包括倍頻、鑒相 PWM實現12位分辨率
上傳時間: 2016-08-20
上傳用戶:edisonfather
資源簡介:采用DM642DSP實現基于H_264的數字視頻監控系統
上傳時間: 2014-01-09
上傳用戶:zhangzhenyu
資源簡介:基于J2EE架構的個人所得稅系統的設計與實現
上傳時間: 2013-12-17
上傳用戶:hakim
資源簡介:采用FPGA實現色彩空間轉換R’G’B’ to Y’CbCr的VHDL和verilog源代碼,支持xilinx的各種器件.
上傳時間: 2013-12-12
上傳用戶:lps11188
資源簡介:UART是一種廣泛應用于短距離、低速、低成本通信的串行傳輸接口.由于常用UART芯片比較復雜且移植性差,提出一種采用可編程器件FPGA實現UART的方法, 實現了對UART的模塊化設計.首先簡要介紹UART的基本特點,然后依據其系統組成設計頂層模塊,再采用有限狀態機設計...
上傳時間: 2013-12-01
上傳用戶:zuozuo1215