現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)具有開發(fā)周期短、成本小、風(fēng)險(xiǎn)低和現(xiàn)場(chǎng)可靈活配置等優(yōu)點(diǎn),可以在更短的時(shí)間實(shí)現(xiàn)更復(fù)雜的功能,使得基于FPGA的開發(fā)平臺(tái)的研究成為工業(yè)界和學(xué)術(shù)界日益關(guān)注的問題.基于FPGA的高集成度、高可靠性,可將整個(gè)設(shè)計(jì)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)片上系統(tǒng),從而大大縮小其體積,因此以FPGA為代表的可編程邏輯器件應(yīng)用日益廣泛.在國(guó)外,FPGA技術(shù)發(fā)展與應(yīng)用已達(dá)到相當(dāng)高的程度;而在國(guó)內(nèi),FPGA技術(shù)發(fā)展仍處在起步階段,與國(guó)外相比還存在較大的差距.本文提出了一種FPGA通用接口開發(fā)平臺(tái)的設(shè)計(jì)思路,研制了一種FPGA快速實(shí)驗(yàn)開發(fā)裝置,對(duì)研制過程中遇到的軟、硬件問題加以歸納總結(jié),提高了系統(tǒng)運(yùn)行效率.分別研究了基于FPGA器件Altera公司的FLEX6000的字符型LCD、PC機(jī)ISA總線,基于FLEX10K的圖像點(diǎn)陣型LCD、PC機(jī)PCI總線接口中.最后通過一個(gè)通用實(shí)驗(yàn)裝置系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),綜合上述應(yīng)用,介紹了FPGA實(shí)驗(yàn)系統(tǒng)的軟件開發(fā)環(huán)境,實(shí)現(xiàn)了基于FGPA的交通信號(hào)燈邏輯控制和電子鐘,研究了FPGA技術(shù)在通用接口控制器設(shè)計(jì)中的應(yīng)用.
資源簡(jiǎn)介:現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)具有開發(fā)周期短、成本小、風(fēng)險(xiǎn)低和現(xiàn)場(chǎng)可靈活配置等優(yōu)點(diǎn),可以在更短的時(shí)間實(shí)現(xiàn)更復(fù)雜的功能,使得基于FPGA的開發(fā)平臺(tái)的研究成為工業(yè)界和學(xué)術(shù)界日益關(guān)注的問題.基于FPGA的高集成度、高可靠性,可將整個(gè)設(shè)計(jì)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)...
上傳時(shí)間: 2013-04-24
上傳用戶:龍飛艇
資源簡(jiǎn)介:現(xiàn)場(chǎng)可編程邏輯門陣列器件 FPGA原理及應(yīng)用設(shè)計(jì)
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
資源簡(jiǎn)介:專輯類-可編程邏輯器件相關(guān)專輯-96冊(cè)-1.77G 現(xiàn)場(chǎng)可編程邏輯門陣列器件-FPGA原理及應(yīng)用設(shè)計(jì)-240頁(yè)-11.0M.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:hullow
資源簡(jiǎn)介:可編程邏輯器件相關(guān)專輯 96冊(cè) 1.77G現(xiàn)場(chǎng)可編程邏輯門陣列器件 FPGA原理及應(yīng)用設(shè)計(jì) 240頁(yè) 11.0M.pdf
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
資源簡(jiǎn)介:這是可編程邏輯器件(CPLD)初學(xué)者的入門級(jí)文章,僅供參考。
上傳時(shí)間: 2013-09-06
上傳用戶:dudu121
資源簡(jiǎn)介:這是可編程邏輯器件(CPLD)初學(xué)者的入門級(jí)文章,僅供參考。
上傳時(shí)間: 2013-12-27
上傳用戶:梧桐
資源簡(jiǎn)介:利用超高速硬件描述語(yǔ)言(VHDL)在現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)上編程實(shí)現(xiàn)的純數(shù)字式等精度頻率計(jì),不但具有較高的測(cè)量精度,而且其測(cè)量精度不會(huì)隨著被測(cè)信號(hào)頻率的降低而下降。為了實(shí)現(xiàn)對(duì)任意信號(hào)進(jìn)行頻率測(cè)量,在前端輸入加整形電路即可。
上傳時(shí)間: 2013-12-06
上傳用戶:it男一枚
資源簡(jiǎn)介:可編程邏輯器件 pld/FPGA,vhdl/verilog的相關(guān)學(xué)習(xí)資料,設(shè)計(jì)技巧
上傳時(shí)間: 2014-01-03
上傳用戶:stewart·
資源簡(jiǎn)介:FPGAcpld結(jié)構(gòu)分析 pga的EDA設(shè)計(jì)方法 FPGA中的微程序設(shè)計(jì) 復(fù)雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應(yīng)用和實(shí)現(xiàn)數(shù)字邏 一種使用FPGA設(shè)計(jì)的DRAM控制器 用cpld器件實(shí)現(xiàn)24位同步計(jì)數(shù)器的設(shè)計(jì)
上傳時(shí)間: 2017-07-20
上傳用戶:ikemada
資源簡(jiǎn)介:基于fft算法的原理,采用硬件描述語(yǔ)言VHDL和現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)建立了算法邏輯的硬件模型
上傳時(shí)間: 2013-12-22
上傳用戶:qlpqlq
資源簡(jiǎn)介:本文提出了一種基于CCD的微型光譜儀的系統(tǒng)設(shè)計(jì)方案。該方案選用CCD為光譜測(cè)量的探測(cè)器,光學(xué)系統(tǒng)采用折疊Czerny-Turner結(jié)構(gòu)設(shè)計(jì),大大減少了光學(xué)系統(tǒng)的體積;在探測(cè)系統(tǒng)方面,以現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)EPW7032設(shè)計(jì)了CCD驅(qū)動(dòng)和信號(hào)采集系統(tǒng)。在FPGA上采...
上傳時(shí)間: 2022-06-23
上傳用戶:
資源簡(jiǎn)介:本文主要討論了使用EDA工具設(shè)計(jì)漢字滾動(dòng)顯示器的技術(shù)問題。文中首先描述了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的硬件電路;然后研究了在8×8LED發(fā)光二極管點(diǎn)陣上顯示滾動(dòng)漢字的原理,并給出了基于ALTERA的參數(shù)化模型庫(kù)LPM描述其功能的VHDL語(yǔ)言程序設(shè)計(jì);最后對(duì)使用E...
上傳時(shí)間: 2016-06-08
上傳用戶:wmwai1314
資源簡(jiǎn)介:設(shè)計(jì)了一基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的低頻數(shù)字式相位測(cè)量?jī)x。該測(cè)量?jī)x包括數(shù)字式移相信號(hào)發(fā)生器和相位測(cè)量?jī)x兩部分,分別完成移相信號(hào)的發(fā)生及其頻率、相位差的預(yù)置及數(shù)字顯示、發(fā)生信號(hào)的移相以及移相后信號(hào)相位差和頻率的測(cè)量與顯示幾個(gè)功能。其中數(shù)字式...
上傳時(shí)間: 2016-06-18
上傳用戶:zhliu007
資源簡(jiǎn)介:設(shè)計(jì)了一個(gè)基于現(xiàn)場(chǎng)可編程門陣列(FPGA)和AT89S51單片機(jī)相結(jié)合的低頻數(shù)字相位測(cè)量?jī)x
上傳時(shí)間: 2014-12-01
上傳用戶:Avoid98
資源簡(jiǎn)介:該文闡述了現(xiàn)場(chǎng)可編程邏輯器件FPGA的主要特點(diǎn),應(yīng)用FPGA芯片和VHDL硬件描述語(yǔ)言設(shè)計(jì)的模擬示波器數(shù)字信號(hào)顯示系統(tǒng)的設(shè)計(jì)原理和設(shè)計(jì)方法。
上傳時(shí)間: 2013-09-04
上傳用戶:qweqweqwe
資源簡(jiǎn)介:CPLD/FPGA是目前誚用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產(chǎn)品的樣品開發(fā)與小批量生產(chǎn)。本書從現(xiàn)代電子系統(tǒng)設(shè)計(jì)的角度出發(fā),以全球著名的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能...
上傳時(shí)間: 2015-04-16
上傳用戶:lizhen9880
資源簡(jiǎn)介:該文闡述了現(xiàn)場(chǎng)可編程邏輯器件FPGA的主要特點(diǎn),應(yīng)用FPGA芯片和VHDL硬件描述語(yǔ)言設(shè)計(jì)的模擬示波器數(shù)字信號(hào)顯示系統(tǒng)的設(shè)計(jì)原理和設(shè)計(jì)方法。
上傳時(shí)間: 2013-11-26
上傳用戶:yph853211
資源簡(jiǎn)介:專輯類----可編程邏輯器件相關(guān)專輯 可編程序控制器(PLC)原理及應(yīng)用-233頁(yè)-4.5M.rar
上傳時(shí)間: 2013-06-18
上傳用戶:ryanxue
資源簡(jiǎn)介:專輯類-可編程邏輯器件相關(guān)專輯-96冊(cè)-1.77G 可編程序控制器(PLC)原理及應(yīng)用-233頁(yè)-4.5M.pdf
上傳時(shí)間: 2013-07-07
上傳用戶:evil
資源簡(jiǎn)介:本文首先介紹了直接數(shù)字頻率合成技術(shù)(DDS)的基本原理、體系結(jié)構(gòu)及工作過程,然后針對(duì)其關(guān)鍵部分進(jìn)行了優(yōu)化,即采用函數(shù)近似法對(duì)存儲(chǔ)表結(jié)構(gòu)(LUT)進(jìn)行了優(yōu)化,使存貯位數(shù)大大縮小,并提出了一種雜散抑制技術(shù)的運(yùn)用,即相位抖動(dòng)技術(shù)。在對(duì)直接數(shù)字頻率合成(DD...
上傳時(shí)間: 2013-04-24
上傳用戶:Pzj
資源簡(jiǎn)介:本書以?shī)W地利貝加萊公司的B&R 2000系列可編程計(jì)算機(jī)控制器(PCC)為背景,系統(tǒng)地介紹了最新的可編程控制器的工作原理、指令系統(tǒng)、編程方法、網(wǎng)絡(luò)通訊等,力求將這一領(lǐng)域的最新技術(shù)成果介紹給讀者。
上傳時(shí)間: 2016-01-25
上傳用戶:sevenbestfei
資源簡(jiǎn)介:現(xiàn)場(chǎng)可編程邏輯器件設(shè)計(jì)的十條鐵律,可以提高設(shè)計(jì)質(zhì)量
上傳時(shí)間: 2013-12-26
上傳用戶:klin3139
資源簡(jiǎn)介:現(xiàn)場(chǎng)可編輯邏輯門陣列語(yǔ)言編寫的或門程序,可實(shí)現(xiàn)或門的所有功能
上傳時(shí)間: 2017-07-15
上傳用戶:change0329
資源簡(jiǎn)介:可編程邏輯器件相關(guān)專輯 96冊(cè) 1.77G可編程序控制器(PLC)原理及應(yīng)用 233頁(yè) 4.5M.pdf
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
資源簡(jiǎn)介:邏輯器件分成兩類:① 固定的或定制的。② 可編程的或可變的。其中,固定的或定制的邏輯器件通常稱為專用芯片(ASIC)。ASIC 是為了滿足特定的用途而設(shè)計(jì)的芯片,例如 MP3 解碼芯片等。其優(yōu)點(diǎn)是通過固化的邏輯功能和大規(guī)模的工業(yè)化生產(chǎn),降低了芯片的成本,同...
上傳時(shí)間: 2022-04-22
上傳用戶:
資源簡(jiǎn)介:可編程序控制器(PLC)原理及應(yīng)用
上傳時(shí)間: 2013-07-18
上傳用戶:eeworm
資源簡(jiǎn)介:可編程邏輯接口8255并行接口芯片的vhdl描述
上傳時(shí)間: 2014-01-23
上傳用戶:wweqas
資源簡(jiǎn)介:可編程序控制器(PLC)原理及應(yīng)用,是書籍,并非代碼。如果要想學(xué)習(xí)的話,可以下載。
上傳時(shí)間: 2013-12-26
上傳用戶:cc1915
資源簡(jiǎn)介:CPLD可編程邏輯芯片上實(shí)現(xiàn)信號(hào)發(fā)生器的方法和步驟,系統(tǒng)采用自頂向下的設(shè)計(jì)方法,以硬件描述語(yǔ)言VHDL和原理圖為設(shè)計(jì)輸入,利用模塊化單元構(gòu)建系統(tǒng)。
上傳時(shí)間: 2013-12-13
上傳用戶:as275944189
資源簡(jiǎn)介:十字路口交通信號(hào)燈PLC控制系統(tǒng),本文設(shè)計(jì)了基于PLC控制的交通信號(hào)燈控制系統(tǒng)。該系統(tǒng)選用的可編程邏輯控制器是德國(guó)西門子公司的S7-200,具有一定的智能性,即可以根據(jù)路面車流量大小對(duì)十字路口的交通信號(hào)燈按高峰期、正常期和晚間幾個(gè)時(shí)段進(jìn)行分時(shí)控制。
上傳時(shí)間: 2013-12-08
上傳用戶:lxm