利用超高速硬件描述語言(VHDL)在現場可編程邏輯門陣列(FPGA)上編程實現的純數字式等精度頻率計,不但具有較高的測量精度,而且其測量精度不會隨著被測信號頻率的降低而下降。為了實現對任意信號進行頻率測量,在前端輸入加整形電路即可。
資源簡介:利用超高速硬件描述語言(VHDL)在現場可編程邏輯門陣列(FPGA)上編程實現的純數字式等精度頻率計,不但具有較高的測量精度,而且其測量精度不會隨著被測信號頻率的降低而下降。為了實現對任意信號進行頻率測量,在前端輸入加整形電路即可。
上傳時間: 2013-12-06
上傳用戶:it男一枚
資源簡介:利用硬件描述語言VHDL設計交通燈電路,設計一個十字路口交通燈控制器,東西、南北方向有紅燈、黃燈、綠燈,持續時間分別為45、5、40秒。
上傳時間: 2013-12-10
上傳用戶:yimoney
資源簡介:通過對用硬件描述語言VHDL表示的某個專用部件(如中斷控制器、差錯控制碼編碼/譯碼器,此為譯碼器)的代碼分析,構建它的邏輯結構,加深對相關部件設計技術的理解。 試驗平臺:MaxPlusII
上傳時間: 2015-04-08
上傳用戶:lps11188
資源簡介:FPGA數字移相器,編程環境為QUIRTE2,編程語言采用硬件描述語言VHDL
上傳時間: 2013-12-19
上傳用戶:songrui
資源簡介:硬件描述語言VHDL的最小內核nios設計,滿足了內核的基本需要。
上傳時間: 2014-12-04
上傳用戶:cooran
資源簡介:集成電路_計算機硬件描述語言VHDL高等教程
上傳時間: 2013-12-23
上傳用戶:671145514
資源簡介:這是介紹硬件描述語言VHDL的PPT資料。很有參考價值,是初學者的良師益友,
上傳時間: 2014-01-24
上傳用戶:ippler8
資源簡介:利用verilog硬件描述語言編寫的8為并行輸入的常crc校驗模塊。hdlc子模塊
上傳時間: 2016-05-10
上傳用戶:xuanchangri
資源簡介:硬件描述語言VHDL,對初學者很有幫助。
上傳時間: 2013-12-20
上傳用戶:aeiouetla
資源簡介:此程序是用硬件描述語言VHDL編寫的分頻程序,實現了不同的頻率輸入。
上傳時間: 2016-11-15
上傳用戶:talenthn
資源簡介:這里包含了很多硬件描述語言VHDL的實例!
上傳時間: 2017-03-05
上傳用戶:yyyyyyyyyy
資源簡介:十二音階和八度分頻的硬件描述語言VHDL程序,測試通過成功
上傳時間: 2017-06-22
上傳用戶:6546544
資源簡介:利用EDA硬件描述語言來實現DDS功能,利用VC++6.0實現sinx,cosx數據的采集,用quart2軟件為載體實現
上傳時間: 2014-01-18
上傳用戶:zycidjl
資源簡介:現場可編輯邏輯門陣列語言編寫的或門程序,可實現或門的所有功能
上傳時間: 2017-07-15
上傳用戶:change0329
資源簡介:這是講的關于盲分離的LCA在FPGA上如何實現的文章。是一篇英文的。
上傳時間: 2014-01-07
上傳用戶:dsgkjgkjg
資源簡介:等精度頻率計 利用51單片機實現 有源碼以及執行文件
上傳時間: 2017-05-31
上傳用戶:bruce
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2014-07-27
上傳用戶:llandlu
資源簡介:Verilog HDL是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數字系統建模,想學習的這個資料對你有用。
上傳時間: 2015-09-02
上傳用戶:zhaoq123
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
資源簡介:論文針對數字通信系統中,由于碼間串擾(ISI)和信道加性噪聲的干擾,導致信號在接收端產生誤碼,設計了基于LMS算法的自適應均衡器(濾波器),并通過硬件描述語言VHDL和現場可編程邏輯器件FPGA實現均衡器的硬件實現。是一篇標準的畢業論文,有需要的朋友可以拿來...
上傳時間: 2014-01-22
上傳用戶:fnhhs
資源簡介:M_UART 介紹了通用異步收發器(UART)的原理,并以可編程邏輯器件FPGA為核心控制部件,基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程完成UART的設計。經測試,該設計完全達到了設計要求。
上傳時間: 2014-06-06
上傳用戶:ve3344
資源簡介:基于fft算法的原理,采用硬件描述語言VHDL和現場可編程邏輯門陣列(FPGA)建立了算法邏輯的硬件模型
上傳時間: 2013-12-22
上傳用戶:qlpqlq
資源簡介:現場可編程邏輯門陣列(FPGA)具有開發周期短、成本小、風險低和現場可靈活配置等優點,可以在更短的時間實現更復雜的功能,使得基于FPGA的開發平臺的研究成為工業界和學術界日益關注的問題.基于FPGA的高集成度、高可靠性,可將整個設計系統下載于同一芯片中,實現...
上傳時間: 2013-04-24
上傳用戶:龍飛艇
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:system c 是在C環境下的硬件描述語言,比VHDL 等語言具有更強的抽象能力,內有system C的開發支持庫和一些VC下的開發例程
上傳時間: 2013-12-27
上傳用戶:戀天使569
資源簡介:簡述了V HDL 語言的功能及其特點,并以 8 位串行數字鎖設計為例,介紹了在Max + plus Ⅱ10. 2 開發軟件下,利用V HDL 硬件描述語言設 計數字邏輯電路的過程和方法。并設計了密碼鎖
上傳時間: 2013-12-23
上傳用戶:yimoney
資源簡介:利用VHDL 語言設計出租車計費系統, 使其實現計費以及預置和模擬汽車啟動、停止、暫停等功能, 并設計動態掃描電路顯示車費數目, 突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點。此程序通過下載到特定芯片后, 可應用于實際的出租車計費系統...
上傳時間: 2017-05-22
上傳用戶:變形金剛
資源簡介:本書全面的介紹了VHDL硬件描述語言的基本知識和利用VHDL語言進行數字電路系統設計的方法。
上傳時間: 2013-07-30
上傳用戶:long14578
資源簡介:利用EDA工具和硬件描述語言(HDL),根據產品的特定要求設計性能價格比高的片上系統,是目前國際上廣泛使用的方法。與傳統的設計方法不同,在設計開始階段并不一定需要具體的單片微控制器(MCU)和開發系統(仿真器)以及帶有外圍電路的線路板來進行調試,所需...
上傳時間: 2015-09-05
上傳用戶:cmc_68289287