亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

您現(xiàn)在的位置是:蟲(chóng)蟲(chóng)下載站 > 資源下載 > 學(xué)術(shù)論文 > FPGA裝箱和劃分算法研究

FPGA裝箱和劃分算法研究

  • 資源大小:1656 K
  • 上傳時(shí)間: 2013-04-24
  • 上傳用戶(hù):C69222090
  • 資源積分:2 下載積分
  • 標(biāo)      簽: FPGA 劃分算法

資 源 簡(jiǎn) 介

隨著集成電路的設(shè)計(jì)規(guī)模越來(lái)越大,F(xiàn)PGA為了滿(mǎn)足這種設(shè)計(jì)需求,其規(guī)模也越做越大,傳統(tǒng)平面結(jié)構(gòu)的FPGA無(wú)法滿(mǎn)足實(shí)際設(shè)計(jì)需求。首先是硬件設(shè)計(jì)上的很難控制,其次就是計(jì)算機(jī)軟件面臨很大挑戰(zhàn),所有復(fù)雜問(wèn)題全部集中到布局布線(P&R)這一步,而實(shí)際軟件處理過(guò)程中,P&R所占的時(shí)間比例是相當(dāng)大的。為了緩解這種軟件和硬件的設(shè)計(jì)壓力,多層次化結(jié)構(gòu)的FPGA得以采用。所謂層次化就是可配置邏輯單元內(nèi)部包含多個(gè)邏輯單元(相對(duì)于傳統(tǒng)的單一邏輯單元),并且內(nèi)部的邏輯單元之間共享連線資源,這種結(jié)構(gòu)有利于減少芯片面積和提高布通率。與此同時(shí),F(xiàn)PGA的EDA設(shè)計(jì)流程也多了一步,那就是在工藝映射和布局之間增加了基本邏輯單元的裝箱步驟,該步驟既可以認(rèn)為是工藝映射的后處理,也可認(rèn)為是布局和布線模塊的預(yù)處理,這一步不僅需要考慮打包,還要考慮布線資源的問(wèn)題。裝箱作為連接軟件前端和后端之間的橋梁,該步驟對(duì)FPGA的性能影響是相當(dāng)大的。 本文通過(guò)研究和分析影響芯片步通率的各種因素,提出新的FPGA裝箱算法,可以同時(shí)減少裝箱后可配置邏輯單元(CLB)外部的線網(wǎng)數(shù)和外部使用的引腳數(shù),從而達(dá)到減少布線所需的通道數(shù)。該算法和以前的算法相比較,無(wú)論從面積,還是通道數(shù)方面都有一定的改進(jìn)。算法的時(shí)間復(fù)雜度仍然是線性的。與此同時(shí)本文還對(duì)FPGA的可配置邏輯單元內(nèi)部連線資源做了分析,如何設(shè)計(jì)可配置邏輯單元內(nèi)部的連線資源來(lái)達(dá)到即減少面積又保證芯片的步通率,同時(shí)還可以提高運(yùn)行速度。 另外,本文還提出將電路分解成為多塊,分別下載到各個(gè)芯片的解決方案。以解決FPGA由于容量限制,而無(wú)法實(shí)現(xiàn)某些特定電路原型驗(yàn)證。該算法綜合考慮影響多塊芯片性能的各個(gè)因數(shù),采用較好的目標(biāo)函數(shù)來(lái)達(dá)到較優(yōu)結(jié)果。

相 關(guān) 資 源

  • FPGA裝箱和劃分算法研究免費(fèi)下載

    資源簡(jiǎn)介:隨著集成電路的設(shè)計(jì)規(guī)模越來(lái)越大,F(xiàn)PGA為了滿(mǎn)足這種設(shè)計(jì)需求,其規(guī)模也越做越大,傳統(tǒng)平面結(jié)構(gòu)的FPGA無(wú)法滿(mǎn)足實(shí)際設(shè)計(jì)需求。首先是硬件設(shè)計(jì)上的很難控制,其次就是計(jì)算機(jī)軟件面臨很大挑戰(zhàn),所有復(fù)雜問(wèn)題全部集中到布局布線(P&R)這一步,而實(shí)際軟件處理過(guò)程中...

    標(biāo)簽: FPGA 劃分算法

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):zhaoq123

  • 基于DSP的人臉檢測(cè)和定位算法研究.rar免費(fèi)下載

    資源簡(jiǎn)介:人臉檢測(cè)和定位是在圖像中進(jìn)行人臉檢測(cè),以及確定圖像中人臉的位置、大小、個(gè)數(shù)等信息,最初作為自動(dòng)人臉識(shí)別系統(tǒng)的定位環(huán)節(jié)被提出,近年來(lái)由于其在安全訪問(wèn)、智能監(jiān)測(cè)、虛擬現(xiàn)實(shí)、基于內(nèi)容的檢索和新一代人機(jī)界面等領(lǐng)域的應(yīng)用需求,作為一個(gè)獨(dú)立的課題也備受研究...

    標(biāo)簽: DSP 人臉檢測(cè) 定位

    上傳時(shí)間: 2013-05-22

    上傳用戶(hù):sunzhp

  • 基于JPEG壓縮的數(shù)字水印嵌入和提取算法研究。免費(fèi)下載

    資源簡(jiǎn)介:基于JPEG壓縮的數(shù)字水印嵌入和提取算法研究。

    標(biāo)簽: JPEG 數(shù)字 提取算法 水印嵌入

    上傳時(shí)間: 2015-12-07

    上傳用戶(hù):wyc199288

  • FPGA布局算法研究和軟件實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:FPGA布局算法和軟件位于工藝映射和布線之間,是一個(gè)承上啟下的階段,對(duì)最終的布通率和時(shí)序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國(guó)內(nèi)外裝箱和布局算法的基礎(chǔ)上,本文提出了一種新的結(jié)合了裝箱的布局算法框架,并稱(chēng)...

    標(biāo)簽: FPGA 布局 算法研究 軟件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-21

    上傳用戶(hù):ezgame

  • 基于FPGA的語(yǔ)音增強(qiáng)算法研究與實(shí)現(xiàn).rar免費(fèi)下載

    資源簡(jiǎn)介:現(xiàn)實(shí)生活中的語(yǔ)音不可避免的要受到周?chē)h(huán)境的影響,背景噪聲例如機(jī)械噪聲、街頭音樂(lè)噪音,其他說(shuō)話者的話音等均會(huì)嚴(yán)重地影響語(yǔ)音信號(hào)的質(zhì)量:此外傳輸系統(tǒng)本身也會(huì)產(chǎn)生各種噪聲,因此接收端的信號(hào)為帶噪語(yǔ)音信號(hào)。混疊在語(yǔ)音信號(hào)中的噪聲按類(lèi)別可分為環(huán)境噪聲...

    標(biāo)簽: FPGA 語(yǔ)音增強(qiáng) 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):lijianyu172

  • 基于FPGA的圖像處理算法研究及硬件設(shè)計(jì).rar免費(fèi)下載

    資源簡(jiǎn)介:隨著圖像分辨率的越來(lái)越高,軟件實(shí)現(xiàn)的圖像處理無(wú)法滿(mǎn)足實(shí)時(shí)性的需求;同時(shí)FPGA等可編程器件的快速發(fā)展使得硬件實(shí)現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國(guó)內(nèi)外的一個(gè)熱門(mén)領(lǐng)域。 本文在FPGA平臺(tái)上,用Verilog HDL實(shí)現(xiàn)了一個(gè)研究圖像處理算法的...

    標(biāo)簽: FPGA 圖像處理 算法研究

    上傳時(shí)間: 2013-07-29

    上傳用戶(hù):愛(ài)順不順

  • 動(dòng)態(tài)可重構(gòu)FPGA的布局布線算法研究免費(fèi)下載

    資源簡(jiǎn)介:可編程邏輯芯片特別是現(xiàn)場(chǎng)可編程門(mén)陣列(Field-Programmable Gate Array,F(xiàn)PGA)芯片的快速發(fā)展,使得新的芯片能夠根據(jù)具體應(yīng)用動(dòng)態(tài)地調(diào)整結(jié)構(gòu)以獲得更好的性能,這類(lèi)芯片稱(chēng)為動(dòng)態(tài)可重構(gòu)FPGA芯片(Dynamically ReconfigurableFPGA,DRFPGA)。然而,使用這類(lèi)芯片...

    標(biāo)簽: FPGA 動(dòng)態(tài)可重構(gòu) 布局布線 算法研究

    上傳時(shí)間: 2013-05-24

    上傳用戶(hù):Neoemily

  • 一種基于FPGA的Deflate壓縮算法免費(fèi)下載

    資源簡(jiǎn)介:一種基于FPGA的Deflate壓縮算法研究與實(shí)現(xiàn)

    標(biāo)簽: Deflate FPGA 壓縮算法

    上傳時(shí)間: 2013-07-04

    上傳用戶(hù):dapangxie

  • JPEG2000二維離散小波變換快速算法研究和FPGA實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:相對(duì)于JPEG中二維離散余弦變換(2DDCT)來(lái)說(shuō),在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實(shí)時(shí)處理圖像的系統(tǒng)中,如數(shù)碼相機(jī)、遙感遙測(cè)、衛(wèi)星通信、多媒體通信、便攜式攝像機(jī)、移動(dòng)通信等系統(tǒng),需要用芯片實(shí)現(xiàn)圖像的...

    標(biāo)簽: JPEG 2000 FPGA 二維

    上傳時(shí)間: 2013-06-13

    上傳用戶(hù):jhksyghr

  • CCSDS圖像壓縮和AES加密算法研究及其FPGA實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:遙感圖像是深空探測(cè)和近地觀測(cè)所得數(shù)據(jù)的重要載體,在軍事和社會(huì)經(jīng)濟(jì)生活領(lǐng)域發(fā)揮著重要作用。由于遙感圖像數(shù)據(jù)量巨大,它的存儲(chǔ)和傳輸已成為遙感信息應(yīng)用中的關(guān)鍵問(wèn)題。圖像壓縮編碼技術(shù)能降低圖像冗余度,從而減小圖像的存儲(chǔ)容量和傳輸帶寬,它的研究對(duì)于遙...

    標(biāo)簽: CCSDS FPGA AES 圖像壓縮

    上傳時(shí)間: 2013-07-15

    上傳用戶(hù):dylutao

  • LED顯示屏的驅(qū)動(dòng)電源設(shè)計(jì)和掃描算法研究.rar免費(fèi)下載

    資源簡(jiǎn)介:LED顯示屏自問(wèn)世以來(lái)經(jīng)歷了飛速發(fā)展,如今已經(jīng)成為了平板顯示器的一個(gè)重要產(chǎn)品。LED顯示屏具有亮度高、功耗小、顏色鮮艷等特點(diǎn),能完成實(shí)時(shí)性、多樣性、動(dòng)態(tài)性的信息發(fā)布任務(wù),勝任各種戶(hù)外公共場(chǎng)合。高效節(jié)能和保護(hù)環(huán)境已成為當(dāng)今世界發(fā)展的重要議題。因此,...

    標(biāo)簽: LED 顯示屏 驅(qū)動(dòng)

    上傳時(shí)間: 2013-06-23

    上傳用戶(hù):zjf3110

  • H264AVC的CAVLC編碼算法研究及FPGA實(shí)現(xiàn).rar免費(fèi)下載

    資源簡(jiǎn)介:H.264/AVC是國(guó)際電信聯(lián)盟與國(guó)際標(biāo)準(zhǔn)化組織/國(guó)際電工委員會(huì)聯(lián)合推出的活動(dòng)圖像編碼標(biāo)準(zhǔn),簡(jiǎn)稱(chēng)H.264。作為最新的國(guó)際視頻編碼標(biāo)準(zhǔn),H.264/AVC與MPEG-4、H.263等視頻編碼標(biāo)準(zhǔn)相比,性能有了很大的提高,并已在流媒體、數(shù)字電視、電話會(huì)議、視頻存儲(chǔ)等諸多領(lǐng)域得...

    標(biāo)簽: CAVLC H264 FPGA 264

    上傳時(shí)間: 2013-06-22

    上傳用戶(hù):diamondsGQ

  • IEEE 802.16a RS-CC編譯碼VLSI算法研究及FPGA實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:  本論文依據(jù)IEEE802.16a物理層對(duì)RS-CC碼的參數(shù)要求,研究了RS-CC碼的高速編、譯碼的VLSI硬件算法,同時(shí)對(duì)FPGA開(kāi)發(fā)技術(shù)進(jìn)行了研究,以VerilogHDL為描述語(yǔ)言,在Xilinx公司的FPGA上實(shí)現(xiàn)了高速的RS-CC編、譯碼器。RS譯碼器中,錯(cuò)誤位置多項(xiàng)式和錯(cuò)誤值多項(xiàng)式的...

    標(biāo)簽: 802.16 RS-CC IEEE FPGA

    上傳時(shí)間: 2013-06-03

    上傳用戶(hù):lx9076

  • DVBH發(fā)射端信道內(nèi)碼和調(diào)制部分的FPGA設(shè)計(jì)和實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級(jí)芯片設(shè)計(jì)技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個(gè)方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級(jí)芯片和超深亞微米專(zhuān)用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮?..

    標(biāo)簽: DVBH FPGA 發(fā)射端 信道

    上傳時(shí)間: 2013-06-10

    上傳用戶(hù):rockjablew

  • Turbo碼譯碼算法研究及其FPGA實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:在通信系統(tǒng)中,人們一直致力于信息傳輸?shù)挠行院涂煽啃缘难芯浚诺兰m錯(cuò)編碼技術(shù)一直是人們研究的重點(diǎn)。1993年,Turbo碼的提出,以其接近Shannon極限的優(yōu)異的譯碼性能在編碼界引起了轟動(dòng),并成為研究糾錯(cuò)編碼的熱點(diǎn)課題。經(jīng)過(guò)十幾年的研究和發(fā)展,目前,Turb...

    標(biāo)簽: Turbo FPGA 譯碼 算法研究

    上傳時(shí)間: 2013-07-09

    上傳用戶(hù):caixiaoxu26

  • GPS接收機(jī)天線陣列抗干擾算法研究及其FPGA實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:GPS技術(shù)在導(dǎo)航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應(yīng)用在各種武器平臺(tái)上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問(wèn)題。由于其到達(dá)地球表面的信號(hào)極其微弱(-160dBW),在現(xiàn)在復(fù)雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號(hào)更易受到干擾,并且隨著導(dǎo)航...

    標(biāo)簽: FPGA GPS 接收機(jī) 天線陣列

    上傳時(shí)間: 2013-06-03

    上傳用戶(hù):xfbs821

  • H264AVC的CAVLC編碼算法研究及FPGA實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:H.264/AVC是國(guó)際電信聯(lián)盟與國(guó)際標(biāo)準(zhǔn)化組織/國(guó)際電工委員會(huì)聯(lián)合推出的活動(dòng)圖像編碼標(biāo)準(zhǔn),簡(jiǎn)稱(chēng)H.264。作為最新的國(guó)際視頻編碼標(biāo)準(zhǔn),H.264/AVC與MPEG-4、H.263等視頻編碼標(biāo)準(zhǔn)相比,性能有了很大的提高,并已在流媒體、數(shù)字電視、電話會(huì)議、視頻存儲(chǔ)等諸多領(lǐng)域得...

    標(biāo)簽: CAVLC H264 FPGA 264

    上傳時(shí)間: 2013-06-04

    上傳用戶(hù):libenshu01

  • 基于FPGA的數(shù)字下變頻研究實(shí)現(xiàn)免費(fèi)下載

    資源簡(jiǎn)介:本文主要對(duì)數(shù)字下變頻器的FPGA實(shí)現(xiàn)方法進(jìn)行了研究分析,重點(diǎn)完成了其主要模塊的設(shè)計(jì)驗(yàn)證,最后進(jìn)行了初步的系統(tǒng)級(jí)驗(yàn)證。目標(biāo)任務(wù)是利用FPGA實(shí)現(xiàn)一個(gè)單通道專(zhuān)用數(shù)字下變頻芯片,以目前得到廣泛應(yīng)用的、代表單通道DDC器件領(lǐng)先水平的產(chǎn)品——美國(guó)Intersil公司的H...

    標(biāo)簽: FPGA 數(shù)字下變頻

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):sunjet

  • 可布性驅(qū)動(dòng)的層次式FPGA布局算法研究免費(fèi)下載

    資源簡(jiǎn)介:在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計(jì)中至關(guān)重要的一步。由于現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標(biāo),從FPGA芯片結(jié)構(gòu)和布局算法兩...

    標(biāo)簽: FPGA 驅(qū)動(dòng) 布局 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):nbdedu

  • 文檔是關(guān)于自適應(yīng)信號(hào)處理算法研究及FPGA實(shí)現(xiàn)的文章免費(fèi)下載

    資源簡(jiǎn)介:文檔是關(guān)于自適應(yīng)信號(hào)處理算法研究及FPGA實(shí)現(xiàn)的文章,

    標(biāo)簽: FPGA 文檔 信號(hào)處理 算法研究

    上傳時(shí)間: 2013-08-27

    上傳用戶(hù):Maple

  • 基于FPGA加密芯片設(shè)計(jì)論文(AES和DES算法)免費(fèi)下載

    資源簡(jiǎn)介:基于FPGA加密芯片設(shè)計(jì)論文(AES和DES算法)

    標(biāo)簽: FPGA AES DES 加密

    上傳時(shí)間: 2013-08-29

    上傳用戶(hù):weixiao99

  • 基于FPGA的紅外熱成像溫度檢測(cè)算法研究免費(fèi)下載

    資源簡(jiǎn)介:基于FPGA的紅外熱成像溫度檢測(cè)算法研究要#以非制式冷紅外焦平面技術(shù)為基礎(chǔ)的非制冷式熱成像儀以其價(jià)格低~體積小的優(yōu)勢(shì)s在非接觸式測(cè)溫領(lǐng)域得 到廣泛的應(yīng)用 目前市面上的熱成像儀對(duì)溫差的識(shí)別非常敏感s但是無(wú)法通過(guò)從熱成像儀獲得的電信號(hào)數(shù)據(jù)得知目 標(biāo)的具體...

    標(biāo)簽: FPGA 紅外熱成像測(cè)溫

    上傳時(shí)間: 2022-02-14

    上傳用戶(hù):

  • 紅外成像制導(dǎo)的FPGA數(shù)據(jù)預(yù)處理技術(shù)研究免費(fèi)下載

    資源簡(jiǎn)介:本文研究了在復(fù)雜背景下紅外圖像的背景和噪聲抑制算法,并且完成了硬件實(shí)現(xiàn),主要包括以下內(nèi)容: 1.通過(guò)對(duì)實(shí)際紅外圖像的背景和噪聲特性的研究分析,設(shè)計(jì)改進(jìn)了一種基于加權(quán)廣義次序統(tǒng)計(jì)濾波器的背景抑制的算法。紅外圖像的噪聲通常為脈沖噪聲,具有高頻特性...

    標(biāo)簽: FPGA 紅外成像 制導(dǎo) 數(shù)據(jù)

    上傳時(shí)間: 2013-07-02

    上傳用戶(hù):釣鰲牧馬

  • 基于FPGA的圖像增強(qiáng)技術(shù)研究免費(fèi)下載

    資源簡(jiǎn)介:圖像增強(qiáng)技術(shù)是數(shù)字圖像處理領(lǐng)域中的一項(xiàng)重要內(nèi)容,隨著數(shù)字圖像處理應(yīng)用領(lǐng)域的不斷擴(kuò)大,快速、實(shí)時(shí)圖像處理技術(shù)成為研究的熱點(diǎn)。超大規(guī)模集成電路技術(shù)的飛速發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ),尤其是FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編...

    標(biāo)簽: FPGA 圖像增強(qiáng) 技術(shù)研究

    上傳時(shí)間: 2013-06-16

    上傳用戶(hù):songrui

  • 基于FPGA的汽車(chē)發(fā)動(dòng)機(jī)控制器研究免費(fèi)下載

    資源簡(jiǎn)介:汽車(chē)工業(yè)在國(guó)民經(jīng)濟(jì)增長(zhǎng)中發(fā)揮著越來(lái)越重要的作用。近幾年,雖然我國(guó)的汽車(chē)工業(yè)已經(jīng)得到了飛速的發(fā)展,但汽車(chē)ECU(Electronic Control Unit)的設(shè)計(jì)制造一直無(wú)法實(shí)現(xiàn)國(guó)產(chǎn)化,嚴(yán)重制約了汽車(chē)工業(yè)的發(fā)展。針對(duì)這個(gè)現(xiàn)狀,本課題對(duì)于ECU的設(shè)計(jì)進(jìn)行了初步研究。首次...

    標(biāo)簽: FPGA 汽車(chē)發(fā)動(dòng)機(jī) 控制器

    上傳時(shí)間: 2013-07-11

    上傳用戶(hù):小眼睛LSL

  • 圖像處理算法研究及硬件設(shè)計(jì)免費(fèi)下載

    資源簡(jiǎn)介:隨著圖像分辨率的越來(lái)越高,軟件實(shí)現(xiàn)的圖像處理無(wú)法滿(mǎn)足實(shí)時(shí)性的需求;同時(shí)FPGA等可編程器件的快速發(fā)展使得硬件實(shí)現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國(guó)內(nèi)外的一個(gè)熱門(mén)領(lǐng)域。 本文在FPGA平臺(tái)上,用Verilog HDL實(shí)現(xiàn)了一個(gè)研究圖像處理算法的...

    標(biāo)簽: 圖像處理 算法研究 硬件設(shè)計(jì)

    上傳時(shí)間: 2013-05-30

    上傳用戶(hù):水瓶kmoon5

  • FPGA 實(shí)現(xiàn)基- 4FFT 算法免費(fèi)下載

    資源簡(jiǎn)介:針對(duì)高速數(shù)字信號(hào)處理的要求,提出用FPGA 實(shí)現(xiàn)基- 4FFT 算法,并對(duì)其整體結(jié)構(gòu)、蝶形單\\\\\\\\r\\\\\\\\n元進(jìn)行了分析. 采用蝶算單元輸入并行結(jié)構(gòu)和同址運(yùn)算,能同時(shí)提供蝶形運(yùn)算所需的4 個(gè)操作\\\\\\\\r\\\\\\\\n數(shù),具有最大的數(shù)據(jù)并行性,能提高處理速度 按照旋...

    標(biāo)簽: FPGA 4FFT 算法

    上傳時(shí)間: 2013-08-08

    上傳用戶(hù):gxrui1991

  • 關(guān)于用CPLD和FPGA做插補(bǔ)算法的內(nèi)容,對(duì)于想用FPGA做控制的朋友是個(gè)好的借鑒!免費(fèi)下載

    資源簡(jiǎn)介:關(guān)于用CPLD和FPGA做插補(bǔ)算法的內(nèi)容,對(duì)于想用FPGA做控制的朋友是個(gè)好的借鑒!

    標(biāo)簽: FPGA CPLD 插補(bǔ)算法 控制

    上傳時(shí)間: 2013-09-02

    上傳用戶(hù):taox

  • 魔方的算法,即每行每列和對(duì)角線上的數(shù)值和相等,算法值得研究研究免費(fèi)下載

    資源簡(jiǎn)介:魔方的算法,即每行每列和對(duì)角線上的數(shù)值和相等,算法值得研究研究

    標(biāo)簽: 算法 魔方 對(duì)角 數(shù)值

    上傳時(shí)間: 2014-01-04

    上傳用戶(hù):stampede

  • 熱電偶冷端自動(dòng)補(bǔ)償和非線性校正的算法研究免費(fèi)下載

    資源簡(jiǎn)介:熱電偶冷端自動(dòng)補(bǔ)償和非線性校正的算法研究,介紹了應(yīng)用2元4次最小二乘法實(shí)現(xiàn)熱電偶熱電動(dòng)勢(shì)-溫度的自動(dòng)轉(zhuǎn)換。

    標(biāo)簽: 熱電偶 校正 自動(dòng)補(bǔ)償 算法研究

    上傳時(shí)間: 2014-01-07

    上傳用戶(hù):vodssv

主站蜘蛛池模板: 富民县| 呼和浩特市| 屏南县| 清徐县| 武功县| 天峨县| 厦门市| 浠水县| 齐齐哈尔市| 娱乐| 武冈市| 克什克腾旗| 松滋市| 铜梁县| 乌苏市| 河北区| 湖南省| 通化县| 驻马店市| 祁连县| 大庆市| 枣阳市| 崇阳县| 常山县| 庆阳市| 西华县| 长葛市| 巴林右旗| 徐汇区| 太白县| 洛宁县| 长丰县| 社旗县| 九龙县| 土默特左旗| 广元市| 乡城县| 惠安县| 河南省| 永德县| 永川市|