數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設計SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設計方案及實現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設計,并且使系統(tǒng)具有了較高的可適應性、可擴展性和可調(diào)試性。 在時序數(shù)字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內(nèi)存儲器。可根據(jù)系統(tǒng)需要隨時進行設置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統(tǒng)整個傳輸過程中數(shù)據(jù)的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結果和測試結果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。
資源簡介:數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設計SOC系...
上傳時間: 2013-07-09
上傳用戶:sdfsdfs
資源簡介:數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設計SOC系...
上傳時間: 2013-06-09
上傳用戶:lh25584
資源簡介:基于USB總線的高速數(shù)據(jù)采集系統(tǒng) 介紹了一種基于USB總線的高速數(shù)據(jù)采集系統(tǒng),討論了USB控制器EZ-USBFX2CY7C68013的性能及傳輸方式給出了該系統(tǒng)的硬件和基于GPIF主控方式實現(xiàn)數(shù)據(jù)傳輸?shù)能浖O計方法。
上傳時間: 2013-12-12
上傳用戶:小寶愛考拉
資源簡介:基于USB接口的高速數(shù)據(jù)采集系統(tǒng),基于USB接口的高速數(shù)據(jù)采集系統(tǒng)
上傳時間: 2016-07-28
上傳用戶:520
資源簡介:高速大容量數(shù)據(jù)采集存儲技術在通信、航天、氣象、雷達等多個領域中擁有著廣泛應用。各領域科技與信息技術不斷發(fā)展,對數(shù)據(jù)的采集和傳輸速率要求越來越高,對數(shù)據(jù)存儲的速度和容量要求也越來越高。高速數(shù)據(jù)存儲主要包括存儲介質(zhì)選取、存儲器控制、數(shù)據(jù)存儲和總...
上傳時間: 2013-06-14
上傳用戶:2404
資源簡介:隨著科學技術的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規(guī)范,以其使用方便、易于擴展、速度快等優(yōu)點而被廣泛地應用于數(shù)據(jù)采集系統(tǒng)中。現(xiàn)場...
上傳時間: 2013-06-21
上傳用戶:cath
資源簡介:采用FPGA實現(xiàn)高速數(shù)據(jù)采集,完成對模擬信號的采集。
上傳時間: 2020-04-22
上傳用戶:dengcadence
資源簡介:單片機控制下的基于DMA的高速數(shù)據(jù)采集系統(tǒng)
上傳時間: 2014-01-20
上傳用戶:qilin
資源簡介:該文檔為基于FPGA的高速數(shù)據(jù)采集系統(tǒng)詳細設計概述文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-26
上傳用戶:
資源簡介:該文檔為基于FPGA的高速數(shù)據(jù)采集系統(tǒng)研制總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-27
上傳用戶:20125101110
資源簡介:本文針對新型匝間耐壓測試儀中需要高速采集數(shù)據(jù)的問題提出了一種結合CPLD 與單片機的高速數(shù)據(jù)采集系統(tǒng)設計方案。CPLD 產(chǎn)生A/D 芯片的控制時序以及SRAM 的讀寫控制時序,單片機輸出給CPLD控制A/D 轉(zhuǎn)換的啟動信號,并通過CPLD 讀取SRAM 中的采樣數(shù)據(jù)。該系統(tǒng)具...
上傳時間: 2013-11-15
上傳用戶:狗日的日子
資源簡介:基于DSP和AD976A的高速數(shù)據(jù)采集系統(tǒng)設計
上傳時間: 2016-04-27
上傳用戶:
資源簡介:本文將介紹基于EZ-USB FX2系列CY7C68013芯片的高速數(shù)據(jù)采集系統(tǒng)的設計,該系統(tǒng)具有限幅保護功能,固件和驅(qū)動程序的編寫簡便,能夠完成對數(shù)據(jù)的高速采集和傳送。
上傳時間: 2016-07-12
上傳用戶:dave520l
資源簡介:該文檔為基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-05-09
上傳用戶:
資源簡介:學位論文《基于USB2.0的CCD數(shù)據(jù)采集系統(tǒng)》
上傳時間: 2013-12-10
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:介紹了一種基于CPCI 總線的高速數(shù)據(jù)采集卡硬件及其WDM 驅(qū)動程序設計方法,詳細說明了計算機通過驅(qū)動程 序與數(shù)據(jù)采集卡硬件進行高速數(shù)據(jù)交換的方法,利用DriverWorks 完成了滿足高速數(shù)據(jù)傳輸要求的WDM 驅(qū)動程序設計,實現(xiàn) 了數(shù)據(jù)采集卡與主機內(nèi)存之間數(shù)據(jù)傳...
上傳時間: 2013-12-19
上傳用戶:釣鰲牧馬
資源簡介:基于AT89C5131單片機的USB數(shù)據(jù)采集系統(tǒng)USB驅(qū)動程序固件
上傳時間: 2014-12-06
上傳用戶:chongcongying
資源簡介:介紹了一種采用硬件控制的自動數(shù)據(jù)采集系統(tǒng)的設計方法,包括數(shù)字系統(tǒng)自頂向下的設計思路、Verilog HDL對系統(tǒng)硬件的描述和狀態(tài)機的設計以及MAX+PLUSII開發(fā)軟件的仿真。設計結果表明:該采集系統(tǒng)具有很高的實用價值,極大地提高了系統(tǒng)的信號處理能力。
上傳時間: 2016-07-01
上傳用戶:czl10052678
資源簡介:USB2.0接口和DSP構成的高速數(shù)據(jù)采集系統(tǒng)的分析和設計
上傳時間: 2016-07-10
上傳用戶:稀世之寶039
資源簡介:Design of Image Collection System Based on High-speed PCI Bus基于PCI總線的高速圖像采集系統(tǒng)設計
上傳時間: 2013-12-24
上傳用戶:上善若水
資源簡介:基于RT-Thread的485數(shù)據(jù)采集系統(tǒng)基于RT-Thread的485數(shù)據(jù)采集系統(tǒng)
上傳時間: 2021-12-19
上傳用戶:kent
資源簡介:高速數(shù)據(jù)采集系統(tǒng)在信號檢測、雷達、圖像處理、網(wǎng)絡通信等領域有廣泛應用,不同的應用要求使用不同的總線和不同的設計,但是,無論基于何種應用,其設計的關鍵在接口的實現(xiàn)上。 @@ 隨著cPCI總線技術的發(fā)展,cPCI總線逐漸代替了PCI總線、VME總線,成為測控領域...
上傳時間: 2013-07-08
上傳用戶:ikemada
資源簡介:本文研究基于ARM與FPGA的高速數(shù)據(jù)采集系統(tǒng)技術。論文完成了ARM+FPGA結構的共享存儲器結構設計,實現(xiàn)了ARMLinux系統(tǒng)的軟件設計,包括觸摸屏控制、LCD顯示、正弦插值算法設計以及各種顯示算法設計等。同時進行了信號的高速采集和處理的實際測試,對實驗測試數(shù)據(jù)...
上傳時間: 2013-07-04
上傳用戶:林魚2016
資源簡介:計算機對信號進行分析和處理依賴于數(shù)據(jù)的采集,而現(xiàn)有的數(shù)據(jù)采集卡成本高,接口復雜,不易擴展。采用USB控制器和FPGA為核心設計系統(tǒng)的硬件平臺,再結合LabVIEW設計用戶應用程序、NI-VISA開發(fā)USB驅(qū)動程序,最終實現(xiàn)高速數(shù)據(jù)采集系統(tǒng)的設計。實驗結果表明,系統(tǒng)...
上傳時間: 2013-10-23
上傳用戶:jixingjie
資源簡介:本文提出了一種基于comPactFlash(CF)接口的便攜式數(shù)據(jù)采集系統(tǒng)的設計方案,采用 可編程邏輯器件實現(xiàn)CF接口控制及數(shù)據(jù)采集控制:CF接口部分實現(xiàn)與上位機的數(shù)據(jù)傳 送,數(shù)據(jù)采集控制部分完成量程變換!模數(shù)轉(zhuǎn)換控制等功能"上位機基于CF接口與下位 機進行數(shù)據(jù)通信,給...
上傳時間: 2015-05-25
上傳用戶:wjc511
資源簡介:以某高速實時頻譜儀為應用背景,論述了5 Gsps采樣率的高速數(shù)據(jù)采集系統(tǒng)的構成和設計要點,著重分析了采集系統(tǒng)的關鍵部分高速ADC(analog to digital,模數(shù)轉(zhuǎn)換器)的設計、系統(tǒng)采樣時鐘設計、模數(shù)混合信號完整性設計、電磁兼容性設計和基于總線和接口標準(PC...
上傳時間: 2014-11-26
上傳用戶:黃蛋的蛋黃
資源簡介:核能譜儀中的數(shù)據(jù)采集系統(tǒng),集核探測技術、電子技術、計算機技術為一體,以多道脈沖幅度分析器為核心部件,能夠快速、準確地提取出核素的相關信息及參數(shù)。現(xiàn)已于勘探、建材放射性檢測及環(huán)境放射性監(jiān)測等領域得到廣泛應用。隨著嵌入式技術的發(fā)展,以32位ARM為...
上傳時間: 2013-04-24
上傳用戶:標點符號
資源簡介:基于usb的遠程數(shù)據(jù)采集系統(tǒng),以usb1.1協(xié)議為基礎,實現(xiàn)基于USB接口的遠程數(shù)據(jù)采集系統(tǒng)
上傳時間: 2013-12-16
上傳用戶:sqq
資源簡介:該文檔為基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設計與實現(xiàn)總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-08
上傳用戶:
資源簡介:隨著計算機和自動化測量技術的日益發(fā)展,測量儀器和計算機的關系日益密切。計算機的很多成果很快就應用到測量和儀器領域,與計算機相結合已經(jīng)成為測量儀器和自動測試系統(tǒng)發(fā)展的必然趨勢。高度集成的現(xiàn)場可編程門陣列(FPGA)是超大規(guī)模集成電路和計算機輔助設...
上傳時間: 2013-05-23
上傳用戶:晴天666