現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡、多媒體等新技術的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術,成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發(fā)器進行回環(huán)設計,經(jīng)過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設計的正確性。
資源簡介:現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡、多媒體等新技術的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢...
上傳時間: 2013-04-24
上傳用戶:戀天使569
資源簡介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?為后續(xù)采用FPGA...
上傳時間: 2013-11-22
上傳用戶:lingzhichao
資源簡介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?為后續(xù)采用FPGA...
上傳時間: 2013-10-22
上傳用戶:semi1981
資源簡介:國家863項目“飛行控制計算機系統(tǒng)FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現(xiàn)環(huán)上多計算機系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究...
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222
資源簡介:網(wǎng)絡通信中2M專用HW線的高速串行接口的DSP C程序實現(xiàn)
上傳時間: 2013-12-13
上傳用戶:huangld
資源簡介:采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單...
上傳時間: 2013-10-12
上傳用戶:rnsfing
資源簡介:采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單...
上傳時間: 2013-10-19
上傳用戶:angle
資源簡介:采用Xilinx 公司Virtex- II Pro 系列FPGA 內嵌得SERDES 模塊———RocketIO 作為高速串行協(xié)議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實現(xiàn)了兩板間基于數(shù)據(jù)幀的簡單高速串行傳輸, 并在ISE 環(huán)境中對整個協(xié)議進行了仿真, 當系統(tǒng)頻率為100MHz, 串行速...
上傳時間: 2013-10-21
上傳用戶:xy@1314
資源簡介: 介紹了一種基于大規(guī)模FPGA及高性能DSP芯片的機載雷達信號處理嵌入式系統(tǒng)的設計方案及設計實現(xiàn)。 采用標準的VME總線及基于FPGA內嵌MGT的高速串行互連技術,具有實時性強、集成度高以及軟硬件可編程易于系統(tǒng) 擴展及重構的特點。
上傳時間: 2016-05-11
上傳用戶:youmo81
資源簡介:該文檔為基于XilinxFPGA高速串行接口的設計與實現(xiàn)總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-28
上傳用戶:
資源簡介:針對實時型相機對系統(tǒng)小型化、通用化及數(shù)據(jù)高速率可靠傳輸?shù)男枨螅闹性谘芯扛咚俅衅?解串器(SerDes)器件TLK2711工作原理的基礎上,提出了高速串行全雙工通信協(xié)議總體設計方案。文章以TLK2711為物理層、FPGA為鏈路層設計了高速串行全雙工通信協(xié)議,對協(xié)...
上傳時間: 2014-12-28
上傳用戶:wff
資源簡介:用匯編語音編寫的基于320TMSC54XXDSP的異步串行口與PC機的接口程序,在ccs5000平臺測試通過
上傳時間: 2015-04-30
上傳用戶:宋桃子
資源簡介:基于80C196KC微處理器的高速串行通訊、單片機將FIFO中的數(shù)據(jù)讀取出來后,從串口發(fā)送出去等代碼
上傳時間: 2014-01-02
上傳用戶:comua
資源簡介:MAX121芯片在高速串行接口電路中的應用 MAX121應用于高速串行接口電路
上傳時間: 2013-12-26
上傳用戶:Zxcvbnm
資源簡介:本論文設計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質、結構,根據(jù)濾波器的...
上傳時間: 2013-05-24
上傳用戶:qiaoyue
資源簡介:現(xiàn)代自動化生產技術迅猛發(fā)展,對保證其產品質量的檢測技術也提出了更高的要求,許多傳統(tǒng)的檢測手段已不能滿足現(xiàn)代化大生產的需求.而在計算機視覺理論基礎上發(fā)展起來的視覺檢測技術以其高精度、非接觸、自動化程度高等優(yōu)點滿足了現(xiàn)代生產過程在線檢測的要求,逐漸...
上傳時間: 2013-04-24
上傳用戶:tb_6877751
資源簡介:本論文設計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質、結構,根據(jù)濾波器的...
上傳時間: 2013-07-15
上傳用戶:lanwei
資源簡介:基于FPGA的高速FFT處理器的設計與實現(xiàn)
上傳時間: 2013-08-07
上傳用戶:asdkin
資源簡介:基于FPGA的高速圖像采集和處理卡 能用于視覺檢測系統(tǒng)
上傳時間: 2013-08-28
上傳用戶:Shaikh
資源簡介:利用ARM的GPIO和SPI總線進行FPGA的被動串行配置,加載速度可以達到200KBytes/Sec.
上傳時間: 2013-08-28
上傳用戶:Maple
資源簡介:基于VHDL的異步串行通信電路設計 隨著電子技術的發(fā)展,現(xiàn)場可編程門陣列FPGA和復雜可編程邏輯器件CPLD的出現(xiàn),使得電子系統(tǒng)的設計者利用與器件相應的電子CAD軟件,在實驗室里就可以設計自己的專用集成電路ASIC器件。這種可編程ASIC不僅使設計的產品
上傳時間: 2014-01-12
上傳用戶:270189020
資源簡介:隨著圖像分辨率的越來越高,軟件實現(xiàn)的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發(fā)展使得硬件實現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內外的一個熱門領域。 本文在FPGA平臺上,用Verilog HDL實現(xiàn)了一個研究圖像處理算法的...
上傳時間: 2013-07-29
上傳用戶:愛順不順
資源簡介:PIC16_和PIC18_器件的高速串行自舉程序
上傳時間: 2013-10-21
上傳用戶:cjh1129
資源簡介:基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設計
上傳時間: 2014-12-26
上傳用戶:devin_zhong
資源簡介:AVR單片機的SPI串行接口c語言源程序,有一定的參考價值
上傳時間: 2015-04-28
上傳用戶:change0329
資源簡介:VHDL語言的UART串行接口芯片程序,僅供學習使用
上傳時間: 2014-12-02
上傳用戶:shizhanincc
資源簡介:三篇關于Viterbi FPGA編譯碼器的優(yōu)化設計文檔: 1、Viterbi譯碼器的FPGA設計實現(xiàn)與優(yōu)化.pdf 2、Viterbi譯碼器的低功耗設計.pdf 3、基于FPGA的高速并行Viterbi譯碼器的設計與實現(xiàn).pdf
上傳時間: 2013-11-27
上傳用戶:邶刖
資源簡介:基于FPGA的高速圖像采集和處理卡 能用于視覺檢測系統(tǒng)
上傳時間: 2015-12-08
上傳用戶:ommshaggar
資源簡介:利用ARM的GPIO和SPI總線進行FPGA的被動串行配置,加載速度可以達到200KBytes/Sec.
上傳時間: 2015-12-28
上傳用戶:fredguo
資源簡介:利用匯編語言編寫的SPI串行接口的DSP 實驗程序。
上傳時間: 2016-03-18
上傳用戶:ikemada