亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 學術論文 > 基于FPGA的高速串行接口模塊仿真設計.rar

基于FPGA的高速串行接口模塊仿真設計.rar

  • 資源大小:4110 K
  • 上傳時間: 2013-04-24
  • 上傳用戶:beixinning
  • 資源積分:2 下載積分
  • 標      簽: FPGA 高速串行 接口模塊

資 源 簡 介

現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。

相 關 資 源

主站蜘蛛池模板: 潮州市| 育儿| 黄平县| 临沧市| 开鲁县| 大悟县| 当阳市| 沅江市| 梁山县| 榆树市| 翁牛特旗| 二连浩特市| 都江堰市| SHOW| 玉林市| 陇西县| 老河口市| 广德县| 丰县| 阳新县| 杭锦旗| 长兴县| 彭水| 寻乌县| 周口市| 水城县| 浦县| 富平县| 拜城县| 林周县| 札达县| 贡觉县| 乡宁县| 错那县| 马鞍山市| 许昌市| 霍山县| 宜都市| 上饶县| 彩票| 博野县|