碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動(dòng)通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點(diǎn)。人們不斷的對(duì)傳統(tǒng)的Rake接收機(jī)進(jìn)行改進(jìn),獲得性能更佳的Rake接收機(jī)。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計(jì)的方法。FPGA以其龐大的規(guī)模、開(kāi)發(fā)過(guò)程投資小、開(kāi)發(fā)周期短、保密性好等優(yōu)點(diǎn),為人們對(duì)Rake接收機(jī)的研究提供了方便。 本文旨在設(shè)計(jì)一種功耗低、硬件實(shí)現(xiàn)相對(duì)簡(jiǎn)單的Rake接收機(jī)結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對(duì)Rake技術(shù)的抗衰落性能進(jìn)行了分析,然后,對(duì)各種Rake接收機(jī)進(jìn)行了比較,最終提出了一種靈活配置的Rake接收機(jī)的改進(jìn)方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個(gè)接收機(jī)的功耗更低。最后利用VerilogHDL語(yǔ)言對(duì)其中的主要模塊進(jìn)行編程設(shè)計(jì),并在Xilinx公司的集成開(kāi)發(fā)工具ISE6.1中進(jìn)行仿真,仿真平臺(tái)為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計(jì)模塊的正確性。所設(shè)計(jì)模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實(shí)際意義。
資源簡(jiǎn)介:碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動(dòng)通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點(diǎn)。人們不斷的對(duì)傳...
上傳時(shí)間: 2013-06-21
上傳用戶(hù):gaorxchina
資源簡(jiǎn)介:一篇關(guān)于Rake接收的很好的論文,多載波擴(kuò)頻通信的Rake接收機(jī)理論研究及FPGA實(shí)現(xiàn)。
上傳時(shí)間: 2013-11-09
上傳用戶(hù):www240697738
資源簡(jiǎn)介:Rake receiver for DS-SS systems.mdl DS-CDMA的Rake接收機(jī)的Simulink仿真文件
上傳時(shí)間: 2016-07-04
上傳用戶(hù):aa54
資源簡(jiǎn)介:關(guān)于cdma系統(tǒng)的Rake接收機(jī)的仿真,希望對(duì)大家又所幫助。
上傳時(shí)間: 2014-01-18
上傳用戶(hù):youth25
資源簡(jiǎn)介:由于移動(dòng)環(huán)境的復(fù)雜性,無(wú)線信號(hào)在發(fā)送傳輸和接收過(guò)程中有很明顯的衰落現(xiàn)象,特別是在高頻無(wú)線通信中,多徑衰落或頻率選擇性衰落對(duì)無(wú)線信號(hào)的干擾最為嚴(yán)重。通過(guò)分集接收技術(shù),Rake接收機(jī)在CDMA移動(dòng)通信系統(tǒng)中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入...
上傳時(shí)間: 2013-07-25
上傳用戶(hù):axxsa
資源簡(jiǎn)介:基于FPGA與PC機(jī)的地震動(dòng)信號(hào)采集與處理系統(tǒng)的研究與實(shí)現(xiàn)
上傳時(shí)間: 2017-05-19
上傳用戶(hù):qweqweqwe
資源簡(jiǎn)介:數(shù)據(jù)采集處理技術(shù)是現(xiàn)代信號(hào)處理的基礎(chǔ),廣泛應(yīng)用于雷達(dá)、聲納、軟件無(wú)線電、瞬態(tài)信號(hào)測(cè)試等領(lǐng)域。隨著信息科學(xué)的飛速發(fā)展,人們面臨的信號(hào)處理任務(wù)越來(lái)越繁重,對(duì)數(shù)據(jù)采集處理系統(tǒng)的要求也越來(lái)越高。近年來(lái)FPGA由于其設(shè)計(jì)靈活性、更強(qiáng)的適應(yīng)性及可重構(gòu)性,結(jié)...
上傳時(shí)間: 2013-06-24
上傳用戶(hù):wangrong
資源簡(jiǎn)介:隨著現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn)在雷達(dá)信號(hào)處理中有著重要地位。模型化設(shè)計(jì)是一種自頂向下的面向FPGA的快速原型驗(yàn)證法,它不僅降低了FPGA設(shè)計(jì)門(mén)檻,而且縮短了開(kāi)發(fā)周期,提高了設(shè)計(jì)效率。這使得FPGA模型化設(shè)計(jì)...
上傳時(shí)間: 2013-07-25
上傳用戶(hù):zhangsan123
資源簡(jiǎn)介:基于FPGA數(shù)字頻率計(jì)的實(shí)現(xiàn),文中有所有的源代碼,僅供參考。
上傳時(shí)間: 2013-08-05
上傳用戶(hù):13736136189
資源簡(jiǎn)介:基于FPGA流水線CPU控制器的設(shè)計(jì)與實(shí)現(xiàn):在FPGA上設(shè)計(jì)并實(shí)現(xiàn)了一種具有MIPS風(fēng)格的CPU硬布線控制器。
上傳時(shí)間: 2013-08-06
上傳用戶(hù):qw12
資源簡(jiǎn)介:VHDL 基于FPGA 和VGA 接口的應(yīng)用設(shè)計(jì)
上傳時(shí)間: 2013-08-09
上傳用戶(hù):15071087253
資源簡(jiǎn)介:是基于FPGA高速設(shè)計(jì)指導(dǎo)的一篇文章,很好的!
上傳時(shí)間: 2013-08-16
上傳用戶(hù):yuyizhixia
資源簡(jiǎn)介:基于FPGA火車(chē)狀態(tài)機(jī)的實(shí)現(xiàn)方法,詳細(xì)見(jiàn)資料
上傳時(shí)間: 2013-10-09
上傳用戶(hù):行者Xin
資源簡(jiǎn)介:基于FPGA數(shù)字電壓表的設(shè)計(jì) EDA是電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation)的縮寫(xiě),在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來(lái)的。 EDA技術(shù)就是以計(jì)算機(jī)為...
上傳時(shí)間: 2013-11-24
上傳用戶(hù):無(wú)聊來(lái)刷下
資源簡(jiǎn)介:基于FPGA和DDS技術(shù)的正弦信號(hào)發(fā)生器設(shè)計(jì)
上傳時(shí)間: 2014-01-18
上傳用戶(hù):hzakao
資源簡(jiǎn)介:Rake接收機(jī)的仿真代碼,對(duì)研究接收機(jī),信道均衡,預(yù)Rake有幫助
上傳時(shí)間: 2016-02-25
上傳用戶(hù):moerwang
資源簡(jiǎn)介:本文從總體方案、硬件電路、軟件程序、性能測(cè)試等幾個(gè)方面詳細(xì)地闡述了基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進(jìn)行AD轉(zhuǎn)換電路設(shè)計(jì);借助頻率高、內(nèi)部時(shí)延小的FPGA芯片實(shí)現(xiàn)USB固件并以此控制USB接口芯片,通過(guò)乒乓的方式...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):xuanjie
資源簡(jiǎn)介:該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對(duì)傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號(hào)處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):gokk
資源簡(jiǎn)介:基于FPGA火車(chē)狀態(tài)機(jī)的實(shí)現(xiàn)方法,詳細(xì)見(jiàn)資料
上傳時(shí)間: 2013-10-21
上傳用戶(hù):hjkhjk
資源簡(jiǎn)介:基于FPGA數(shù)字電壓表的設(shè)計(jì) EDA是電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation)的縮寫(xiě),在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來(lái)的。 EDA技術(shù)就是以計(jì)算機(jī)為...
上傳時(shí)間: 2013-10-22
上傳用戶(hù):Shaikh
資源簡(jiǎn)介:基于FPGA和DDS技術(shù)的正弦信號(hào)發(fā)生器設(shè)計(jì)
上傳時(shí)間: 2013-10-23
上傳用戶(hù):cjf0304
資源簡(jiǎn)介:基于FPGA和xinlinx ise 的7段碼led顯示程序,希望對(duì)你有所幫助
上傳時(shí)間: 2015-04-03
上傳用戶(hù):nanshan
資源簡(jiǎn)介:基于FPGA和xinlinx ise的小游戲的vhdl程序,希望對(duì)你有所幫助!
上傳時(shí)間: 2015-04-03
上傳用戶(hù):671145514
資源簡(jiǎn)介:基于FPGA和xinlinx ise的串行通信vhdl程序,希望對(duì)你有所幫助!
上傳時(shí)間: 2013-12-22
上傳用戶(hù):PresidentHuang
資源簡(jiǎn)介:基于FPGA和xinlinx ise的鼠標(biāo)應(yīng)用vhdl程序,希望對(duì)你有所幫助!
上傳時(shí)間: 2013-12-10
上傳用戶(hù):lps11188
資源簡(jiǎn)介:基于FPGA和xinlinx ise的音樂(lè)播放器vhdl程序,希望對(duì)你有所幫助!
上傳時(shí)間: 2013-12-27
上傳用戶(hù):D&L37
資源簡(jiǎn)介:基于FPGA和xinlinx ise的usb端口vhdl程序,希望對(duì)你有所幫助!
上傳時(shí)間: 2013-12-25
上傳用戶(hù):ryb
資源簡(jiǎn)介:IEEEuwb仿真UWB信道沖擊相應(yīng);rmsds仿真UWB信道的均方根時(shí)延擴(kuò)展;PDP仿真UWB信道的功率延遲剖面 Rakeselector仿真Rake接收機(jī)的路徑選擇 PPMcorrmask_P仿真Rake接收機(jī)的相關(guān)模板信號(hào)
上傳時(shí)間: 2013-12-21
上傳用戶(hù):變形金剛
資源簡(jiǎn)介:基于ARM核的GPS接收機(jī)的設(shè)計(jì) 介紹了GPS 接收機(jī)的原理以及一款GPS 接收機(jī)的實(shí)際設(shè)計(jì)。該GPS 接收機(jī)采用Zarlink 公司生產(chǎn)的GP2015 芯片作為 接收機(jī)的射頻前端, 內(nèi)嵌ARM7 核的GP4020 芯片作為接收機(jī)的數(shù)字基帶處理器, 并闡述了外圍擴(kuò)展電路及軟件設(shè)計(jì)。該GPS ...
上傳時(shí)間: 2015-09-03
上傳用戶(hù):tedo811
資源簡(jiǎn)介:本程序?qū)ake接收機(jī)的仿真程序 在matlab simulink下實(shí)現(xiàn),其信道模型采用802.15.3a信道,信源部分的采用UWB信號(hào),最后通過(guò)計(jì)算snr與errorbitrate來(lái)說(shuō)明Rake接收機(jī)性能
上傳時(shí)間: 2015-09-09
上傳用戶(hù):氣溫達(dá)上千萬(wàn)的