亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

您現(xiàn)在的位置是:蟲蟲下載站 > 資源下載 > 學(xué)術(shù)論文 > 基于FPGA的機(jī)載高速數(shù)據(jù)記錄系統(tǒng)的研究

基于FPGA的機(jī)載高速數(shù)據(jù)記錄系統(tǒng)的研究

資 源 簡(jiǎn) 介

本文將電路接口技術(shù)與硬件可編程技術(shù)相結(jié)合,提出了用可編程芯片來控制IDE硬盤進(jìn)行高速數(shù)據(jù)記錄,能夠滿足機(jī)載數(shù)據(jù)記錄設(shè)備重量輕、容量大、速度快的要求。 論文對(duì)硬盤ATA接口標(biāo)準(zhǔn)進(jìn)行了研究,對(duì)VHDL語言、現(xiàn)場(chǎng)可編程門陣列器件(FPGA)實(shí)現(xiàn)硬件電路的原理和方法進(jìn)行了深入分析,在此基礎(chǔ)上完成了基于FPGA的數(shù)據(jù)記錄控制器的設(shè)計(jì)。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號(hào)為CycloneEP1C3T144C8),將各功能模塊級(jí)聯(lián)成系統(tǒng)在該芯片上完成了控制器系統(tǒng)級(jí)的設(shè)計(jì)與仿真驗(yàn)證,驗(yàn)證結(jié)果表明了用FPGA實(shí)現(xiàn)高速數(shù)據(jù)記錄控制器的可行性。所設(shè)計(jì)的VHDL代碼經(jīng)QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內(nèi)部可以達(dá)到104.46Mhz的電路工作速度,F(xiàn)PGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達(dá)到33.3MByte/s的突發(fā)數(shù)據(jù)傳輸率。文中對(duì)所用到的FPGA設(shè)計(jì)技術(shù)給予了詳細(xì)說明,對(duì)各功能模塊的設(shè)計(jì)給予了詳細(xì)闡述,對(duì)關(guān)鍵設(shè)計(jì)給出了VHDL源代碼,還討論了FPGA設(shè)計(jì)中時(shí)序約束的作用,給出了本文所做時(shí)序約束的方法。 本文中所論述的工作對(duì)以后機(jī)載數(shù)據(jù)記錄系統(tǒng)的設(shè)計(jì)具有重要的鋪墊作用。文中在總結(jié)所做工作的同時(shí),還對(duì)下一步工作提出了有益的建議。

相 關(guān) 資 源

主站蜘蛛池模板: 汉沽区| 瑞昌市| 教育| 琼结县| 堆龙德庆县| 桂阳县| 芦山县| 隆化县| 南澳县| 卢龙县| 鄂伦春自治旗| 丰顺县| 维西| 鄂托克旗| 贺州市| 兴海县| 祁连县| 嵊泗县| 太原市| 大姚县| 福贡县| 电白县| 阿克苏市| 迭部县| 微山县| 神木县| 英超| 宁陕县| 泽州县| 锡林郭勒盟| 皮山县| 大安市| 无棣县| 潍坊市| 宜城市| 辰溪县| 公安县| 元氏县| 武清区| 闵行区| 射阳县|