test uploading, the doc is just describe the behaviour of usa tax reporting form which may out of date already, thanks for viewing
資源簡(jiǎn)介:test uploading, the doc is just describe the behaviour of usa tax reporting form which may out of date already, thanks for viewing
上傳時(shí)間: 2017-02-23
上傳用戶:hetachy
資源簡(jiǎn)介:為了改進(jìn)產(chǎn)品性能和兼容性,最新的HDMI compliance test specification (HDMI CTS) V.1.3增加了新的測(cè)試內(nèi)容和定下了更嚴(yán)格的標(biāo)準(zhǔn)。大多數(shù)現(xiàn)在遞交給HDMI授權(quán)測(cè)試中心(ATC) 的帶有HDMI功能的電器都將按照HDMI CTS V.1.3 來測(cè)試。Analog Devices (ADI) 分別在...
上傳時(shí)間: 2013-12-15
上傳用戶:古谷仁美
資源簡(jiǎn)介:加密算法 test Driver for Crypto++, a C++ Class Library of Cryptographic Primitives: - To generate an RSA key cryptest g - To encrypt and decrypt a string using RSA cryptest r - To calculate MD5, SHS, and RIPEMD-160 message dig...
上傳時(shí)間: 2015-07-16
上傳用戶:wqxstar
資源簡(jiǎn)介:encode.v The encoder syndrome.v Syndrome generator in decoder berlekamp.v Berlekamp algorithm in decoder chien-search.v Chien search and Forney algorithm in decoder decode.v The top module of the decoder inverse.v Computes multi...
上傳時(shí)間: 2014-02-16
上傳用戶:fxf126@126.com
資源簡(jiǎn)介:TION ESD (electrostatic discharge) sensitive device. Electrostatic charges as high as 4000 V readily accumulate on the human body and test equipment and can discharge without detection. WARNING! Although the AD7008 features proprietary ...
上傳時(shí)間: 2014-01-12
上傳用戶:2467478207
資源簡(jiǎn)介:Top module name : SHIFTER (File name : SHIFTER.v) 2. Input pins: SHIFT [3:0], IN [15:0], SIGN, RIGHT. 3. Output pins: OUT [15:0]. 4. Input signals generated from test pattern are latched in one cycle and are synchronized at clock rising...
上傳時(shí)間: 2013-12-13
上傳用戶:himbly
資源簡(jiǎn)介:Top module name : SHIFTER (File name : SHIFTER.v) 2. Input pins: SHIFT [3:0], IN [15:0], SIGN, RIGHT. 3. Output pins: OUT [15:0]. 4. Input signals generated from test pattern are latched in one cycle and are synchronized at clock rising...
上傳時(shí)間: 2014-01-20
上傳用戶:三人用菜
資源簡(jiǎn)介:微星865PE Neo2-V主板使用手冊(cè) SC6788v2.0
上傳時(shí)間: 2013-07-02
上傳用戶:eeworm
資源簡(jiǎn)介:針對(duì)應(yīng)用的發(fā)光二極管(LED)I-V 特性測(cè)量
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
資源簡(jiǎn)介:[電子線路模擬仿真軟件].TINA.Pro.V.6.Educational
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
資源簡(jiǎn)介:New-尚未歸類-412冊(cè)-8.64G 針對(duì)應(yīng)用的發(fā)光二極管-LED-I-V-特性測(cè)量.pdf
上傳時(shí)間: 2013-06-02
上傳用戶:13160677563
資源簡(jiǎn)介:專輯類-EDA仿真相關(guān)專輯-56冊(cè)-2.30G [電子線路模擬仿真軟件].TINA.Pro.V.6.Educational-141M.zip
上傳時(shí)間: 2013-08-06
上傳用戶:hebmuljb
資源簡(jiǎn)介:專輯類-網(wǎng)絡(luò)及電腦相關(guān)專輯-114冊(cè)-4.31G 微星865PE-Neo2-V主板使用手冊(cè)-SC6788v2.0.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:dreamboy36
資源簡(jiǎn)介:用一片CPLD實(shí)現(xiàn)數(shù)字鎖相環(huán),用VHDL或V語(yǔ)言
上傳時(shí)間: 2013-05-27
上傳用戶:hewenzhi
資源簡(jiǎn)介:·《自動(dòng)化控制雜志》Nuts.and.Volts.28-03.-.Mar.2007.-.Build.a.test.Bench.Power.Supply
上傳時(shí)間: 2013-07-05
上傳用戶:Altman
資源簡(jiǎn)介:·?[測(cè)試書籍]Design For test
上傳時(shí)間: 2013-06-28
上傳用戶:txfyddz
資源簡(jiǎn)介:html test test test
上傳時(shí)間: 2013-09-02
上傳用戶:bpgfl
資源簡(jiǎn)介:當(dāng)今電子系統(tǒng)如高端處理器及記憶體,對(duì)電源的需求是趨向更低電壓、更高電流的應(yīng)用。同時(shí)、對(duì)負(fù)載的反應(yīng)速度也要提高。因此功率系統(tǒng)工程師要面對(duì)的挑戰(zhàn),是要設(shè)計(jì)出符合系統(tǒng)要求的細(xì)小、價(jià)廉但高效率的電源系統(tǒng)。而這些要求都不是傳統(tǒng)功率架構(gòu)能夠完全滿足的。...
上傳時(shí)間: 2013-11-15
上傳用戶:yan2267246
資源簡(jiǎn)介:Nios 的用戶定義接口邏輯實(shí)例 有許多人問我使用 Nios 的用戶定義接口邏輯怎么用,想了幾天決定設(shè)計(jì)一個(gè)實(shí)例來說明。該例為一個(gè)使用 user to interface logic 設(shè)計(jì)的 PWM 實(shí)例,其中包括三個(gè)文件:??? plus32.v 是一個(gè)為 32bit nios 設(shè)計(jì)的 pwm 實(shí)例。??...
上傳時(shí)間: 2013-11-15
上傳用戶:cc1915
資源簡(jiǎn)介:The MAX3243E device consists of three line drivers, five line receivers, and a dual charge-pump circuit with±15-kV ESD (HBM and IEC61000-4-2, Air-Gap Discharge) and ±8-kV ESD (IEC61000-4-2, Contact Discharge)protection on serial-port conn...
上傳時(shí)間: 2013-10-19
上傳用戶:ddddddd
資源簡(jiǎn)介:SPMC75F2413A在三相交流感應(yīng)電機(jī)的開環(huán)V/F控制的應(yīng)用:系統(tǒng)輸入電源電壓為AC110V/AC220V,經(jīng)全波整流后供系統(tǒng)使用。系統(tǒng)使用Sunplus公司的SPMC75F2413A產(chǎn)生AC三相異步電機(jī)的VVVF控制所需的SPWM信號(hào),并完成系統(tǒng)控制。使用三菱公司的智能功率模塊PS21865實(shí)現(xiàn)電機(jī)...
上傳時(shí)間: 2013-11-06
上傳用戶:924484786
資源簡(jiǎn)介:??????? 本文主要介紹Cyclone V FPGA的一個(gè)很明顯的特性,也可以說是一個(gè)很大的優(yōu)勢(shì),即:采用低功耗28nm FPGA減少總系統(tǒng)成本
上傳時(shí)間: 2013-10-26
上傳用戶:huxiao341000
資源簡(jiǎn)介: Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; (2)包括低功耗6G和10G串行收發(fā)器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場(chǎng)上支持10....
上傳時(shí)間: 2013-10-26
上傳用戶:wsq921779565
資源簡(jiǎn)介:???? 本文是基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)(英文資料)
上傳時(shí)間: 2014-12-28
上傳用戶:CHINA526
資源簡(jiǎn)介:??? Cyclone V FPGA功耗優(yōu)勢(shì):采用低功耗28nm FPGA活的最低系統(tǒng)功耗(英文資料) ???
上傳時(shí)間: 2013-11-23
上傳用戶:lijinchuan
資源簡(jiǎn)介: 本白皮書介紹 Stratix V FPGA 是怎樣幫助用戶提高帶寬同時(shí)保持其成本和功耗預(yù)算不變。在工藝方法基礎(chǔ)上,Altera 利用 FPGA 創(chuàng)新技術(shù)超越了摩爾定律,滿足更大的帶寬要求,以及成本和功耗預(yù)算。Altera Stratix ? V FPGA 通過 28-Gbps 高功效收發(fā)器突破了...
上傳時(shí)間: 2013-10-30
上傳用戶:luke5347
資源簡(jiǎn)介:??? 本資料是關(guān)于Altera公司 Stratix V GX FPGA開發(fā)板電路圖的資料。資料包括開發(fā)板原理圖、PCB圖。
上傳時(shí)間: 2014-01-22
上傳用戶:18707733937
資源簡(jiǎn)介: Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; (2)包括低功耗6G和10G串行收發(fā)器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場(chǎng)上支持10....
上傳時(shí)間: 2013-10-21
上傳用戶:lht618
資源簡(jiǎn)介:??? Cyclone V FPGA功耗優(yōu)勢(shì):采用低功耗28nm FPGA活的最低系統(tǒng)功耗(英文資料) ???
上傳時(shí)間: 2015-01-01
上傳用戶:xauthu
資源簡(jiǎn)介:??????? 本文主要介紹Cyclone V FPGA的一個(gè)很明顯的特性,也可以說是一個(gè)很大的優(yōu)勢(shì),即:采用低功耗28nm FPGA減少總系統(tǒng)成本
上傳時(shí)間: 2013-11-11
上傳用戶:aeiouetla