基于現場可編程門陣列的軟核處理器的SD卡讀寫設計底層讀寫
資源簡介:基于現場可編程門陣列的軟核處理器的SD卡讀寫設計底層讀寫
上傳時間: 2013-12-20
上傳用戶:R50974
資源簡介:本文主要討論了使用EDA工具設計漢字滾動顯示器的技術問題。文中首先描述了基于現場可編程門陣列(FPGA)的硬件電路;然后研究了在8×8LED發光二極管點陣上顯示滾動漢字的原理,并給出了基于ALTERA的參數化模型庫LPM描述其功能的VHDL語言程序設計;最后對使用E...
上傳時間: 2016-06-08
上傳用戶:wmwai1314
資源簡介:設計了一基于現場可編程門陣列(FPGA)的低頻數字式相位測量儀。該測量儀包括數字式移相信號發生器和相位測量儀兩部分,分別完成移相信號的發生及其頻率、相位差的預置及數字顯示、發生信號的移相以及移相后信號相位差和頻率的測量與顯示幾個功能。其中數字式...
上傳時間: 2016-06-18
上傳用戶:zhliu007
資源簡介:基于現場可編程門陣列技術的混沌數字通信系統——設計與實現
上傳時間: 2013-11-29
上傳用戶:ayfeixiao
資源簡介:設計了一個基于現場可編程門陣列(FPGA)和AT89S51單片機相結合的低頻數字相位測量儀
上傳時間: 2014-12-01
上傳用戶:Avoid98
資源簡介:針對主控制板上存儲器(SRAM) 存儲的數據量小和最高頻率低的情況,提出了基于SDR Sdram(同步動態RAM) 作為主存儲器的LED 顯示系統的研究。在實驗中,使用了現場可編程門陣列( FPGA) 來實現各模塊的邏輯功能。最終實現了對L ED 顯示屏的控制,并且一塊主控制板最大...
上傳時間: 2013-12-18
上傳用戶:c12228
資源簡介:介紹了被動雷達探測系統測向方法,提出了被動測向系統信號處理器的設計方法. 采用DSP(數字 信號處理器) + FPGA(現場可編程門陣列) 結構,使得系統的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強的應用價值和參考價值.
上傳時間: 2013-12-23
上傳用戶:as275944189
資源簡介:以兩片由TI 公司生產的數字信號處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進行邏輯控 制,采用現場可編程門陣列FPGA 作圖像的預處理和進行雙數字信號處理器(DSP) 之間的通訊,實現了實時相關的圖像 處理。此系統實時性好,可直接利用數字圖像的灰度特征...
上傳時間: 2016-05-11
上傳用戶:kytqcool
資源簡介::針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給 出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片 設計一個多通道圖像信號處理系統。
上傳時間: 2014-01-23
上傳用戶:tianjinfan
資源簡介:基于nios軟核處理器的FPGA嵌入式片上系統中的mp3算法
上傳時間: 2013-12-01
上傳用戶:shanml
資源簡介:這個源碼是用altera公司的開發工具NIOS II IDE開發的基于軟核處理器的AD、DA控制程序,通過spi 核控制AD、DA的時序,實現正弦波發送和接收
上傳時間: 2015-09-11
上傳用戶:上善若水
資源簡介:基于NIOS 軟核處理器的uClinux的移植
上傳時間: 2014-08-28
上傳用戶:iswlkje
資源簡介:基于Altera fpga 的軟核 nios2的串口調試代碼
上傳時間: 2014-01-03
上傳用戶:hoperingcong
資源簡介:基于Nios_II軟核處理器的通信信號源SOPC設計,很有用的資料.
上傳時間: 2017-05-23
上傳用戶:a3318966
資源簡介:基于現場可編程(FPGA)技術和硬件描述語言
上傳時間: 2017-09-10
上傳用戶:1583060504
資源簡介:FM7K325T高性能現場可編程門陣列_技術手冊國產FPGA技術規格書
上傳時間: 2022-04-22
上傳用戶:
資源簡介:JXCLX25 型 現場可編程門陣列電路 軍用產品說明書
上傳時間: 2022-07-04
上傳用戶:
資源簡介:USB(UniversalSerialBus,通用串行總線)是當今消費電子產品和儀器設備中應用最廣的接口協議之一,然而目前國內的USB芯片只有極少數幾款,產品研究善處于起步階段,絕大部分產品主要由國外的IC設計芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能...
上傳時間: 2013-07-18
上傳用戶:JasonC
資源簡介:現場可編程門陣列(FPGA)是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,它結合了微電子技術、電路技術和EDA(Electronics Design Automation)技術。隨著它的廣泛應用和快速發展,使設計電路的規模和集成度不斷提高,同時也帶來了電子系統設計方法和設...
上傳時間: 2013-04-24
上傳用戶:科學怪人
資源簡介:??? NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。
上傳時間: 2014-12-28
上傳用戶:jiwy
資源簡介:基于現場可編程門陣列(FPGA),設計了采用RS485標準的數據通信協議。其中,高速信號接收,采用同步485通信協議,高速接口包括時鐘和數據兩個信號,時鐘速率3.6864 MHz,利用同步時鐘上升沿檢測數據。低速信號接收采用異步485通信協議,波特率115.2 kbps,每...
上傳時間: 2013-10-10
上傳用戶:笨小孩
資源簡介:??? NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。
上傳時間: 2015-01-02
上傳用戶:妄想演繹師
資源簡介:現場可編程邏輯門陣列(FPGA)具有開發周期短、成本小、風險低和現場可靈活配置等優點,可以在更短的時間實現更復雜的功能,使得基于FPGA的開發平臺的研究成為工業界和學術界日益關注的問題.基于FPGA的高集成度、高可靠性,可將整個設計系統下載于同一芯片中,實現...
上傳時間: 2013-04-24
上傳用戶:龍飛艇
資源簡介:本文介紹了基于SRAM 查找表的現場可重配置FPGA 的結構和原理,及其配置方法,通過對多種配置方法的比較,提出了由單片機和EPROM 存儲器組成的串行配置方式。這種方式結構簡單,設計保密性好,易于升級,降低設計成本。在大規??删幊踢壿嬈骷霈F以前,把器件...
上傳時間: 2013-10-29
上傳用戶:born2007
資源簡介:隨著電子技術和EDA技術的發展,大規??删幊踢壿嬈骷LD(Programmable Logic Device)、現場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規模集成電路芯片,實現計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中....
上傳時間: 2013-06-08
上傳用戶:asddsd
資源簡介:2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA 為數字平臺,將微處理器、總線、數字頻率合成器、存儲器和 I/O 接口等硬件設備集中在一片 FPGA 上...
上傳時間: 2015-09-02
上傳用戶:coeus
資源簡介:利用超高速硬件描述語言(VHDL)在現場可編程邏輯門陣列(FPGA)上編程實現的純數字式等精度頻率計,不但具有較高的測量精度,而且其測量精度不會隨著被測信號頻率的降低而下降。為了實現對任意信號進行頻率測量,在前端輸入加整形電路即可。
上傳時間: 2013-12-06
上傳用戶:it男一枚
資源簡介:本課題是在課題組已實現的高速串行通信平臺的基礎上,進一步引伸,設計開源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實現更完整的功能提供平臺。 本文以此為背景,基于FPGA平臺,搭建...
上傳時間: 2013-04-24
上傳用戶:sc965382896
資源簡介:隨著計算機和自動化測量技術的日益發展,測量儀器和計算機的關系日益密切。計算機的很多成果很快就應用到測量和儀器領域,與計算機相結合已經成為測量儀器和自動測試系統發展的必然趨勢。高度集成的現場可編程門陣列(FPGA)是超大規模集成電路和計算機輔助設...
上傳時間: 2013-05-23
上傳用戶:晴天666
資源簡介:DFT(離散傅立葉變換)作為將信號從時域轉換到頻域的基本運算,在各種數字信號處理中起著核心作用
上傳時間: 2013-08-04
上傳用戶:wangdean1101