設(shè)計(jì)了一基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的低頻數(shù)字式相位測(cè)量?jī)x。該測(cè)量?jī)x包括數(shù)字式移相信號(hào)發(fā)生器和相位測(cè)量?jī)x兩部分,分別完成移相信號(hào)的發(fā)生及其頻率、相位差的預(yù)置及數(shù)字顯示、發(fā)生信號(hào)的移相以及移相后信號(hào)相位差和頻率的測(cè)量與顯示幾個(gè)功能。其中數(shù)字式移相信號(hào)發(fā)生器可以產(chǎn)生預(yù)置頻率的正弦信號(hào),也可產(chǎn)生預(yù)置相位差的兩路同頻正弦信號(hào),并能顯示預(yù)置頻率或相位差值;相位測(cè)量?jī)x能測(cè)量移相信號(hào)的頻率、相位差的測(cè)量和顯示。兩個(gè)部分均采用基于FPGA的數(shù)字技術(shù)實(shí)現(xiàn),使得該系統(tǒng)具有抗干擾能力強(qiáng), 可靠性好等優(yōu)點(diǎn)。
資源簡(jiǎn)介:設(shè)計(jì)了一基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的低頻數(shù)字式相位測(cè)量?jī)x。該測(cè)量?jī)x包括數(shù)字式移相信號(hào)發(fā)生器和相位測(cè)量?jī)x兩部分,分別完成移相信號(hào)的發(fā)生及其頻率、相位差的預(yù)置及數(shù)字顯示、發(fā)生信號(hào)的移相以及移相后信號(hào)相位差和頻率的測(cè)量與顯示幾個(gè)功能。其中數(shù)字式...
上傳時(shí)間: 2016-06-18
上傳用戶:zhliu007
資源簡(jiǎn)介:設(shè)計(jì)了一個(gè)基于現(xiàn)場(chǎng)可編程門陣列(FPGA)和AT89S51單片機(jī)相結(jié)合的低頻數(shù)字相位測(cè)量?jī)x
上傳時(shí)間: 2014-12-01
上傳用戶:Avoid98
資源簡(jiǎn)介:本文主要討論了使用EDA工具設(shè)計(jì)漢字滾動(dòng)顯示器的技術(shù)問題。文中首先描述了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的硬件電路;然后研究了在8×8LED發(fā)光二極管點(diǎn)陣上顯示滾動(dòng)漢字的原理,并給出了基于ALTERA的參數(shù)化模型庫LPM描述其功能的VHDL語言程序設(shè)計(jì);最后對(duì)使用E...
上傳時(shí)間: 2016-06-08
上傳用戶:wmwai1314
資源簡(jiǎn)介:介紹了被動(dòng)雷達(dá)探測(cè)系統(tǒng)測(cè)向方法,提出了被動(dòng)測(cè)向系統(tǒng)信號(hào)處理器的設(shè)計(jì)方法. 采用DSP(數(shù)字 信號(hào)處理器) + FPGA(現(xiàn)場(chǎng)可編程門陣列) 結(jié)構(gòu),使得系統(tǒng)的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強(qiáng)的應(yīng)用價(jià)值和參考價(jià)值.
上傳時(shí)間: 2013-12-23
上傳用戶:as275944189
資源簡(jiǎn)介:基于現(xiàn)場(chǎng)可編程門陣列的軟核處理器的SD卡讀寫設(shè)計(jì)底層讀寫
上傳時(shí)間: 2013-12-20
上傳用戶:R50974
資源簡(jiǎn)介:基于現(xiàn)場(chǎng)可編程門陣列技術(shù)的混沌數(shù)字通信系統(tǒng)——設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-11-29
上傳用戶:ayfeixiao
資源簡(jiǎn)介:低頻數(shù)字式相位測(cè)量?jī)x; 此系統(tǒng)由相位測(cè)量?jī)x、數(shù)字式移相信號(hào)發(fā)生器和移相網(wǎng)絡(luò)三部分組成。為使系統(tǒng)更加穩(wěn)定,使系統(tǒng)整體精度得以保障,本電路兩塊T89C52為核心控制器件分別控制相位測(cè)量、數(shù)字式移相信號(hào)發(fā)生,在數(shù)字式移相信號(hào)發(fā)生部分采用了鎖相技術(shù)、CPLD...
上傳時(shí)間: 2015-04-10
上傳用戶:ggwz258
資源簡(jiǎn)介:基于現(xiàn)場(chǎng)可編程門陣列(FPGA),設(shè)計(jì)了采用RS485標(biāo)準(zhǔn)的數(shù)據(jù)通信協(xié)議。其中,高速信號(hào)接收,采用同步485通信協(xié)議,高速接口包括時(shí)鐘和數(shù)據(jù)兩個(gè)信號(hào),時(shí)鐘速率3.6864 MHz,利用同步時(shí)鐘上升沿檢測(cè)數(shù)據(jù)。低速信號(hào)接收采用異步485通信協(xié)議,波特率115.2 kbps,每...
上傳時(shí)間: 2013-10-10
上傳用戶:笨小孩
資源簡(jiǎn)介:針對(duì)主控制板上存儲(chǔ)器(SRAM) 存儲(chǔ)的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR Sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究。在實(shí)驗(yàn)中,使用了現(xiàn)場(chǎng)可編程門陣列( FPGA) 來實(shí)現(xiàn)各模塊的邏輯功能。最終實(shí)現(xiàn)了對(duì)L ED 顯示屏的控制,并且一塊主控制板最大...
上傳時(shí)間: 2013-12-18
上傳用戶:c12228
資源簡(jiǎn)介:軟件無線電(Software Defined Radio)是無線通信系統(tǒng)收發(fā)信機(jī)的發(fā)展方向,它使得通信系統(tǒng)的設(shè)計(jì)者可以將主要精力集中到收發(fā)機(jī)的數(shù)字處理上,而不必過多關(guān)注電路實(shí)現(xiàn)。在進(jìn)行數(shù)字處理時(shí),常用的方案包括現(xiàn)場(chǎng)可編程門陣列(FPGA)、數(shù)字信號(hào)處理器(DSP)和專...
上傳時(shí)間: 2013-04-24
上傳用戶:diaorunze
資源簡(jiǎn)介::針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給 出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片 設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
上傳時(shí)間: 2014-01-23
上傳用戶:tianjinfan
資源簡(jiǎn)介:隨著微電子技術(shù)和電力電子技術(shù)的飛速發(fā)展,運(yùn)動(dòng)控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號(hào)處理器(DSP)和現(xiàn)場(chǎng)可編程門陣列(FPGA)為核心的運(yùn)動(dòng)控制卡已成為運(yùn)動(dòng)控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機(jī),將PC機(jī)強(qiáng)大的信息...
上傳時(shí)間: 2013-08-01
上傳用戶:00.00
資源簡(jiǎn)介:該文闡述了現(xiàn)場(chǎng)可編程邏輯器件FPGA的主要特點(diǎn),應(yīng)用FPGA芯片和VHDL硬件描述語言設(shè)計(jì)的模擬示波器數(shù)字信號(hào)顯示系統(tǒng)的設(shè)計(jì)原理和設(shè)計(jì)方法。
上傳時(shí)間: 2013-09-04
上傳用戶:qweqweqwe
資源簡(jiǎn)介:提出了一種改進(jìn)的基于直接頻率合成技術(shù)(DDS)的任意波形發(fā)生器在現(xiàn)場(chǎng)可編程門陣列(FPGA)上的實(shí)現(xiàn)方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數(shù)據(jù)寫入片外存儲(chǔ)器,當(dāng)調(diào)用時(shí)再將相應(yīng)的數(shù)據(jù)移入FPGA的片上RAM,取代分區(qū)塊的將所有類型波形數(shù)據(jù)同時(shí)...
上傳時(shí)間: 2013-12-25
上傳用戶:日光微瀾
資源簡(jiǎn)介:提出一種以現(xiàn)場(chǎng)可編程門陣列(FPGA)為硬件核心的鋼絲繩漏磁無損檢測(cè)系統(tǒng)設(shè)計(jì)方案,設(shè)計(jì)了外圍電路并對(duì)嵌入式IP軟核進(jìn)行了配置,利用C語言和VHDL硬件描述語言編寫了檢測(cè)系統(tǒng)軟件程序。實(shí)驗(yàn)表明該系統(tǒng)具有功耗低、運(yùn)算能力強(qiáng)、精度高、便于攜帶等優(yōu)點(diǎn)。
上傳時(shí)間: 2013-11-17
上傳用戶:taozhengxin
資源簡(jiǎn)介:介紹了多入多出-正交頻分復(fù)用(MIMO-OFDM)系統(tǒng),并分析了其發(fā)射機(jī)的實(shí)現(xiàn)原理。充分利用Altera公司Stratix系列現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片和IP(知識(shí)產(chǎn)權(quán))核,提出了一種切實(shí)可行的MIMO-OFDM基帶系統(tǒng)發(fā)射機(jī)的FPGA實(shí)現(xiàn)方法。重點(diǎn)論述了適合于FPGA實(shí)現(xiàn)的對(duì)角...
上傳時(shí)間: 2013-10-13
上傳用戶:Aeray
資源簡(jiǎn)介:提出一種以現(xiàn)場(chǎng)可編程門陣列(FPGA)為硬件核心的鋼絲繩漏磁無損檢測(cè)系統(tǒng)設(shè)計(jì)方案,設(shè)計(jì)了外圍電路并對(duì)嵌入式IP軟核進(jìn)行了配置,利用C語言和VHDL硬件描述語言編寫了檢測(cè)系統(tǒng)軟件程序。實(shí)驗(yàn)表明該系統(tǒng)具有功耗低、運(yùn)算能力強(qiáng)、精度高、便于攜帶等優(yōu)點(diǎn)。
上傳時(shí)間: 2015-01-01
上傳用戶:pans0ul
資源簡(jiǎn)介:介紹了多入多出-正交頻分復(fù)用(MIMO-OFDM)系統(tǒng),并分析了其發(fā)射機(jī)的實(shí)現(xiàn)原理。充分利用Altera公司Stratix系列現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片和IP(知識(shí)產(chǎn)權(quán))核,提出了一種切實(shí)可行的MIMO-OFDM基帶系統(tǒng)發(fā)射機(jī)的FPGA實(shí)現(xiàn)方法。重點(diǎn)論述了適合于FPGA實(shí)現(xiàn)的對(duì)角...
上傳時(shí)間: 2013-11-01
上傳用戶:wpt
資源簡(jiǎn)介:該文闡述了現(xiàn)場(chǎng)可編程邏輯器件FPGA的主要特點(diǎn),應(yīng)用FPGA芯片和VHDL硬件描述語言設(shè)計(jì)的模擬示波器數(shù)字信號(hào)顯示系統(tǒng)的設(shè)計(jì)原理和設(shè)計(jì)方法。
上傳時(shí)間: 2013-11-26
上傳用戶:yph853211
資源簡(jiǎn)介:以兩片由TI 公司生產(chǎn)的數(shù)字信號(hào)處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進(jìn)行邏輯控 制,采用現(xiàn)場(chǎng)可編程門陣列FPGA 作圖像的預(yù)處理和進(jìn)行雙數(shù)字信號(hào)處理器(DSP) 之間的通訊,實(shí)現(xiàn)了實(shí)時(shí)相關(guān)的圖像 處理。此系統(tǒng)實(shí)時(shí)性好,可直接利用數(shù)字圖像的灰度特征...
上傳時(shí)間: 2016-05-11
上傳用戶:kytqcool
資源簡(jiǎn)介:隨著計(jì)算機(jī)和自動(dòng)化測(cè)量技術(shù)的日益發(fā)展,測(cè)量?jī)x器和計(jì)算機(jī)的關(guān)系日益密切。計(jì)算機(jī)的很多成果很快就應(yīng)用到測(cè)量和儀器領(lǐng)域,與計(jì)算機(jī)相結(jié)合已經(jīng)成為測(cè)量?jī)x器和自動(dòng)測(cè)試系統(tǒng)發(fā)展的必然趨勢(shì)。高度集成的現(xiàn)場(chǎng)可編程門陣列(FPGA)是超大規(guī)模集成電路和計(jì)算機(jī)輔助設(shè)...
上傳時(shí)間: 2013-05-23
上傳用戶:晴天666
資源簡(jiǎn)介:文章介紹了一種在現(xiàn)場(chǎng)可編程門陣列(FPGA)上實(shí)現(xiàn)UART 的方法。UART 的波特率可設(shè)置調(diào)整,工作狀態(tài)可讀取。系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,使之適應(yīng)自頂向下(Top-Down)的設(shè)計(jì)方
上傳時(shí)間: 2013-04-24
上傳用戶:cjl42111
資源簡(jiǎn)介:隨著科技的發(fā)展,電子電路的設(shè)計(jì)正逐漸擺脫傳統(tǒng)的設(shè)計(jì)模式。可編程邏輯器件及硬件描述語言的出現(xiàn)與發(fā)展從根本上改變了數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)的技術(shù)與方法,越來越多的數(shù)字信號(hào)處理系統(tǒng)采用可編程邏輯器件來實(shí)現(xiàn)。 數(shù)字濾波技術(shù)作為數(shù)字信號(hào)處理的基本分支之一,...
上傳時(shí)間: 2013-05-24
上傳用戶:1101055045
資源簡(jiǎn)介:基于現(xiàn)場(chǎng)可編程(FPGA)技術(shù)和硬件描述語言
上傳時(shí)間: 2017-09-10
上傳用戶:1583060504
資源簡(jiǎn)介:FM7K325T高性能現(xiàn)場(chǎng)可編程門陣列_技術(shù)手冊(cè)國(guó)產(chǎn)FPGA技術(shù)規(guī)格書
上傳時(shí)間: 2022-04-22
上傳用戶:
資源簡(jiǎn)介:JXCLX25 型 現(xiàn)場(chǎng)可編程門陣列電路 軍用產(chǎn)品說明書
上傳時(shí)間: 2022-07-04
上傳用戶:
資源簡(jiǎn)介:同步是移動(dòng)通信領(lǐng)域中的關(guān)鍵技術(shù),是保障通信初始和進(jìn)行的必要過程,對(duì)系統(tǒng)的性能影響重大。縱觀移動(dòng)通信系統(tǒng)的發(fā)展史,同步技術(shù)自始至終都是人們研究的熱點(diǎn)。 @@ WCDMA作為第三代移動(dòng)通信無線接口標(biāo)準(zhǔn)之一,已經(jīng)在全世界范圍內(nèi)得到了商用。小區(qū)搜索是WCDMA的...
上傳時(shí)間: 2013-04-24
上傳用戶:wsm555
資源簡(jiǎn)介:雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)脈壓雷達(dá)信號(hào)處理的FPGA實(shí)...
上傳時(shí)間: 2013-06-24
上傳用戶:lingzhichao
資源簡(jiǎn)介:CoreFFT 是Actel 公司提供的基于Actel FPGA 結(jié)構(gòu)優(yōu)化的微秒級(jí)FFT 運(yùn)算軟核,為客戶提供功能強(qiáng)大和高效的DSP 解決方案。CoreFFT 應(yīng)用于Actel 以Flash 和反熔絲技術(shù)為基礎(chǔ)的現(xiàn)場(chǎng)可編程門陣列(FPGA)器件,專為講求高可靠性的應(yīng)用場(chǎng)合而設(shè)計(jì),如雷達(dá)、地面和高...
上傳時(shí)間: 2014-01-17
上傳用戶:hj_18
資源簡(jiǎn)介:CoreFFT 是Actel 公司提供的基于Actel FPGA 結(jié)構(gòu)優(yōu)化的微秒級(jí)FFT 運(yùn)算軟核,為客戶提供功能強(qiáng)大和高效的DSP 解決方案。CoreFFT 應(yīng)用于Actel 以Flash 和反熔絲技術(shù)為基礎(chǔ)的現(xiàn)場(chǎng)可編程門陣列(FPGA)器件,專為講求高可靠性的應(yīng)用場(chǎng)合而設(shè)計(jì),如雷達(dá)、地面和高...
上傳時(shí)間: 2013-11-05
上傳用戶:風(fēng)行天下