pam_pwdfile freebsd 驗(yàn)證
資源簡(jiǎn)介:pam_pwdfile freebsd 驗(yàn)證
上傳時(shí)間: 2015-04-14
上傳用戶:epson850
資源簡(jiǎn)介:隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來(lái)愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活...
上傳時(shí)間: 2013-06-30
上傳用戶:nanfeicui
資源簡(jiǎn)介:IIR數(shù)字濾波器是沖激響應(yīng)為無(wú)限長(zhǎng)的一類數(shù)字濾波器,是電子、通信及信號(hào)處理領(lǐng)域的重要研究?jī)?nèi)容,國(guó)內(nèi)外學(xué)者對(duì)IIR數(shù)字濾波器的優(yōu)化設(shè)計(jì)進(jìn)行了大量研究。其中,進(jìn)化算法優(yōu)化設(shè)計(jì)IIR數(shù)字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子...
上傳時(shí)間: 2013-06-09
上傳用戶:熊少鋒
資源簡(jiǎn)介:隨著半導(dǎo)體制造技術(shù)不斷的進(jìn)步,SOC(System On a Chip)是未來(lái)IC產(chǎn)業(yè)技術(shù)研究關(guān)注的重點(diǎn)。由于SOC設(shè)計(jì)的日趨復(fù)雜化,芯片的面積增大,芯片功能復(fù)雜程度增大,其設(shè)計(jì)驗(yàn)證工作也愈加繁瑣。復(fù)雜ASIC設(shè)計(jì)功能驗(yàn)證已經(jīng)成為整個(gè)設(shè)計(jì)中最大的瓶頸。 使用FPGA系統(tǒng)對(duì)ASI...
上傳時(shí)間: 2013-05-25
上傳用戶:ccsp11
資源簡(jiǎn)介:信息安全在當(dāng)今的社會(huì)生產(chǎn)生活中已經(jīng)被廣為關(guān)注,對(duì)敏感信息進(jìn)行加密是提高信息安全性的一種常見的和有效的手段。 常見的加密方法有軟件加密和硬件加密。軟件加密的方法因?yàn)榧用芩俣鹊汀踩圆钜约鞍惭b不便,在一些高端或主流的加密處理中都采用硬件加密手...
上傳時(shí)間: 2013-05-24
上傳用戶:黃華強(qiáng)
資源簡(jiǎn)介:隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來(lái)越大,集成度越來(lái)越高,工作頻率越來(lái)越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口...
上傳時(shí)間: 2013-06-20
上傳用戶:lishuoshi1996
資源簡(jiǎn)介:隨著ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),功能驗(yàn)證已成為整個(gè)開發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗(yàn)證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗(yàn)證方法能有效縮短系統(tǒng)的開發(fā)周期,可提供更快更全面的驗(yàn)證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計(jì)規(guī)模的增...
上傳時(shí)間: 2013-06-12
上傳用戶:極客
資源簡(jiǎn)介: 本文著重研究了多路數(shù)字節(jié)目復(fù)用器中的對(duì)多路預(yù)處理TS流復(fù)用的原理和基于FPGA的實(shí)現(xiàn)方法。首先論述了關(guān)于數(shù)字電視系統(tǒng)的一些基本概念,介紹了MPEG-2/DVB標(biāo)準(zhǔn)以及數(shù)字電視節(jié)目專用信息(PSI),并結(jié)合多路數(shù)字節(jié)目復(fù)用的基本原理提出了一套基于FPGA的設(shè)計(jì)方...
上傳時(shí)間: 2013-06-09
上傳用戶:bugtamor
資源簡(jiǎn)介:PCI(Peripheral Component Interconnect)總線以其高性能、低成本、開放性、獨(dú)立于處理器、軟件透明等眾多優(yōu)點(diǎn)成為當(dāng)今最流行的計(jì)算機(jī)局部總線。在嵌入式系統(tǒng)領(lǐng)域中,許多IP都是基于PCI總線設(shè)計(jì)的。本文闡述一種以ARM9作為CPU的嵌入式系統(tǒng)的PCI北橋設(shè)計(jì)與驗(yàn)證...
上傳時(shí)間: 2013-05-22
上傳用戶:uuuuuuu
資源簡(jiǎn)介:本文首先介紹了主流8位MCU(微控制器)的通用架構(gòu),通過(guò)比較分析主流國(guó)際MCU半導(dǎo)體供應(yīng)商的MCU產(chǎn)品,結(jié)合作者在德國(guó)英飛凌公司的項(xiàng)目實(shí)踐,分析了英飛凌XC866系列8位MCU的架構(gòu)特點(diǎn)和功能特性。在此基礎(chǔ)上,介紹了該MCU芯片的系統(tǒng)集成方法,以及組成模塊的架構(gòu)和...
上傳時(shí)間: 2013-07-14
上傳用戶:李夢(mèng)晗
資源簡(jiǎn)介:隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來(lái)越大,集成度越來(lái)越高,工作頻率越來(lái)越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口...
上傳時(shí)間: 2013-07-20
上傳用戶:nanfeicui
資源簡(jiǎn)介:隨著設(shè)計(jì)規(guī)模的不斷增加,芯片的平均設(shè)計(jì)門數(shù)已經(jīng)超越百萬(wàn)級(jí),驗(yàn)證已經(jīng)成為設(shè)計(jì)流程中的主要瓶頸。目前,基于FPGA的硬件驗(yàn)證憑借其速度快、易修改的特性越來(lái)越受到驗(yàn)證工程師的青睞。 本文正是基于FPGA驗(yàn)證的思想,以一款光同步傳輸網(wǎng)(SDH)芯片的驗(yàn)證為例,展...
上傳時(shí)間: 2013-05-17
上傳用戶:宋桃子
資源簡(jiǎn)介: 作為嵌入式系統(tǒng)核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個(gè)SOC的性能。 與國(guó)際先進(jìn)技術(shù)相比,我國(guó)在這一領(lǐng)域的研究和開發(fā)工作還相當(dāng)落后,這直接影響到我國(guó)信息產(chǎn)業(yè)的發(fā)展。本著趕超國(guó)外先進(jìn)技術(shù),填補(bǔ)我國(guó)在該領(lǐng)域的空白...
上傳時(shí)間: 2013-07-07
上傳用戶:標(biāo)點(diǎn)符號(hào)
資源簡(jiǎn)介:隨著半導(dǎo)體技術(shù)與數(shù)字集成電路(微處理器、存貯器以及標(biāo)準(zhǔn)邏輯門電路等)技術(shù)的迅速發(fā)展,特別是隨著計(jì)算機(jī)技術(shù)的發(fā)展,在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行各業(yè)中,人們利用PC機(jī)的強(qiáng)大處理功能代替?zhèn)鹘y(tǒng)儀器的某些部件,開發(fā)出各種測(cè)量?jī)x器(虛擬儀器),傳統(tǒng)儀器的數(shù)...
上傳時(shí)間: 2013-05-16
上傳用戶:bakdesec
資源簡(jiǎn)介:隨著信息技術(shù)的發(fā)展,系統(tǒng)級(jí)芯片SoC(System on a Chip)成為集成電路發(fā)展的主流。SoC技術(shù)以其成本低、功耗小、集成度高的優(yōu)勢(shì)正廣泛地應(yīng)用于嵌入式系統(tǒng)中。通過(guò)對(duì)8位增強(qiáng)型CPU內(nèi)核的研究及其在FPGA(Field Programmable Gate Arrav)上的實(shí)現(xiàn),對(duì)SoC設(shè)計(jì)作了初步...
上傳時(shí)間: 2013-04-24
上傳用戶:jlyaccounts
資源簡(jiǎn)介:現(xiàn)代IC設(shè)計(jì)中,隨著設(shè)計(jì)規(guī)模的擴(kuò)大和復(fù)雜度的增長(zhǎng),驗(yàn)證成為最嚴(yán)峻的挑戰(zhàn)之一。在現(xiàn)代ASIC設(shè)計(jì)中,很難用單一的驗(yàn)證方法來(lái)對(duì)復(fù)雜芯片進(jìn)行有效的驗(yàn)證,為了將設(shè)計(jì)錯(cuò)誤減少到可接受的最小量,需要將一系列的驗(yàn)證方法和工具結(jié)合起來(lái)。 在64位全定制嵌入式CPU設(shè)計(jì)...
上傳時(shí)間: 2013-04-24
上傳用戶:003030
資源簡(jiǎn)介:隨著系統(tǒng)芯片(SoC)設(shè)計(jì)復(fù)雜度不斷增加,使得縮短面市時(shí)間的壓力越來(lái)越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計(jì)時(shí)間,但是SoC的驗(yàn)證仍然非常復(fù)雜耗時(shí)。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如...
上傳時(shí)間: 2013-07-02
上傳用戶:dsgkjgkjg
資源簡(jiǎn)介:IEC60950產(chǎn)品驗(yàn)證經(jīng)典標(biāo)準(zhǔn) 產(chǎn)品安全性(Product safety)是指產(chǎn)品在正常使用中,非破壞或刻意損壞下,應(yīng)具有的安全性。產(chǎn)品安全也是開發(fā)流程中的重要一環(huán),一般都由政府或是具有公信力且地位超然的機(jī)構(gòu)制訂標(biāo)準(zhǔn)。 對(duì)于安全性規(guī)范的深入了解與遵循,絕對(duì)是開發(fā)...
上傳時(shí)間: 2013-07-25
上傳用戶:kgylah
資源簡(jiǎn)介:近年來(lái),GPS技術(shù)迅速發(fā)展,并隨著3G時(shí)代的到來(lái),其應(yīng)用領(lǐng)域日益廣闊,需求量與日俱增。與此同時(shí),隨著電路系統(tǒng)設(shè)計(jì)越來(lái)越復(fù)雜,上市時(shí)間日益縮短,集成電路設(shè)計(jì)方法面臨重大變革。因此采用新型方法學(xué)來(lái)設(shè)計(jì)GPS接收系統(tǒng)是必要的。 本文基于GPS原理,采用可復(fù)用...
上傳時(shí)間: 2013-04-24
上傳用戶:starlet007
資源簡(jiǎn)介:·《指紋識(shí)別驗(yàn)證軟件》(Softex OmniPass Client Edition)v7.00.08含破解文件[壓縮包]
上傳時(shí)間: 2013-07-14
上傳用戶:Wwill
資源簡(jiǎn)介:·[驗(yàn)證書籍]Writing_testbenches_2RD??
上傳時(shí)間: 2013-07-19
上傳用戶:yxvideo
資源簡(jiǎn)介:·基于OpenCV的相機(jī)標(biāo)定(程序已經(jīng)通過(guò)驗(yàn)證)
上傳時(shí)間: 2013-07-05
上傳用戶:qq21508895
資源簡(jiǎn)介:人民郵電出版社一書的配套光盤,包含書上所有原代碼,特別是狀態(tài)機(jī)部分,值得學(xué)習(xí)
上傳時(shí)間: 2013-05-30
上傳用戶:鳳臨西北
資源簡(jiǎn)介:·[驗(yàn)證書籍]Writing_Testbench
上傳時(shí)間: 2013-04-24
上傳用戶:portantal
資源簡(jiǎn)介:·詳細(xì)說(shuō)明:已經(jīng)驗(yàn)證過(guò)的ITU G.729B源碼 ?1.使用定點(diǎn)運(yùn)算, 純c實(shí)現(xiàn) 2.已經(jīng)附帶了VC6的項(xiàng)目文件(原始的ITU源碼只有makefile,沒有VC項(xiàng)目文件), 方便初學(xué)者入門使用 3.用于測(cè)試G.729編碼和解碼 4.主要應(yīng)用于VoIP項(xiàng)目?文件列表: ? ITU-T G.729 Source code ?...
上傳時(shí)間: 2013-08-01
上傳用戶:matlab
資源簡(jiǎn)介:ASIC/FPGA驗(yàn)證經(jīng)典資料,英文版,希望大家可以有所借鑒。
上傳時(shí)間: 2013-08-13
上傳用戶:solmonfu
資源簡(jiǎn)介:介紹FIR濾波器的FPGA高效實(shí)現(xiàn)和巧妙驗(yàn)證
上傳時(shí)間: 2013-08-24
上傳用戶:haoxiyizhong
資源簡(jiǎn)介:隨著SoC設(shè)計(jì)復(fù)雜度的提高,驗(yàn)證已成為集成電路設(shè)計(jì)過(guò)程中的瓶頸,而FPGA技術(shù)的快速發(fā)展以及良好的可編程特性使基于FPGA的原型驗(yàn)證越來(lái)越多地被用于SoC系統(tǒng)的設(shè)計(jì)過(guò)程。本文討論了GPS基帶的驗(yàn)證方案以及基于FPGA的設(shè)計(jì)實(shí)現(xiàn),并對(duì)驗(yàn)證過(guò)程中的問題進(jìn)行了分析,...
上傳時(shí)間: 2013-10-22
上傳用戶:sxdtlqqjl
資源簡(jiǎn)介: 在對(duì)低噪聲CMOS圖像傳感器的研究中,除需關(guān)注其噪聲外,目前數(shù)字化也是它的一個(gè)重要的研究和設(shè)計(jì)方向,設(shè)計(jì)了一種可用于低噪聲CMOS圖像傳感器的12 bit,10 Msps的流水線型ADC,并基于0.5 ?滋m標(biāo)準(zhǔn)CMOS工藝進(jìn)行了流片。最后,通過(guò)在PCB測(cè)試版上用本文設(shè)計(jì)...
上傳時(shí)間: 2013-11-19
上傳用戶:xz85592677
資源簡(jiǎn)介:無(wú)MCU的USB2.0設(shè)備控制器IP設(shè)計(jì)與驗(yàn)證
上傳時(shí)間: 2013-10-27
上傳用戶:zouxinwang