FPGA高級(jí)設(shè)計(jì)方法-約束 (xilinx公司培訓(xùn)資料)
資源簡(jiǎn)介:FPGA高級(jí)設(shè)計(jì)方法-約束 (xilinx公司培訓(xùn)資料)
上傳時(shí)間: 2016-02-02
上傳用戶:363186
資源簡(jiǎn)介::針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給 出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用xilinx的Spartan2E芯片 設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
上傳時(shí)間: 2014-01-23
上傳用戶:tianjinfan
資源簡(jiǎn)介:FPGA高級(jí)設(shè)計(jì),講解FPGA設(shè)計(jì)的高級(jí)技術(shù),非常實(shí)用。清晰版
上傳時(shí)間: 2013-08-24
上傳用戶:回電話#
資源簡(jiǎn)介:1.2 FPGA的設(shè)計(jì)方法與要求。
上傳時(shí)間: 2014-12-28
上傳用戶:JIMMYCB001
資源簡(jiǎn)介:1.2 FPGA的設(shè)計(jì)方法與要求。
上傳時(shí)間: 2013-10-18
上傳用戶:nanfeicui
資源簡(jiǎn)介:基于VHDL語(yǔ)言的實(shí)用電梯控制器的設(shè)計(jì) 源程序經(jīng)xilinx公司的Foundation軟件仿真
上傳時(shí)間: 2013-12-20
上傳用戶:gyq
資源簡(jiǎn)介:信號(hào)糾錯(cuò)---CRC校驗(yàn)參考設(shè)計(jì)。使用xilinx公司器件
上傳時(shí)間: 2013-12-20
上傳用戶:qazxsw
資源簡(jiǎn)介:FPGA高級(jí)設(shè)計(jì),講解FPGA設(shè)計(jì)的高級(jí)技術(shù),非常實(shí)用。清晰版
上傳時(shí)間: 2013-12-17
上傳用戶:dsgkjgkjg
資源簡(jiǎn)介:FPGA的設(shè)計(jì)方法和設(shè)計(jì)原則的視頻介紹和教程
上傳時(shí)間: 2014-01-26
上傳用戶:jiahao131
資源簡(jiǎn)介:寫(xiě)給小白們的FPGA入門(mén)設(shè)計(jì)實(shí)驗(yàn),包括各種入門(mén)資料
上傳時(shí)間: 2013-10-14
上傳用戶:jichenxi0730
資源簡(jiǎn)介:寫(xiě)給小白們的FPGA入門(mén)設(shè)計(jì)實(shí)驗(yàn),包括各種入門(mén)資料
上傳時(shí)間: 2013-12-08
上傳用戶:haiya2000
資源簡(jiǎn)介:xilinx公司FPGA設(shè)計(jì)培訓(xùn)教程,中文的
上傳時(shí)間: 2013-08-27
上傳用戶:leesuper
資源簡(jiǎn)介:文章介紹了系統(tǒng)的硬件電路原理與具體實(shí)現(xiàn)方法,其中主要包括載波恢\r\n復(fù)電路,PN 碼捕獲電路和跟蹤電路,并針對(duì)xilinx 公司FPGA 的特點(diǎn),對(duì)各電\r\n路的實(shí)現(xiàn)進(jìn)行優(yōu)化設(shè)計(jì),在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計(jì)利...
上傳時(shí)間: 2013-08-09
上傳用戶:qiaoyue
資源簡(jiǎn)介:xilinx公司FPGA設(shè)計(jì)培訓(xùn)教程,中文的
上傳時(shí)間: 2016-01-11
上傳用戶:hgy9473
資源簡(jiǎn)介:關(guān)于xilinx的FPGA設(shè)計(jì),華為公司內(nèi)部資料,不是隨便可以看的到得。
上傳時(shí)間: 2013-08-05
上傳用戶:wanglf7409
資源簡(jiǎn)介:該篇電子文檔及其附件詳細(xì)介紹了xilinx公司FPGA開(kāi)發(fā)工具中ChipScope工具的使用方法,并給出了例子程序,非常實(shí)用.
上傳時(shí)間: 2014-07-18
上傳用戶:yimoney
資源簡(jiǎn)介:FPGA/CPLD設(shè)計(jì)工具---xilinx ISE使用詳解光盤(pán)源代碼,xilinx公司推薦的FPGA/CPLD培訓(xùn)教材
上傳時(shí)間: 2016-05-15
上傳用戶:gyq
資源簡(jiǎn)介:約束設(shè)計(jì)xilinx培訓(xùn)資料,約束設(shè)計(jì)xilinx培訓(xùn)資料
上傳時(shí)間: 2013-12-09
上傳用戶:com1com2
資源簡(jiǎn)介:xilinx公司 Virtex4 FPGA官方評(píng)估板的電路原理圖和相應(yīng)的PCB文件。是Virtex FPGA硬件電路設(shè)計(jì)的典范參考設(shè)計(jì)。其中,PCB文件是PADS格式。
上傳時(shí)間: 2016-10-15
上傳用戶:123啊
資源簡(jiǎn)介:隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號(hào)處理能力不斷提高,基于軟件無(wú)線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無(wú)線電的基本思想是以一個(gè)通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺(tái),把盡可能多的無(wú)線及個(gè)人通信和信號(hào)處理的功能用軟件來(lái)...
上傳時(shí)間: 2013-05-17
上傳用戶:wangchong
資源簡(jiǎn)介:本文應(yīng)用EDA技術(shù),基于FPGA器件設(shè)計(jì)與實(shí)現(xiàn)UART,并采用CRC校驗(yàn)。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來(lái)實(shí)現(xiàn)。選用xilinx公司的SpartanⅢ系列的XC3S1000來(lái)實(shí)現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程...
上傳時(shí)間: 2013-04-24
上傳用戶:Altman
資源簡(jiǎn)介:隨著GPS(Global Positioning System)技術(shù)的不斷發(fā)展和成熟,其全球性、全天候、低成本等特點(diǎn)使得GPS接收機(jī)的用戶數(shù)量大幅度增加,應(yīng)用領(lǐng)域越來(lái)越廣。但由于定位過(guò)程中各種誤差源的存在,單機(jī)定位精度受到影響。目前常從兩個(gè)方面考慮減小誤差提高精度:①用高...
上傳時(shí)間: 2013-04-24
上傳用戶:二驅(qū)蚊器
資源簡(jiǎn)介:FPGA設(shè)計(jì)方法和思想,主要從硬件原則,系統(tǒng)原則,同步設(shè)計(jì)原則等等多方面進(jìn)行了介紹。
上傳時(shí)間: 2013-08-06
上傳用戶:熊少鋒
資源簡(jiǎn)介:FFT處理器的FPGA設(shè)計(jì)方法,適合做信號(hào)處理的技術(shù)人員參考,用FPGA實(shí)現(xiàn)
上傳時(shí)間: 2013-08-06
上傳用戶:bensonlly
資源簡(jiǎn)介:FPGA通信與軟件無(wú)線電應(yīng)用高級(jí)培訓(xùn)資料.rar,包括FPGA通信與軟件無(wú)線電的各種算法,源代碼,和應(yīng)用講解
上傳時(shí)間: 2013-08-08
上傳用戶:xuan‘nian
資源簡(jiǎn)介:FPGAcpld結(jié)構(gòu)分析 pga的EDA設(shè)計(jì)方法 FPGA中的微程序設(shè)計(jì) 復(fù)雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應(yīng)用和實(shí)現(xiàn)數(shù)字邏 一種使用FPGA設(shè)計(jì)的DRAM控制器 用cpld器件實(shí)現(xiàn)24位同步計(jì)數(shù)器的設(shè)計(jì)
上傳時(shí)間: 2013-08-10
上傳用戶:yph853211
資源簡(jiǎn)介:用FPGA設(shè)計(jì)DSP,2007年上海FPGA高級(jí)研修班清華博士賀光輝講義
上傳時(shí)間: 2013-08-13
上傳用戶:robter
資源簡(jiǎn)介:介紹FPGA的設(shè)計(jì)quartue 2設(shè)計(jì)軟件。其中還有INDESIGN 和XILINUX 公司的軟件\r\n
上傳時(shí)間: 2013-08-13
上傳用戶:ryb
資源簡(jiǎn)介:一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個(gè)時(shí)鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
上傳時(shí)間: 2013-08-16
上傳用戶:467368609
資源簡(jiǎn)介::針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun