自己做的FPGA下的頻率計(jì)模塊化設(shè)計(jì) 附有完整的程序和仿真圖紙
資源簡(jiǎn)介:自己做的FPGA下的頻率計(jì)模塊化設(shè)計(jì) 附有完整的程序和仿真圖紙
上傳時(shí)間: 2016-06-30
上傳用戶:894898248
資源簡(jiǎn)介:自己做的FPGA下的頻率計(jì)模塊化設(shè)計(jì) 附有完整的程序和仿真圖紙
上傳時(shí)間: 2013-08-20
上傳用戶:wanqunsheng
資源簡(jiǎn)介:我自己做的給予ST公司的upsd3234a單片機(jī)的頻率計(jì)。可以測(cè)量10K以下的頻率。這是此頻率計(jì)的自檢程序,在KEIL上調(diào)試仿真通過。
上傳時(shí)間: 2015-12-08
上傳用戶:hzy5825468
資源簡(jiǎn)介:基于FPGA的頻率計(jì)模塊設(shè)計(jì),帶quartus下的圖形文件
上傳時(shí)間: 2017-04-22
上傳用戶:xcy122677
資源簡(jiǎn)介:Verilog HDL下的4 位數(shù)字頻率計(jì)控制模塊源代碼
上傳時(shí)間: 2016-11-25
上傳用戶:ainimao
資源簡(jiǎn)介:基于FPGA的自適應(yīng)數(shù)字頻率計(jì),測(cè)量范圍1Hz-99.9MHz
上傳時(shí)間: 2013-12-23
上傳用戶:ztj182002
資源簡(jiǎn)介:基于FPGA的等精度數(shù)字頻率計(jì)實(shí)現(xiàn)等精度的頻率計(jì)
上傳時(shí)間: 2013-12-28
上傳用戶:jyycc
資源簡(jiǎn)介:頻率計(jì)是一種對(duì)信號(hào)的頻率進(jìn)行測(cè)量的儀器,是一種典型的電子測(cè)量?jī)x器。能對(duì)頻率量進(jìn)行測(cè)量的儀器有許多:如模擬頻率表、示波器、數(shù)字頻率計(jì)、微機(jī)化智能頻率計(jì)等。本文將對(duì)數(shù)字頻率計(jì)項(xiàng)目進(jìn)行探討并設(shè)計(jì)和制作。
上傳時(shí)間: 2015-11-26
上傳用戶:稀世之寶039
資源簡(jiǎn)介:用51單片機(jī)控制的8位顯示頻率計(jì), 采用C語言編寫,方便,易懂
上傳時(shí)間: 2013-12-26
上傳用戶:ywqaxiwang
資源簡(jiǎn)介:用C51編寫的一個(gè)等精度頻率計(jì),內(nèi)涵PROTEUS,PCB及相應(yīng)的代碼。非常值得學(xué)習(xí)之用。
上傳時(shí)間: 2013-12-05
上傳用戶:wl9454
資源簡(jiǎn)介:基于VHDL的8位十進(jìn)制頻率計(jì)的詳細(xì)設(shè)計(jì)。
上傳時(shí)間: 2016-03-19
上傳用戶:jjj0202
資源簡(jiǎn)介:利用VHDL語言寫的0到100MHZ頻率計(jì),只通過仿真,未在實(shí)驗(yàn)臺(tái)驗(yàn)證,僅供參考
上傳時(shí)間: 2016-06-08
上傳用戶:waizhang
資源簡(jiǎn)介:這是我自己做畢業(yè)論文 Linux內(nèi)核—文件系統(tǒng)模塊的設(shè)計(jì)和開發(fā) 里面有自己2萬字的畢業(yè)論文 還有PPT,還有源碼。
上傳時(shí)間: 2016-06-26
上傳用戶:ippler8
資源簡(jiǎn)介:對(duì)頻率計(jì)閘門處復(fù)雜邏輯關(guān)系的處理,有啟動(dòng)信號(hào),時(shí)標(biāo)信號(hào),標(biāo)志信號(hào),讀信號(hào)
上傳時(shí)間: 2016-07-27
上傳用戶:duoshen1989
資源簡(jiǎn)介:51單片機(jī)開發(fā)的等精度數(shù)字頻率計(jì),實(shí)現(xiàn)計(jì)數(shù)0-
上傳時(shí)間: 2013-12-31
上傳用戶:sqq
資源簡(jiǎn)介:學(xué)verilog時(shí)寫的8位十進(jìn)制頻率計(jì),開發(fā)環(huán)境為quartus II6.0.
上傳時(shí)間: 2014-01-20
上傳用戶:氣溫達(dá)上千萬的
資源簡(jiǎn)介:基于凌陽(yáng)單片機(jī)的簡(jiǎn)易語音數(shù)字頻率計(jì)源碼.實(shí)驗(yàn)了語音播報(bào)測(cè)量的頻率,幅度值等.
上傳時(shí)間: 2014-09-06
上傳用戶:jiahao131
資源簡(jiǎn)介:本程序完整的實(shí)現(xiàn)了數(shù)字頻率計(jì)的常用功能。并對(duì)通常數(shù)字頻率計(jì)的常見問題進(jìn)行了改進(jìn)。具有實(shí)用價(jià)值。
上傳時(shí)間: 2017-06-05
上傳用戶:dyctj
資源簡(jiǎn)介:用VERILOG寫的8位十進(jìn)制頻率計(jì) 注釋非常清晰 有助菜鳥學(xué)習(xí)
上傳時(shí)間: 2013-12-09
上傳用戶:1966640071
資源簡(jiǎn)介:該pdf描述的是簡(jiǎn)易數(shù)字頻率計(jì)的設(shè)計(jì)與分析, 希望對(duì)設(shè)計(jì)到數(shù)字頻率計(jì)的朋友有點(diǎn)用處。
上傳時(shí)間: 2017-07-29
上傳用戶:ls530720646
資源簡(jiǎn)介:自己做用FPGA實(shí)現(xiàn)VGA顯示時(shí),圖像提取信息的matlab程序!!!
上傳時(shí)間: 2014-01-08
上傳用戶:ghostparker
資源簡(jiǎn)介:此程序是基于c8051f020平臺(tái)實(shí)現(xiàn)的是等精度頻率計(jì)的測(cè)量控制部分,程序可讀性高!
上傳時(shí)間: 2017-09-16
上傳用戶:wangdean1101
資源簡(jiǎn)介:本文檔是碼管顯示的頻率計(jì)程序和仿真電路圖免費(fèi)下載
上傳時(shí)間: 2022-05-02
上傳用戶:
資源簡(jiǎn)介:數(shù)字頻率計(jì)是電工電子中常用的測(cè)量?jī)x器,數(shù)字頻率計(jì)通過用輸入待測(cè)信號(hào)對(duì)一特定長(zhǎng)度的信號(hào)進(jìn)行計(jì)數(shù),從而得出頻率并通過數(shù)碼管直觀的顯示出來。本文提出了一種與輸入同步的數(shù)字頻率計(jì)的設(shè)計(jì),提高了頻率計(jì)的精度,設(shè)計(jì)采用Multisim軟件進(jìn)行設(shè)計(jì)和仿真的過程,介紹...
上傳時(shí)間: 2022-05-08
上傳用戶:
資源簡(jiǎn)介:基于FPGA簡(jiǎn)易數(shù)字頻率計(jì)設(shè)計(jì)
上傳時(shí)間: 2014-12-28
上傳用戶:葉夜alex
資源簡(jiǎn)介:基于遺傳算法的組合邏輯電路的自動(dòng)設(shè)計(jì),依據(jù)給出的真值表,利用遺傳算法自動(dòng)生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實(shí)現(xiàn)的方法在速度上往往受到本質(zhì)是串行計(jì)算的計(jì)算機(jī)制約,因此采用硬件化設(shè)計(jì)具有重要的意義。為了證明基于FP...
上傳時(shí)間: 2014-01-08
上傳用戶:909000580
資源簡(jiǎn)介:基于FPGA簡(jiǎn)易數(shù)字頻率計(jì)設(shè)計(jì)
上傳時(shí)間: 2013-11-04
上傳用戶:源碼3
資源簡(jiǎn)介:這是我做的I2C的vhdl程序和仿真和下載文件,請(qǐng)指教!!!!1!1
上傳時(shí)間: 2015-05-22
上傳用戶:xiaodu1124
資源簡(jiǎn)介:本人編寫的FPGA光電編碼器輸入模塊,沒有實(shí)驗(yàn),但仿真基本實(shí)現(xiàn),希望有參考價(jià)值.
上傳時(shí)間: 2015-07-08
上傳用戶:hasan2015
資源簡(jiǎn)介:公園導(dǎo)游圖 數(shù)據(jù)結(jié)構(gòu)課程設(shè)計(jì)作業(yè) 需要的人下 功能:給出一張某公園的導(dǎo)游圖,游客通過終端詢問可知: 從某一景點(diǎn)到另一景點(diǎn)的最短路徑。游客從公園大門進(jìn)入,選一條最佳路線,使游客可以不重復(fù)地游覽各景點(diǎn),最后回到出口(出口就在入口旁邊)。
上傳時(shí)間: 2015-11-18
上傳用戶:shus521