采用VHDL語言編寫8線-3線優(yōu)先編碼器,在MAX+plus軟件下實(shí)現(xiàn)。
資源簡介:采用VHDL語言編寫8線-3線優(yōu)先編碼器,在MAX+plus軟件下實(shí)現(xiàn)。
上傳時(shí)間: 2017-01-11
上傳用戶:yan2267246
資源簡介:采用VHDL語言編寫的16x2液晶顯示模塊的驅(qū)動(dòng)程序。在quartus中編譯完成,可直接運(yùn)行
上傳時(shí)間: 2015-12-22
上傳用戶:hopy
資源簡介:采用VHDL語言編寫的自動(dòng)售貨機(jī)程序。如有需要的可以下載參考
上傳時(shí)間: 2016-03-08
上傳用戶:gundan
資源簡介:采用VHDL語言編寫的UP3開發(fā)板電子鐘程序。在quartus中編譯完成。
上傳時(shí)間: 2014-01-10
上傳用戶:Breathe0125
資源簡介:采用VHDL語言編寫的二-十進(jìn)制編碼器,在MAX+plus軟件上實(shí)現(xiàn),其中包括演示截圖。
上傳時(shí)間: 2017-01-11
上傳用戶:sssl
資源簡介:原創(chuàng):采用VHDL語言編寫的正弦信號(hào)發(fā)生器。rom采用quartus自帶的lpm生成,可產(chǎn)生正弦波。更改rom內(nèi)容可改變波形
上傳時(shí)間: 2014-06-19
上傳用戶:冇尾飛鉈
資源簡介:采用VHDL語言編寫的萬年歷程序,可在液晶上顯示!
上傳時(shí)間: 2013-12-26
上傳用戶:朗朗乾坤
資源簡介:顯示LCD,采用VHDL語言編寫,基于1602的顯示模塊
上傳時(shí)間: 2014-01-10
上傳用戶:gtf1207
資源簡介:一個(gè)任意整數(shù)分頻程序,采用VHDL語言編寫,編譯通過
上傳時(shí)間: 2017-07-04
上傳用戶:xiaoxiang
資源簡介:VHDL語言編寫8位乘法器非常實(shí)用語言絕對(duì)正確經(jīng)過仿真的
上傳時(shí)間: 2017-07-21
上傳用戶:天涯
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA7段數(shù)碼顯示譯碼器
上傳時(shí)間: 2014-03-08
上傳用戶:bjgaofei
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA8段數(shù)碼顯示譯碼器
上傳時(shí)間: 2013-11-27
上傳用戶:chfanjiang
資源簡介:在 MAX+PLUS II開發(fā)環(huán)境下采用 VHDL語言 設(shè)計(jì)并實(shí)現(xiàn)了電表抄表器 討論了系統(tǒng)的四個(gè) 組成模塊的設(shè)計(jì)和 VHDL 的實(shí)現(xiàn) 每個(gè)模塊采用 RTL 級(jí)描述 整體的生成采用圖形輸入法 通過波形仿真 下載芯片測(cè)試 完成了抄表器的功能
上傳時(shí)間: 2013-12-26
上傳用戶:myworkpost
資源簡介:用VHDL語言實(shí)現(xiàn)8-3線編碼器,16-4線編碼器
上傳時(shí)間: 2016-10-21
上傳用戶:阿四AIR
資源簡介:這是用VHDL語言編寫的3-8編碼器,可以看到程序簡單可行
上傳時(shí)間: 2017-01-19
上傳用戶:愛死愛死
資源簡介:采用VHDL語言設(shè)計(jì)一個(gè)4通道的數(shù)據(jù)采集控制模塊。系統(tǒng)的功能描述如下: 1.系統(tǒng)主時(shí)鐘為100 MHz。 2.數(shù)據(jù)為16位-數(shù)據(jù)線上連續(xù)2次00FF后數(shù)據(jù)傳輸開始。 3.系統(tǒng)內(nèi)部總線寬度為8位。 4.共有4個(gè)通道(ch1、ch2、ch3、ch4),每個(gè)通道配備100 Bytes的RAM,當(dāng)存滿...
上傳時(shí)間: 2013-12-25
上傳用戶:zycidjl
資源簡介:使用VHDL語言編寫的簡單8位流水線CPU 它有六級(jí)流水功能,通過仿真 可以下載到實(shí)驗(yàn)箱,也有波形仿真
上傳時(shí)間: 2013-12-18
上傳用戶:linlin
資源簡介:用VHDL 語言描述度三線八線譯碼器,其開發(fā)均在FPGA中
上傳時(shí)間: 2013-12-20
上傳用戶:love1314
資源簡介:用51單片機(jī)控制的8位顯示頻率計(jì), 采用C語言編寫,方便,易懂
上傳時(shí)間: 2013-12-26
上傳用戶:ywqaxiwang
資源簡介:用VHDL語言編寫的ps2鍵盤識(shí)別程序,并可輸出到8*8矩陣顯示
上傳時(shí)間: 2014-02-07
上傳用戶:yt1993410
資源簡介:用VHDL語言編寫設(shè)計(jì)8位總線收發(fā)器,很不錯(cuò),大家快下啊
上傳時(shí)間: 2017-01-15
上傳用戶:ztj182002
資源簡介:原創(chuàng):基于VHDL語言編寫的電子鐘。采用模塊化編寫,可以調(diào)整時(shí)間,采用動(dòng)態(tài)掃描顯示時(shí)分秒
上傳時(shí)間: 2014-01-14
上傳用戶:朗朗乾坤
資源簡介:用VHDL語言編寫的8*8點(diǎn)陣顯示“北京08”的程序。可以用FPGA實(shí)現(xiàn)。可將程序當(dāng)中的“北京08”改成別的漢字顯示。
上傳時(shí)間: 2014-01-24
上傳用戶:a3318966
資源簡介:此程序用VHDL語言編寫,在四位加法器基礎(chǔ)上完成8位二進(jìn)制加法,輸出是BCD碼
上傳時(shí)間: 2014-11-03
上傳用戶:努力努力再努力
資源簡介:此程序采用VHDL語言,利用元件例化語句,在帶BCD碼轉(zhuǎn)換的4位加法器的基礎(chǔ)上完成8位加法器的例化
上傳時(shí)間: 2016-06-18
上傳用戶:tb_6877751
資源簡介:接收解碼用VHDL語言編寫程序,在EDA實(shí)驗(yàn)板上實(shí)現(xiàn)解碼,要求具有以下功能: (a)將一體化紅外接收解調(diào)器的輸出信號(hào)解碼(12個(gè)單擊鍵、6個(gè)連續(xù)鍵,單擊鍵編號(hào)為7-18,連續(xù)鍵編碼為1-6),在EDA實(shí)驗(yàn)板上用七段數(shù)碼管顯示出來; (b)當(dāng)按下遙控器1—6號(hào)連續(xù)...
上傳時(shí)間: 2016-07-05
上傳用戶:libinxny
資源簡介:該程序?yàn)橛肰HDL語言編寫的彩燈控制程序! 通過狀態(tài)機(jī)實(shí)現(xiàn)三個(gè)彩燈的狀態(tài)裝換,紅燈亮2秒,綠燈亮3秒,黃燈亮1秒! 時(shí)鐘頻率為1HZ! 通過該程序也可以改成交通燈的情況
上傳時(shí)間: 2014-01-03
上傳用戶:qunquan
資源簡介:VGA彩色信號(hào)控制器設(shè)計(jì):用VHDL語言編寫程序,重點(diǎn)完成三個(gè)功能: 1.棋盤格圖案顯示: 用三基色原理在CRT顯示器上顯示由橫豎八彩條重疊構(gòu)成的棋盤格圖案; 2.在顯示器上依次顯示0~9十個(gè)數(shù)字: 每個(gè)數(shù)字不同顏色,每個(gè)顯示大約0.4秒,循環(huán)顯示; 3.顯示動(dòng)...
上傳時(shí)間: 2017-05-07
上傳用戶:baitouyu
資源簡介:使用VHDL語言編寫的A/D轉(zhuǎn)換程序,可在FPGA平臺(tái)使用
上傳時(shí)間: 2013-08-06
上傳用戶:杏簾在望
資源簡介:采用VHDL語言實(shí)現(xiàn)正弦波形的生成。主要使用的dds技術(shù)。
上傳時(shí)間: 2013-08-09
上傳用戶:aeiouetla