基于FPGA的RS編譯碼器實現 我是新手 剛學的寫的很簡單的代碼
資源簡介:基于FPGA的RS編譯碼器實現 我是新手 剛學的寫的很簡單的代碼
上傳時間: 2014-12-03
上傳用戶:003030
資源簡介:糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數字視頻廣播(DVB)等系統中具有廣泛...
上傳時間: 2013-07-20
上傳用戶:xinshou123456
資源簡介:基于FPGA的Turbo碼編譯碼器實現基于FPGA的Turbo碼編譯碼器實現
上傳時間: 2013-06-13
上傳用戶:ippler8
資源簡介:基于FPGA自適應高速RS編譯碼器的IP核設計
上傳時間: 2016-05-10
上傳用戶:asdkin
資源簡介:RS編譯碼器的DSP實現,首先用MATLAB仿真,最后在DSP上實現
上傳時間: 2017-02-10
上傳用戶:D&L37
資源簡介:基于vhdl的hdb3編譯碼器的設計與實現
上傳時間: 2014-01-13
上傳用戶:2525775
資源簡介:該程序是RS編譯碼器的MATLAB仿真程序,里面有對程序的詳細說明和解釋。包括編碼算法和譯法算法的原理,流程以及代碼實現。對掌握RS碼有非常好的學習價值。
上傳時間: 2013-12-31
上傳用戶:爺的氣質
資源簡介:完整的RS編譯碼仿真程序,基于matlab仿真實現
上傳時間: 2015-10-13
上傳用戶:123456wh
資源簡介:·詳細說明:功能非常完善的MP3編譯碼器,輸入文件WAV或AIFF,能夠方便的嵌入到你自己的系統當中.- Function extremely perfect MP3 arranges the decoder, input document WAV or AIFF, can facilitate inserting to you system文件列表: ? bladeenc-082-src
上傳時間: 2013-06-08
上傳用戶:anpa
資源簡介:功能非常完善的MP3編譯碼器,輸入文件WAV或AIFF,能夠方便的嵌入到你自己的系統當中.
上傳時間: 2013-12-24
上傳用戶:日光微瀾
資源簡介:哈夫曼編譯碼器 實現簡單,功能簡單 界面美觀
上傳時間: 2014-09-09
上傳用戶:txfyddz
資源簡介:bch碼的編碼與譯碼器實現,面向對象實現
上傳時間: 2014-01-07
上傳用戶:dongqiangqiang
資源簡介:新手剛學了UNIX,發送一個UNIX的操作手冊,命令大全
上傳時間: 2014-01-25
上傳用戶:tuilp1a
資源簡介:我是C初級學者。做了一個簡單的程序 關于計算最大公約數的
上傳時間: 2015-11-07
上傳用戶:rishian
資源簡介:以前參考《C游戲編程從入門到精通》這本書時寫出來的一個賽車小游戲~~~那本書站里有就不上傳了~~~很簡單的一個游戲
上傳時間: 2014-01-27
上傳用戶:cx111111
資源簡介:Reed-Solomon碼(簡稱RS碼)是一種具有很強糾正突發和隨機錯誤能力的信道編碼方式,在深空通信、移動通信、磁盤陣列以及數字視頻廣播(DVB)等系統中具有廣泛的應用。 本文簡要介紹了有限域基本運算的算法和常用的RS編碼算法,分析了改進后的Euclid算法和改進后的...
上傳時間: 2013-06-11
上傳用戶:奇奇奔奔
資源簡介:本文以Turbo碼編譯碼器的FPGA實現為目標,對Turbo碼的編譯碼算法和用硬件語言將其實現進行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進行了介紹,確定了Max-log-MAF算法的譯碼算法,結合CCSDS標準,在實現編碼器時,針對標準中給定的幀長、碼率與交...
上傳時間: 2013-04-24
上傳用戶:haohaoxuexi
資源簡介:針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Tu...
上傳時間: 2013-10-28
上傳用戶:d815185728
資源簡介:針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Tu...
上傳時間: 2013-10-08
上傳用戶:回電話#
資源簡介:研制發射微小衛星,是我國利用空間技術服務經濟建設、造福人類的重要途徑。現代微小衛星在短短20年里能取得長足的發展,主要取決于微小衛星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發射方便、快捷靈活等。在衛星通信系統中,由于傳輸信...
上傳時間: 2013-08-01
上傳用戶:lili123
資源簡介:隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控...
上傳時間: 2013-04-24
上傳用戶:思琦琦
資源簡介:可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優異的糾錯性能成為通信界...
上傳時間: 2013-04-24
上傳用戶:ziyu_job1234
資源簡介:三篇關于Viterbi FPGA編譯碼器的優化設計文檔: 1、Viterbi譯碼器的FPGA設計實現與優化.pdf 2、Viterbi譯碼器的低功耗設計.pdf 3、基于FPGA的高速并行Viterbi譯碼器的設計與實現.pdf
上傳時間: 2013-11-27
上傳用戶:邶刖
資源簡介:該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現,不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現,大大的降低...
上傳時間: 2013-08-05
上傳用戶:BOBOniu
資源簡介:介紹了符合CCSDS標準的RS(255,223)碼譯碼器的硬件實現結構。譯碼器采用8位并行時域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結構實現,減小了譯碼器的時延,提高了譯碼的速率,使用了VHDL語言完成譯碼器...
上傳時間: 2013-10-17
上傳用戶:cc1915
資源簡介:基于PLD的RS碼編譯碼器設計,用VHDL語言編寫,編譯通過,測試結果正確。
上傳時間: 2016-01-17
上傳用戶:13188549192
資源簡介:本文論述了在整個無線收發系統中用軟件的方法實現信道編譯碼系統的功能。實現了一種基于FPGA的信道編譯碼方法,并給出了VHDL語言的實現方法及仿真波形。信道編譯碼系統包括發射端的信道編碼和接收端的信道譯碼兩大部分。信道編碼部分包括漢明編碼、基帶信號調...
上傳時間: 2013-12-25
上傳用戶:saharawalker
資源簡介:作為性能優異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應用界的關注。TD—SCDMA是我國擁有自主知識產權的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢...
上傳時間: 2013-05-31
上傳用戶:huyiming139
資源簡介:基于FPGA的JPEG編解碼器設計,采用流水線優化解決時間并行性問題,提高DCT/IDCT模塊的運行速度。
上傳時間: 2013-08-31
上傳用戶:taa123456
資源簡介:一種基于FPGA的曼徹斯特編譯碼電路設計
上傳時間: 2013-11-14
上傳用戶:geshaowei