cic抽取濾波器ip核,用于射頻采樣數字下變頻模塊的核心數字信號處理部分.此ip核已經過ise10.2驗證
資源簡介:cic抽取濾波器ip核,用于射頻采樣數字下變頻模塊的核心數字信號處理部分.此ip核已經過ise10.2驗證
上傳時間: 2014-11-22
上傳用戶:3到15
資源簡介:實現4倍抽取的cic抽取濾波器模塊的Verilog實現,在對數據進行抽取之前,首先進行濾波
上傳時間: 2016-08-21
上傳用戶:wuyuying
資源簡介:8位三級cic抽取濾波器,VHDL語言版~
上傳時間: 2017-08-01
上傳用戶:aysyzxzm
資源簡介:本文介紹了在數字下變頻(DDC) 中的抽取濾波器系統設計方法和具體實現方案。采用cic 濾波器、HB 濾波器、FIR 濾波器三級級聯的方式來降低采樣率。通過實際驗證,證明了設計的可行性
上傳時間: 2013-12-25
上傳用戶:小寶愛考拉
資源簡介:文中基于多速率數字信號處理原理,設計了用于數字下變頻技術的cic抽取濾波器。通過分析cic濾波器的原理及性能參數,利用MATLAB設計了符合系統要求的cic濾波器,并通過FPGA實現了cic濾波器的設計。
上傳時間: 2013-11-19
上傳用戶:潛水的三貢
資源簡介:軟件無線電中 基于FPGA的 cic抽取濾波器的 設計 主要目的用于給高速信號進行減速處理
上傳時間: 2014-12-28
上傳用戶:chukeey
資源簡介:軟件無線電中 基于FPGA的 cic抽取濾波器的 設計 主要目的用于給高速信號進行減速處理
上傳時間: 2013-10-23
上傳用戶:3291976780
資源簡介:借助于altera公司的IP核,在FPGA中使用dspbuilder實現32位低通FIR濾波器功能,
上傳時間: 2017-02-12
上傳用戶:xiaodu1124
資源簡介:隨著計算機及其外圍設備的發展,傳統的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活...
上傳時間: 2013-06-30
上傳用戶:nanfeicui
資源簡介:當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為...
上傳時間: 2013-06-12
上傳用戶:mqien
資源簡介:單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數據存儲器、定時/計數器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統設計的體系結構與指令系統,所以它最能滿足嵌入式系統的應用要求。Intel公司生產的MCS-51系列單片機是我國目前...
上傳時間: 2013-06-21
上傳用戶:stampede
資源簡介:本文介紹了一個基于CPLD/FPGA的嵌入式IP核設計。論文在闡述可編程邏輯器件及其發展趨勢的基礎上,探討了知識產權復用理念,MCU的復雜化設計以及數字信號傳輸與處理的速度要求。結合國內外對CPLD/FPGA的使用現狀,引出了在CPLD/FPGA上開發嵌入式模塊程序的...
上傳時間: 2013-07-05
上傳用戶:隱界最新
資源簡介:結合視頻壓縮的理論以及IP核設計中對于仿真驗證的要求,本文設計了視頻壓縮IP核FPGA仿真驗證平臺.其硬件子平臺以Xilinx公司XC2V3000為核心,針對視頻壓縮IP核應用仿真要求設計外圍電路,構建一個視頻壓縮IP核的硬件仿真原型,采用運行于上位機上的控制和驅動軟件...
上傳時間: 2013-05-31
上傳用戶:ikemada
資源簡介:單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數據存儲器、定時/計數器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統設計的體系結構與指令系統,所以它最能滿足嵌入式系統的應用要求。Intel公司生產的MCS-51系列單片機是我國目前...
上傳時間: 2013-04-24
上傳用戶:1417818867
資源簡介:當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為...
上傳時間: 2013-04-24
上傳用戶:rockjablew
資源簡介:隨著雷達信號處理技術的不斷發展,通用化、系統化、模塊化的設計標準日益受到人們的重視,而FPGA和可復用IP核技術的發展使之成為可能。文中從三個方面進行IP內核的開發,一是采用硬件描述語言實現雷達信號處理IP核設計;二...
上傳時間: 2013-05-21
上傳用戶:tccc
資源簡介:基于FPGA的3D圖像處理器IP核的設計與實現
上傳時間: 2013-05-18
上傳用戶:1101055045
資源簡介:altera的FFT IP核的用戶手冊,介紹了如何使用ALTERA IP核生成FFT核,如何設置參數并講述了如何仿真,適用于通信方面的FPGA設計工程師,學生
上傳時間: 2013-04-24
上傳用戶:wanqunsheng
資源簡介:ALTERA的spi的ip核,里面有詳細的過程歡迎下載
上傳時間: 2013-04-24
上傳用戶:z1191176801
資源簡介:在測控系統中用IP核實現DA轉換.doc
上傳時間: 2013-08-13
上傳用戶:13736136189
資源簡介:關于FPGA的一些常識及含IP核的VHDL設計源代碼。
上傳時間: 2013-09-03
上傳用戶:tsfh
資源簡介:設計了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優化內部的結構,通過采用流水線技術、指令映射技術、指令預取技術、微代碼技術等極大的提高了IP核的工作速度,使IP核在100MHz時鐘下,能夠單周期執行一條指令。本設計使用Modelsim軟件完成了功...
上傳時間: 2013-11-02
上傳用戶:gundan
資源簡介:本文介紹了利用EDA技術設計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經過驗證獲得了滿意的效果。
上傳時間: 2013-10-28
上傳用戶:標點符號
資源簡介:本文介紹了利用EDA技術設計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經過驗證獲得了滿意的效果。
上傳時間: 2013-11-14
上傳用戶:qq1604324866
資源簡介:用VHDL語言進行MCS-51兼容單片機ip核開發 ?
上傳時間: 2013-10-28
上傳用戶:nem567397
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2014-12-28
上傳用戶:fghygef
資源簡介:基于FPGA的GPIB接口IP核的研究與設計
上傳時間: 2013-11-04
上傳用戶:bensonlly
資源簡介:ISE新建工程及使用IP核步驟詳解
上傳時間: 2013-11-18
上傳用戶:peterli123456
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:介紹一款基于SOPC的TFT-LCD觸控屏控制器IP核的設計與實現。采用Verilog HDL作控制器的模塊設計,并用ModelSim仿真測試,驗證其正確性;利用嵌入式SOPC開發工具,在開發板上完成觸控屏顯示驅動及其控制模塊的系統設計,給出系統硬、軟件設計,實現TFT-LCD觸控...
上傳時間: 2013-12-24
上傳用戶:sdq_123