fif i2 sdram pw fif i2 sdram pw fif i2 sdram pw
資源簡(jiǎn)介:sdram控制器,Verilog源碼。適用sdram芯片:三星KM416S1120D,NEC uPD4516161AG5,OKI MSM56V1616,有詳細(xì)的說(shuō)明,可直接使用!
上傳時(shí)間: 2013-07-11
上傳用戶:nunnzhy
資源簡(jiǎn)介:軟件開(kāi)發(fā)環(huán)境:ISE 7.1i 硬件開(kāi)發(fā)環(huán)境:紅色颶風(fēng)II代-Xilinx版 1. 本實(shí)例用于控制開(kāi)發(fā)板上面的sdram完成讀寫(xiě)功能; 先向sdram里面寫(xiě)數(shù)據(jù),然后再將數(shù)據(jù)讀出來(lái)做比較,如果不匹配就通過(guò)LED變亮顯示出來(lái),如果一致,LED就不亮。 2. part1目錄是使用M...
上傳時(shí)間: 2013-04-24
上傳用戶:ZJX5201314
資源簡(jiǎn)介:sdram的原理和時(shí)序 sdram內(nèi)存模組與基本結(jié)構(gòu) 我們平時(shí)看到的sdram都是以模組形式出現(xiàn),為什么要做成這種形式呢?這首先要接觸到兩個(gè)概念:物理Bank與芯片位寬。1、 物理Bank 傳統(tǒng)內(nèi)存系統(tǒng)為了保證CPU的正常工作,必須一次傳輸完CPU在一個(gè)傳輸周期內(nèi)所需要的數(shù)...
上傳時(shí)間: 2013-11-04
上傳用戶:zhuimenghuadie
資源簡(jiǎn)介:AT91RM9200的USB host和USB device的代碼ADS1.2. USB-Device測(cè)試程序: 因?yàn)槌绦蜻\(yùn)行在sdram中,所以要先初始化sdram(可用basic boot程序初始,之后不能復(fù)位或斷電),再運(yùn)行此程序,程序運(yùn)行后連接USB端口,計(jì)算機(jī)會(huì)提示檢測(cè)到新硬件,安裝硬件驅(qū)動(dòng)程序atm...
上傳時(shí)間: 2013-12-15
上傳用戶:cazjing
資源簡(jiǎn)介:sdram的詳細(xì)介紹,詳細(xì)介紹了sdram的存儲(chǔ)機(jī)制,以及操作時(shí)序
上傳時(shí)間: 2013-12-22
上傳用戶:ywqaxiwang
資源簡(jiǎn)介:隨著以計(jì)算機(jī)技術(shù)為核心的信息技術(shù)的迅速發(fā)展以及信息的爆炸式增長(zhǎng),人類獲得的視覺(jué)信息很大一部分是從各種各樣的電子顯示器件上獲得的。這對(duì)顯示器件的要求也越來(lái)越高。在這些因素的驅(qū)動(dòng)下,顯示技術(shù)也取得了飛速的發(fā)展。使用FPGA/CPLD設(shè)計(jì)的液晶控制器具有...
上傳時(shí)間: 2013-04-24
上傳用戶:ryanxue
資源簡(jiǎn)介:內(nèi)部存儲(chǔ)器負(fù)責(zé)計(jì)算機(jī)系統(tǒng)內(nèi)部數(shù)據(jù)的中轉(zhuǎn)、存儲(chǔ)與讀取,作為計(jì)算機(jī)系統(tǒng)中必不可少的三大件之一,它對(duì)計(jì)算機(jī)系統(tǒng)性能至關(guān)重要。內(nèi)存可以說(shuō)是CPU處理數(shù)據(jù)的“大倉(cāng)庫(kù)”,所有經(jīng)過(guò)CPU處理的指令和數(shù)據(jù)都要經(jīng)過(guò)內(nèi)存?zhèn)鬟f到電腦其他配件上,因此內(nèi)存性能的好壞,直接...
上傳時(shí)間: 2013-06-08
上傳用戶:fairy0212
資源簡(jiǎn)介:1. Scope ......................................................................................................................................................................... 12. DDR4 sdram Package Pinout and Addressing ...................
上傳時(shí)間: 2022-01-09
上傳用戶:
資源簡(jiǎn)介:fif i2 sdram pw fif i2 sdram pw fif i2 sdram pw
上傳時(shí)間: 2013-12-23
上傳用戶:epson850
資源簡(jiǎn)介:數(shù)據(jù)采集處理技術(shù)是現(xiàn)代信號(hào)處理的基礎(chǔ),廣泛應(yīng)用于雷達(dá)、聲納、軟件無(wú)線電、瞬態(tài)信號(hào)測(cè)試等領(lǐng)域。隨著信息科學(xué)的飛速發(fā)展,人們面臨的信號(hào)處理任務(wù)越來(lái)越繁重,對(duì)數(shù)據(jù)采集處理系統(tǒng)的要求也越來(lái)越高。近年來(lái)FPGA由于其設(shè)計(jì)靈活性、更強(qiáng)的適應(yīng)性及可重構(gòu)性,結(jié)...
上傳時(shí)間: 2013-06-24
上傳用戶:wangrong
資源簡(jiǎn)介:在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器sdram憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是sdram卻具有復(fù)雜的時(shí)序,為了降低成本,所...
上傳時(shí)間: 2013-07-19
上傳用戶:dct灬fdc
資源簡(jiǎn)介:sdram讀寫(xiě)測(cè)試,連續(xù)向sdram寫(xiě)滿數(shù)據(jù)(00~FF),然后讀出sdram中的數(shù)據(jù)并通過(guò)串口上傳給PC機(jī),波特率9.6KBPS
上傳時(shí)間: 2013-06-24
上傳用戶:tongda
資源簡(jiǎn)介:在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器sdram憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是sdram卻具有復(fù)雜的時(shí)序,為了降低成本,所...
上傳時(shí)間: 2013-07-11
上傳用戶:hasan2015
資源簡(jiǎn)介:基于FPGA對(duì)sdram控制器的設(shè)計(jì)VERILOG語(yǔ)言
上傳時(shí)間: 2013-06-15
上傳用戶:lguotao
資源簡(jiǎn)介:使用Verilog實(shí)現(xiàn)基于FPGA的sdram控制器
上傳時(shí)間: 2013-08-08
上傳用戶:litianchu
資源簡(jiǎn)介:verilog 代碼,讀寫(xiě)sdram 不帶仿真,需要自己編寫(xiě)測(cè)試文件
上傳時(shí)間: 2013-08-13
上傳用戶:zh_901
資源簡(jiǎn)介:fpga+sdram+PHY 芯片設(shè)計(jì)原理圖
上傳時(shí)間: 2013-08-14
上傳用戶:chongcongying
資源簡(jiǎn)介:原版的外文書(shū),基于FPGA的sdram設(shè)計(jì),相信大家都會(huì)感興趣!
上傳時(shí)間: 2013-08-19
上傳用戶:heart_2007
資源簡(jiǎn)介:針對(duì)主控制板上存儲(chǔ)器(SRAM) 存儲(chǔ)的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究。在實(shí)驗(yàn)中,使用了現(xiàn)場(chǎng)可編程門(mén)陣列( FPGA) 來(lái)實(shí)現(xiàn)各模塊的邏輯功能。最終實(shí)現(xiàn)了對(duì)L ED 顯示屏的控制,并且一塊主控制板最大...
上傳時(shí)間: 2013-08-21
上傳用戶:sjw920325
資源簡(jiǎn)介:sdram控制模塊;圖象采集系統(tǒng)說(shuō)明性穩(wěn)當(dāng);DSP圖象采集系統(tǒng)。sdram作為存儲(chǔ)器。
上傳時(shí)間: 2013-08-23
上傳用戶:plsee
資源簡(jiǎn)介:sdram與DDR布線指南
上傳時(shí)間: 2013-11-22
上傳用戶:guobing703
資源簡(jiǎn)介: 廠商把產(chǎn)品命名為DDR3-1600,則意味著該廠商將規(guī)定該sdram器件的峰值傳輸速率定為1,600MT/s。雖然這些器件確實(shí)能夠達(dá)到所規(guī)定的傳輸速率,但在實(shí)際工作負(fù)載情況下卻不能持續(xù)保持該速率。原因在于行地址沖突、數(shù)據(jù)總線轉(zhuǎn)換損耗、寫(xiě)恢復(fù)等都會(huì)降低器件的峰...
上傳時(shí)間: 2013-12-12
上傳用戶:jkhjkh1982
資源簡(jiǎn)介:單片機(jī)應(yīng)用技術(shù)選編(9) 目錄 第一章 專題論述1.1 集成電路進(jìn)入片上系統(tǒng)時(shí)代(2)1.2 系統(tǒng)集成芯片綜述(10)1.3 Java嵌入技術(shù)綜述(18)1.4 Java的線程機(jī)制(23)1.5 嵌入式系統(tǒng)中的JTAG接口編程技術(shù)(29)1.6 EPAC器件技術(shù)概述及應(yīng)用(37)1.7 VHDL設(shè)計(jì)中電路簡(jiǎn)化問(wèn)題的...
上傳時(shí)間: 2014-04-14
上傳用戶:gtf1207
資源簡(jiǎn)介:FPGA的應(yīng)用,sdram
上傳時(shí)間: 2014-12-28
上傳用戶:aesuser
資源簡(jiǎn)介:使用功能強(qiáng)大的FPGA來(lái)實(shí)現(xiàn)一種DDR2 sdram存儲(chǔ)器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 sdram的存儲(chǔ)控制器,由于該公司出產(chǎn)的這種存儲(chǔ)控制器具有很高的效率,使用也很廣泛,可知本設(shè)計(jì)具有很大的使用前景。本設(shè)計(jì)通過(guò)采用多路高速率數(shù)據(jù)讀寫(xiě)操作仿...
上傳時(shí)間: 2013-11-07
上傳用戶:GavinNeko
資源簡(jiǎn)介:sdram Controller
上傳時(shí)間: 2013-12-14
上傳用戶:zuozuo1215
資源簡(jiǎn)介:ref-sdr-sdram-vhdl代碼 SDR sdram Controller v1.1 readme.txt This readme file for the SDR sdram Controller includes information that was not incorporated into the SDR sdram Controller White Paper v1.1. The PLL is targeted at APEX(TM) ...
上傳時(shí)間: 2013-11-13
上傳用戶:takako_yang
資源簡(jiǎn)介:通過(guò)設(shè)計(jì)基于CPLD 的sdram 控制器接口,可以在STM系列、ARM系列、STC系列等單片機(jī)和DSP等微處理器的外部連接sdram,增加系統(tǒng)的存儲(chǔ)空間。
上傳時(shí)間: 2013-11-14
上傳用戶:feifei0302
資源簡(jiǎn)介:雖然目前sdram內(nèi)存條價(jià)格已經(jīng)接底線,內(nèi)存開(kāi)始向DDR和Rambus內(nèi)存過(guò)渡。但是由于DDR內(nèi)存是在sdram基礎(chǔ)上發(fā)展起來(lái)的,所以詳細(xì)了解sdram內(nèi)存的接口和主板設(shè)計(jì)方法對(duì)于設(shè)計(jì)基于DDR內(nèi)存的主板不無(wú)裨益。
上傳時(shí)間: 2013-11-06
上傳用戶:yelong0614
資源簡(jiǎn)介:FPGA的應(yīng)用,sdram
上傳時(shí)間: 2013-12-19
上傳用戶:daguogai